...

PCI Express 用 DMA コントローラ EZDMA Triple

by user

on
Category: Documents
44

views

Report

Comments

Transcript

PCI Express 用 DMA コントローラ EZDMA Triple
| ALTERA
IP/Interface
| アルテラ社
イーサーネットの IP をご検討中のお客様
Triple Speed Ethernet IP Core
ア ル テ ラ は、 ト リ プ ル・ ス ピ ー ド・ イ ー サ ネ ッ ト MegaCore® フ ァ ン ク シ ョ ン を 提 供 し て お り、 ユ ー ザ ー は
10/100/1000-Mbps イーサネット・ネットワーク接続を使用したシステムを簡単に構築できます。アルテラのトリプル・
スピード・イーサネットは、10/100/1000 Mbps イーサネット MAC および PCS IP で構成されています。この IP により、
アルテラ FPGA を外部イーサネット PHY デバイスにインタフェースし、そしてイーサネット・ネットワークにインタ
フェースすることができます。
製品概要
■ 10/100 Mbps において全二重/半ニ重 オペレーション、
1Gb モードで全二重オペレーション
■ イーサネット MAC, PCS & PMA ダイナミックコンフィグレーション
■ Ethernet 規格である、IEEE 802.3 に準拠
ブロック図
特長
● 標準的なインタフェース
・外部イーサネット PHY device: MII, RMII, GMII, RGMII,
SGMII, 1000Base-X, TBI
・内部システムのデータパス:8 / 32-bit Avalon-ST™ に対
応(オプション設定でFIFOを設定可), 高性能パケット・トラン
スファに最適化
・内部の管理ホスト・インタフェース:レジスタアクセスに同期し
たAvalon-MM™ 32bit Slave で対応
● リファレンス・デザインを提供中
● Qsys システム統合ツールで簡単に実装可能
IP/Interface
| PLD Applications 社
DMA コントローラ の IP コアをお探しのお客様へ
PCI Express 用 DMA コントローラ
EZDMA
ALTERA(IP/Interface)
| ALTERA
PLDA 社は PCI Express などの高速シリアル・プロトコル専用の IP を提供しています。日本でも多数の採用実績がご
ざいます。PLDA 社の IP コアを使用することにより、システム・デザインの短縮、開発コストの削減、生産性の向上、
製品の迅速な市場投入を実現することが可能です。
製品概要
PCI Express 用DMA コントローラ EZDMA
Stratix IV FPGA、Arria II GX FPGA に搭載されているPCI Express ハードIP
との組み合わせにより、大容量高速データ転送を実現可能。
EZDMA の特長
ブロック図
● Scatter Gather DMA のサポート
● 最大8つの DMA チャネル
● 容易に使用可能なマスター / スレーブ・インタフェース
● リファレンス・デザインの提供
● リファレンス・マニュアルなどのドキュメント類が完備
● PLDA IP デザイナから直接提供される技術的サポート
「エルセナ カタログ」でご検索ください! エルセナ カタログ
検 索
http://www.elsena.co.jp/elspear/catalog
38
| ALTELA
IP/Interface
| 株式会社デザインゲートウェイ
FPGA での Serial ATA IP をご検討のお客様へ
Serial ATA IP コア
Serial ATA Revision 2.6 に準拠しており、Altera 製 Stratix® IV GX および Arria® II GX デバイスで動作するデザインとなっ
ています。本 IP コアはリンク層のみの提供ですが、リファレンスデザインとしてトランスポート層および Altera 社提
供 3.0Gbps SATA-II インタフェース用 20 ビット 150MHz 物理層デザインが用意されており、PHY チップなしで SATAII ハードディスクとの接続が可能です。
デザインゲートウェア社 その他製品
IP Lock
・FPGA に組み込まれる IP 資産を保護する為の IP コア&
暗号処理チップです。
SD リンク
・microSD カードに格 納したデータを、電源投 入時に
FPGA に対して高速コンフィグレーションを実行する小
型のモジュールです。
JTAG リンク
・ユーザ基板上の JTAG ピン経由で FPGA コンフィグレー
ションを自動実行するモジュールです。
ALTERA(IP/Interface)
| ALTERA
IP/Interface
シリアルATA-IP コア 特長
● Serial ATA 規格Revision 2.6 に準拠
● ホスト側のみならずデバイス側の動作もサポート
(SATA 周辺機器開発への応用が可能)
● シンプルなHost プロセッサ向けトランザクションI/F およびDMA I/F
● Host I/F は32bit 幅
● 送受信データパスでBRAM による4KB のFIFO を実装
● SATA-II をサポート
● コアロジック自体はタイミングにフィットしやすい低速動作
(IPコア部は75.0MHz 動作でPHY 部は150MHz 動作)
● EMI 低減のためのCONT プリミティブをサポート
● 20bit 幅のPHY インターフェイス
● Stratix IV GX または Arria II GX Development Kitで購入前のコア
実機評価が可能
| 株式会社デザインゲートウェイ
FPGA での USB3.0 IP をご検討のお客様へ
SuperSpeed USB「USB3.0-IP コア」
USB3.0-IP コアは USB3.0 規格 Revision1.0 に準拠しており、Cyclone IV、Arria II GX、Stratix IV FPGA で動作するよう
デザインされております。本 IP コアはリンクレイヤおよびプロトコルレイヤを含み、TI 社製外部 PHY チップと組み合
わせることで、USB3.0 インタフェースを容易に実現します。また、Stratix IV GX、Cyclone IV GX, Arria II GX FPGA 開
発キット用時間制限デモファイルを準備しておりますので、購入前に本コアを実機で評価・お試し頂けます。
製品概要
USB3.0-IP コア 特長
■ USB3.0 規格 Revision1.0に準拠
■ ホスト用コントローラ、またはデバイス用コントローラを提供
■ リンクレイヤおよびプロトコルレイヤを包含
● フィジカルレイヤはTI社製PHYチップとインタフェース
● コア周波数はPIPE接続部は250MHz、
内部は125MHz以上で選択可能
● USB 3.0 PIPE インタフェース 16bit サポート
● 最大15個のIN/OUT エンドポイントをサポート
ブロック図
・コントロール1個
・IN/OUT 各7個
● 全ての転送タップをサポート
(Control転送、Bulk転送、Isochronous転送、Interrupt転送)
● Stratix IV GX, Arria II GX または Cyclone IV GX
FPGA 開発キットで購入前のコア実機評価が可能
※USB3.0-HSMCアダプタボード (型番:AB08-USB3HSMC)」が
別途必要です。
「エルセナ カタログ」でご検索ください! エルセナ カタログ
39
検 索
http://www.elsena.co.jp/elspear/catalog
| ALTERA
IP/Interface
| CAST 社
80C51 や USB、PCI Express、PCI、CAN など幅広い IP をお探しのお客様へ
CAST
CAST 社では、80C51 から各種ペリフェラルのインターフェースや画像処理系などの 100 を超える IP コアやプラット
フォームからお客様のニーズに合わせた IP ソリューションを提供可能です。また、一部ソースコードでの提供が可能
な IP もございます。
C68000 の特長
CAST その他製品
プロセッサ
・8bit(80C51)、16bit(68000)、32bit(68000 for AHB)
ペリフェラル
・PCI Express、PCI(Master/Target、32bit/64bit)、CAN、I2C、SPI、
USB(Host/Slave/OTG、3.0/2.0/1.1)、Ethernet MAC(10/100/1000)、
画像処理
・H.264/AVC、JPEG2K、JPEG、Lossless JPEG、De-Interlacer、
Color Space Converter、Audio:I2S、 SPDIF
・7つのプライオリティ・レベル ・仮想的に数量制限がない割込元
・ベクタ化またはオートベクタ化された割込モード
● 算術演算ユニット(ALU)
● 演算実行はデータレジスタとアドレスレジスタとで同じ。
● オンチップデバッグソリューション(オプション)向けインターフェース
| 富士ソフト株式会社
ALTERA(IP/Interface)
IP/Interface
・AHBバスを選択可能(オプション) ・データバスとアドレスバスが独立
● 割込コントローラ
暗号化
・AES、DES、MD5
| ALTERA
● コントロールユニット(6bitの2段の命令デコーダ、3段の命令キュー)
● 55命令と14のアドレスモード
● スーパーバイザーモードとユーザモード
● ユーザーレジスタ
(8つの32bitデータおよびアドレスレジスタ、16bitステータスレジスタ)
● データフォーマット(整数,8,16,32bit 、BCD packet、Bit)
● メモリ・インターフェース
SDXC を用いて高速転送を実現されたいお客様向け
SDXC コントローラ
IP の組込みによりお客様のホスト機器が大容量・高速な SD 対応製品に!
SDXC・UHS-I 対応により大容量 / 高速転送が可能
コントローラ IP コア、ドライバーのオールインワンパッケージ
製品概要
ブロック図 特長
● SDXC・UHS-I 対応により大容量/高速転送が可能
・大容量 : 2TB まで対応
・高速転送 : 104MB/sまで対応
・実測値 : Read : 95.7MB/s、Write : 84.9MB/s(USB2.0の約2~4倍)
● オールインワンパッケージで導入が簡単
ドライバ構成図 ・コントローラIPコア(HW)
・ドライバー(SW)
・ファイルシステム
・サンプルアプリケーション
● 柔軟なカスタマイズ性
CPU依存部、OS依存部はサンプルアプリケーションとして提供
● Class10からUHS-Iへのシームレスなアップグレードを実現
「エルセナ カタログ」でご検索ください! エルセナ カタログ
検 索
http://www.elsena.co.jp/elspear/catalog
40
Fly UP