...

車載クラスター向け 3ch DC/DCコンバータIC

by user

on
Category: Documents
19

views

Report

Comments

Transcript

車載クラスター向け 3ch DC/DCコンバータIC
PRELIMINARY
S6BP501A, S6BP502A
車載クラスター向け
3ch DC/DCコンバータIC
S6BP501A/S6BP502A は 3 チャネル出力のパワーマネジメント IC です。本 IC は高電圧対応降圧 DC/DC コントローラ (DD3V), FET
内蔵昇圧 DC/DC コンバータ (DD5V), FET 内蔵降圧 DC/DC コンバータ (DD1V) を搭載しています。電流モード制御方式を採用し優
れた負荷過渡応答を実現しています。無負荷時の入力電源電流は 15 µA (標準) まで減少します。入力電圧が 2.5V に低下する自動車
のコールドクランク条件に対し、安定した出力電圧を供給します。本製品は車載向けおよび産業機器向けの用途の電源に適していま
す。各の出力電圧は外付け抵抗によって調節することができます。また DD1V と DD5V は最大 2.4 MHz のスイッチング周波数に対応
でき小さいサイズのインダクタが使用可能で部品実装面積を削減できます。EMI を抑えるため、本 IC は外部クロック信号同期する
SYNC 機能とスペクトラム拡散クロックジェネレータ (SSCG) を備えています。外部クロック未入力時には本 IC は内部クロック動
作でき、SSCG は内部クロックおよび外部クロックに有効です。さらに、本 IC は各出力電圧の状態を示すパワーグッド監視および過
熱通知を搭載しています。
特長
アプリケーション
 広範囲な入力電圧範囲 : 2.5V~42V (DD3V)
 抵抗対による調節可能な出力電圧
 DD1V
 DD3V
 DD5V
 インスツルメントクラスタ (instrument cluster)
 車載機器
 産業機器
: 1.0V~1.3V
: 3.2V~3.4V
: 5.0V~5.2V
 スイッチング周波数範囲 (SYNC 機能により外部クロックと
同期可能)
 DD1V, DD5V
内部クロック動作 : 2.1 MHz (標準)
外部クロック動作 : 1.8 MHz~2.4 MHz
 DD3V (5 分周クロック)
内部クロック動作 : 420 kHz (標準)
外部クロック動作 : 360 kHz~480 kHz
ブロック図
Battery
2.5-42V
S6BP501A,
S6BP502A
 PFM 動作による超高効率
LDO,
Enable
Enable
(DD3V, DD5V: SYNC 端子ローレベル固定時)
 PWM/PFM 自動切換え動作と PWM 固定動作は SYNC 端子で
Power Sources
Buck
Controller
0.42 MHz
Load
Switch
1
3.3 V *
設定可能 (DD3V, DD5V)
 デューティ最大 100%で動作可能 (DD3V)
 内蔵位相補償器
 内蔵帯域拡散クロック発生器
External
Clock for
Synchronization
Enable
SSCG
(SSCG: spread spectrum clock generator)
 同期整流式カレントモード制御
 停止電流 : 1 µA (標準)
 休止電流 : 15 µA (標準)
 負荷依存のないソフトスタート
 各出力のパワーグッド (PG: power good) 監視
 過電圧検知 (OVD: over voltage detection)
 低電圧検知 (UVD: under voltage detection)
OSC,
External
SYNC,
SSCG
Protection
GND
1
Boost
Converter
2.1 MHz
5.0 V *
Buck
Converter
2.1 MHz
1.2 V *
1
Thermal
Warning
and
Power Good
Thermal
Warning
Power
Good
*1: Output voltages are finely adjustable with external resistive dividers
 高度保護機能
 低電圧時誤動作防止
(UVLO: under voltage lockout)
(OVP: over voltage protection)
 過電流保護 (OCP: over current protection)
 過熱保護 (TSD: thermal shutdown)
 過熱通知 (TWI: thermal warning indicator)
 ウェッタブル QFN-32 パッケージ: 5 mm × 5 mm
 AEC-Q100 規格に準拠 (Grade-2)
 過電圧保護
Cypress Semiconductor Corporation
Document Number: 002-03397 Rev.*D
•
198 Champion Court
•
San Jose, CA 95134-1709
•
408-943-2600
Revised September 9, 2016
PRELIMINARY
S6BP501A, S6BP502A
詳細情報
サイプレスは、www.cypress.com/pmic に大量のデータを掲載しており、ユーザがデザインに適切な PMIC デバイスを選択し、デ
バイスをデザインに迅速で効果的に統合する手助けをしています。以下は、S6BP501A と S6BP502A の要約です。
 概要: 車載 PMIC ポートフォリオ、車載 PMIC ロードマップ
 製品セレクタ:
 S6BP501A,
S6BP502A:
3ch 車載クラスタ向け PMIC
 アプリケーションノート: サイプレスは、S6BP501A と
S6BP502A アプリケーションノートを提供しています。以下
は、S6BP501A と S6BP502A 用の推奨アプリケーションノー
トです。
 AN99435: 電源システムの部品選定
 AN201006: 熱の検討とパラメータ
 評価キット取扱説明書:
 S6SBP501A00VA1001,
S6SBP502A00VA1001:
車載インスツルメントクラスタ用電源ブロック
 関連製品:
 S6BP201A,
S6BP202A, S6BP203A:
1ch 車載向け昇降圧 PMIC
 S6BP401A:
6ch 車載 ADAS 向け PMIC
目次
特長 .......................................................................................................................................................................................... 1
アプリケーション ..................................................................................................................................................................... 1
ブロック図 ................................................................................................................................................................................ 1
詳細情報 ................................................................................................................................................................................... 2
1. 品種構成.............................................................................................................................................................................. 3
2. 端子配列図 .......................................................................................................................................................................... 3
3. 端子機能説明 ...................................................................................................................................................................... 4
4. アーキテクチャブロック図 ................................................................................................................................................. 5
5. 絶対最大定格 ...................................................................................................................................................................... 6
6. 推奨動作条件 ...................................................................................................................................................................... 7
7. 電気的特性 .......................................................................................................................................................................... 8
8. 機能説明............................................................................................................................................................................ 12
8.1
基本動作 ...................................................................................................................................................................... 12
8.2
各機能ブロック ........................................................................................................................................................... 13
8.3
出力状態と保護機能一覧表 ......................................................................................................................................... 16
9. 応用回路例・部品表 .......................................................................................................................................................... 17
10. アプリケーションノート .................................................................................................................................................. 19
10.1 動作条件の設定 ........................................................................................................................................................... 19
11. 使用上の注意 .................................................................................................................................................................... 20
12. RoHS 指令に対応した品質管理 ........................................................................................................................................ 20
13. オーダ型格 ........................................................................................................................................................................ 20
14. パッケージ・外形寸法図 .................................................................................................................................................. 21
改訂履歴 ................................................................................................................................................................................. 22
セールス, ソリューションおよび法律情報 ............................................................................................................................ 23
Document Number: 002-03397 Rev.*D
Page 2 of 23
PRELIMINARY
S6BP501A, S6BP502A
1. 品種構成
製品注文の際は下記ラインナップから選択してください。オーダ型格については「13. オーダ型格」を参照してください。
品種名
端子数
電圧範囲
S6BP501A
DD1V
DD3V
DD5V
DD1V
SW3V (*1)
DD5V
出力電圧範囲
最大出力電流
S6BP502A
32
2.5V~42V
1.0V~1.3V
3.2V~3.4V
5.0V~5.2V
1.4A
1.6A
1.3A
2.0A
1.9A
1.3A
パッケージ
*1: DD3V 用負荷スイッチ。それぞれの値は SW3V 経由時の最大出力電流
QFN-32 (VNG032)
2. 端子配列図
PG5V
PG3V
PG1V
GND2
HOT
EN3V
EN1V
SYNC
(Top view)
32
31
30
29
28
27
26
25
FB1V
1
24
VOUT3V
PVCC1V
2
23
IN3V
LX1V
3
22
VB
PGND1V
4
21
FB3V
EP (Exposed Pad)
VOUT5V
7
18
EN5V
FB5V
8
17
VIN
9
10
11
12
13
14
15
16
LX3V
CSN
DRVH3V
19
BST3V
6
VDD
LX5V
DRVL3V
CSP
PGND3V
20
GND1
5
ENSS
PGND5V
(QFN-32)
Document Number: 002-03397 Rev.*D
Page 3 of 23
PRELIMINARY
S6BP501A, S6BP502A
3. 端子機能説明
Table 3-1 端子機能説明
端子番号
端子記号
1
FB1V
2
PVCC1V
3
LX1V
4
PGND1V
5
PGND5V
6
LX5V
7
VOUT5V
8
FB5V
I/O
I
−
O
−
−
O
O
I
9
ENSS
I
10
11
12
13
14
15
16
17
18
19
20
21
GND1
PGND3V
DRVL3V
VDD
BST3V
DRVH3V
LX3V
VIN
EN5V
CSN
CSP
FB3V
−
−
O
I
I
O
O
I
I
I
I
I
22
VB
O
23
24
IN3V
VOUT3V
I
O
25
SYNC
I
26
27
EN1V
EN3V
I
I
28
HOT
O
29
GND2
−
30
PG1V
O
31
PG3V
O
32
PG5V
O
Document Number: 002-03397 Rev.*D
機能説明
DD1V 出力電圧フィードバック端子
DD1V 電源端子
DD1V インダクタ接続端子
DD1V 電源接地端子
DD5V 電源接地端子
DD5V インダクタ接続端子
DD5V 出力端子
DD5V 出力電圧フィードバック端子
SSCG イネーブル端子
(SSCG 未使用時は接地してください。端子設定は「Table 8-1 SSCG 端子設定」を参照)
接地端子
DD3V 接地端子
DD3V ロー側 FET ゲート駆動出力端子
DD3V ゲート駆動部電源端子
DD3V 昇圧コンパレータ接続端子
DD3V ハイ側 FET ゲート駆動出力端子
DD3V インダクタ接続端子
バッテリ接続用電源端子
DD3V および DD5V イネーブル端子
負電流感知端子
正電流感知端子
DD3V 出力電圧フィードバック端子
バイアス出力端子およびロジック用電源
負荷をつながないでください
負荷スイッチ (SW3V) および DD1V 電源端子
負荷スイッチ (SW3V) 経由 DD3V 出力端子
外部クロック入力端子 / SYNC 機能設定端子
(端子設定は「Table 8-2 SYNC 端子設定」を参照)
DD1V イネーブル端子
負荷スイッチ (SW3V) イネーブル端子
過熱通知オープンドレイン出力端子
(未使用時は接地してください)
接地端子
オープンドレイン形式 DD1V パワーグッド出力端子
(未使用時は接地してください)
オープンドレイン形式 DD3V パワーグッド出力端子
(未使用時は接地してください)
オープンドレイン形式 DD5V パワーグッド出力端子
(未使用時は接地してください)
Page 4 of 23
PRELIMINARY
S6BP501A, S6BP502A
4. アーキテクチャブロック図
17
VIN
VB
VB
REG
BGR
TSD/HOT
UVLO
UVLO
22
TSD
HOT
LOGIC
LOGIC
LOGIC
VDD
13
DD3V block
CSN
VB
CSP
DD3V buck
controller
21
BST3V
High-side
driver
DRVH3V
FB3V
LOGIC
LOGIC
ENDD3V
CLKDD3V
LOGIC
LOGIC
OVDD3V
OVPDD3V
LX3V
Low-side
driver
DRVL3V
PGND3V
VB
IN3V
SW3V load
switch
switch
LOGIC
LOGIC
ENSW
SWUV
VOUT3V
19
20
14
15
16
12
11
23
24
Discharge
DD5V boost converter
VB
VOUT5V
Controller
8
FB5V
LOGIC
LOGIC
ENDD5V
CLKDD5V
LOGIC
LOGIC
LOGIC
OVDD5V
OVPDD5V
UVDD5V
LX5V
PGND5V
DD1V buck converter
IN3V
PVCC1V
Controller
1
7
6
5
2
FB1V
LOGIC
LOGIC
LOGIC
LOGIC
LOGIC
LX1V
ENDD1V
CLKDD1V
3
Discharge
OVDD1V
OVPDD1V
UVDD1V
PGND1V
4
VB
TSD
HOT
UVLO
OVDD3V/5V/1V
OVPDD3V/5V/1V
UVDD5V/1V
SWUV
26
27
18
25
9
EN1V
EN3V
EN5V
SYNC
ENSS
LOGIC
HOT
PG1V
BUF
PG3V
BUF
29
Document Number: 002-03397 Rev.*D
30
31
BUF
PG5V
BUF
32
CLK
GND1
GND2
28
BUF
ENCLK
Modulate signal
10
ENDD3V/5V/1V
ENSW
CLKDD3V/5V/1V
VB
OSC / SSCG
Page 5 of 23
PRELIMINARY
S6BP501A, S6BP502A
5. 絶対最大定格
項目
電源電圧 (*1)
端子電圧 (*1)
LX 電圧(*1)
差分電圧
記号
条件
VVIN
VVB
VVDD
VPVCC1V
VIN3V
VBST3V
VCSN
VCSP
VFB1V
VFB3V
VFB5V
VEN1V
VEN3V
VEN5V
VPG1V
VPG3V
VPG5V
VHOT
VENSS
VSYNC
VLX1V
VLX3V
VLX5V
VIN 端子
VB 端子
VDD 端子
PVCC1V 端子
IN3V 端子
BST3V 端子
CSN 端子
CSP 端子
FB1V 端子
FB3V 端子
FB5V 端子
EN1V 端子
EN3V 端子
EN5V 端子
PG1V 端子
PG3V 端子
PG5V 端子
HOT 端子
ENSS 端子
SYNC 端子
LX1V 端子
LX3V 端子
LX5V 端子
BST3V–LX3V 間
DRVH3V–LX3V 間
DRVL3V–PGND3V 間
LX5V–VOUT5V 間
LX1–PVCC1V 間
PGND1V–GND1 間, PGND1V–GND2 間
PGND3V–GND1 間, PGND3V–GND2 間
PGND5V–GND1 間, PGND5V–GND2 間
VIN–EN5V 間
VB–EN1V 間, VB–EN3V 間,
VB–FB1V 間, VB–FB3V 間, VB–FB5V 間
PG1V, PG3V, PG5V 吸い込み電流
HOT 吸い込み電流
Ta ≤ ±25°C
−
VBST3V_LX3V
VDRVH3V_LX3V
VDRVH3V_LX3V
VLX5V_VOUT5V
VLX1_PVCC1V
VPGND1_GND
VPGND3_GND
VPGND5_GND
VVIN_EN5V
VVB_INPUT
出力電流
許容損失 (*1)
保存温度
IPG
IHOT
PD
TSTG
定格値
単位
最小
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
−0.3
最大
+48
+6.9
+6.9
+6.9
+6.9
+48
VVB
VVB
VVB
VVB
+6.9
+6.9
+6.9
+48
+6.9
+6.9
+6.9
+6.9
VVB
+6.9
+6.9
+48
+6.9
+6.9
+6.9
+6.9
+6.9
+6.9
+0.3
+0.3
+0.3
+48
−0.3
+6.9
V
−3
−3
0
−55
0
0
4280 (*2)
+150
mA
mA
mW
°C
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
*1: PGND1V = PGND3V = PGND5V = GND1 = GND2 = 0V 時
*2: 76.2 mm × 114.3 mm の 4 層 FR−4 基板に本製品を実装時
<注意事項>
1. 絶対最大定格を超えるストレス (電圧, 電流, 温度など) の印加は、半導体デバイスを破壊する可能性があります。したがって、
定格を一項目でも超えることのないようご注意ください。
Document Number: 002-03397 Rev.*D
Page 6 of 23
PRELIMINARY
S6BP501A, S6BP502A
6. 推奨動作条件
項目
記号
条件
VVIN_START
VIN 端子
VVIN
VIN 端子
電源電圧 (*1)
端子電圧 (*1)
入力クロック周波数
入力クロックデューティ範囲
LX 電圧 (*1)
DD1V 出力電圧 (*1)
DD3V 出力電圧 (*1)
DD5V 出力電圧 (*1)
BST 容量
VB 容量
動作周囲温度
VVDD
VPVCC1V
VIN3V
VEN1V
VEN3V
VEN5V
VPG1V
VPG3V
VPG5V
VHOT
VENSS
VSYNC
FSYNC
DSYNC
VLX5V
VVOUT1V
VIN3V (*2)
VVOUT5V
CBST
CVB
Ta
VDD 端子
初期起動時
起動後
起動後, Ta = 25°C
起動後, Ta = 25°C,
VOUT5V 電流 = 1 mA,
VEN1V = VEN3V = 0V
PVCC1V 端子
IN3V 端子
EN1V 端子
EN3V 端子
EN5V 端子
PG1V 端子
PG3V 端子
PG5V 端子
HOT 端子
ENSS 端子
SYNC 端子
SYNC 端子
SYNC 端子
LX5V 端子
DD1V 出力容量電圧
DD3V 出力容量電圧, IN3V 端子
VOUT5V 端子
BST3V−LX3V 間
VB−GND 間
−
最小
+6.8
+4.5
+3.7
規格値
標準
−
+12
+12
最大
−
+42
+42
+2.5
+12
+42
V
−
−
−
0
0
0
0
0
0
0
0
0
1.8
48
0
1.0
3.2
5.0
0.068
2.2
−40
VVOUT5V
+3.3
+3.3
−
−
−
−
−
−
−
−
−
2.1
50
−
−
−
−
0.1
4.7
+25
−
−
−
+5.5
+5.5
VVIN
+5.5
+5.5
+5.5
+5.5
VVB
+5.5
2.4
52
+5.5
1.3
3.4
5.2
0.47
10
+105
V
V
V
V
V
V
V
V
V
V
V
V
MHz
%
V
V
V
V
µF
µF
°C
単位
V
V
V
*1: PGND1V = PGND3V = PGND5V = GND1 = GND2 = 0V 時
*2: VIN3V を DD3V の出力電圧とし、VVOUT3V (VOUT3V 端子電圧) を SW3V 経由時の DD3V 出力電圧とする。
<注意事項>
1. 推奨動作条件は、半導体デバイスの正常な動作を確保するための条件です。電気的特性の規格値は、すべてこの条件の範囲内
で保証されます。常に推奨動作条件下で使用してください。
2.
この条件を超えて使用すると、信頼性に悪影響を及ぼすことがあります。
3.
データシートに記載されていない項目, 使用条件, 論理の組合せでの使用は、保証していません。
4.
記載されている以外の条件での使用をお考えの場合は、必ず事前に営業部門までご相談ください。
Document Number: 002-03397 Rev.*D
Page 7 of 23
PRELIMINARY
S6BP501A, S6BP502A
7. 電気的特性
VVIN = VEN5V = 12V, VPVCC1V = 3.3V, VVB = VVDD = VEN1V = VEN3V = 5.0V
(特に記載がない場合には推奨動作条件下における電気的特性)
電源電流
UVLO
ブロック
項目
記号
停止電流
ISHDN
休止電流
Iq
VB 電源電流
IVB
IC 動作開始電圧
IC 動作停止電圧
帰還電圧
出力安定度
DD1V
ブロック
過電圧保護 (OVP) 電圧
過電圧保護解除電圧
ハイ側 FET オン抵抗
ロー側 FET オン抵抗
FET リーク電流
最大出力電流
過電流保護電流
(LX ピーク電流)
放電抵抗
ソフトスタート時間
帰還電圧
出力安定度
DD3V
ブロック
PWM/PFM 切換り電流
過電圧保護 (OVP) 電圧
過電圧保護解除電圧
デッドタイム
最大デューティサイクル
ソフトスタート時間
Document Number: 002-03397 Rev.*D
VUVLO_START
VUVLO_SHDN
VFB1V
条件
VIN 端子電流,
VVIN = 12V,
VEN1V = VEN3V = VEN5V = 0V
VIN 端子電流,
VVIN = 12V, VSYNC = 0V,
VEN1V = VEN3V = 0V, VEN5V = 12V,
全 DC/DC コンバータは無負荷,
外付け FET: NVTFS5826NL
VB 端子電流,
VVB = 5V, VSYNC = VVB,
VEN1V = VEN3V = 5V, VEN5V = 12V,
全 DC/DC コンバータは無負荷
VB 端子, VVB 立上り
VB 端子, VVB 立下り
FB1V 端子
RDIS_1V
tSS_1V
DD1V 出力電圧 (VVOUT1V) ,
VPVCC1V = VIN3V = 3.3V,
IVOUT1V = 0~2.0A
VFB1V 立上り監視
−
ILX1V = 50 mA (PVCC1V−LX1V 間)
ILX1V = −50 mA (LX1V−PGND1V 間)
VPVCC1V = 5.0V, VEN1V = 0V
S6BP501A
L = 1.5 µH
S6BP502A
S6BP501A
L = 1.5 µH
S6BP502A
LX1V 端子
−
VFB3V
FB3V 端子
−
VOVPR_1V
VOVPF_1V
RONH_1V
RONL_1V
ILEAK_1V
IOUTMAX_1V
ILXPEAK_1V
−
IPWMPFM_3V
VOVPR_3V
VOVPF_3V
tDEAD_3V
DMAX_3V
tSS_3V
IN3V 端子,
VVIN = 4.5V~42V,
IIN3V = 0A~5.1A
−
VVOUT3V 立上り監視
−
−
VVIN < VIN3V
−
最小
規格値
標準
最大
−
1.0
−
µA
−
15 (*1)
25 (*1)
µA
−
20
−
mA
4.3
4.2
0.591
(−1.5%)
4.4
4.3
4.5
4.4
0.609
(+1.5%)
V
V
−1.5 (*1)
−
+1.5 (*1)
%
128.0
−
−
−
−
1.4 (*1)
2.0 (*1)
1.75 (*1)
2.5 (*1)
−
−
0.8865
(−1.5%)
131.5
−
130
100
−
−
−
−
−
400
1.0
135.0
0.94 (*1)
−
−
3
−
−
−
−
−
−
0.9135
(+1.5%)
%
V
mΩ
mΩ
µA
A
A
A
A
Ω
ms
−1.25 (*1)
−
+1.25 (*1)
%
−
3.70
−
10
−
−
0.6
0.9
1000 (*1)
−
3.85
4.00
−
0.94 (*1)
20
−
−
100
1.0
−
Page 8 of 23
単位
V
V
mA
V
V
ns
%
ms
PRELIMINARY
S6BP501A, S6BP502A
VVIN = VEN5V = 12V, VPVCC1V = 3.3V, VVB = VVDD = VEN1V = VEN3V = 5.0V
(特に記載がない場合には推奨動作条件下における電気的特性)
項目
DD3V
ブロック
記号
ハイ側
出力
ドライバ
オン抵抗
ロー側
出力
ドライバ
オン抵抗
ブースト
スイッチ
出力
電流監視
SW3V
ブロック
RONL_3V
RONH_3V
RONL_3V
オン抵抗
RON_BSTSW
IR_BSTSW
リーク電流
過電流制限
−
CSP 入力電流
ICSP
ICSN
CSN 入力電流
オン抵抗
RON_SW3V
最大出力電流
ILOAD_ SW3V
リーク電流
放電抵抗
ソフト
スタート時間
ILEAK_SW3V
RDIS_SW3V
帰還電圧
出力安定度
DD5V
ブロック
RONH_3V
PWM/PFM 切換り電流
過電圧保護 (OVP) 電圧
過電圧保護解除電圧
ハイ側 FET オン抵抗
DRVH3V pin current = 10 mA,
(BST3V−DRVH3V 間)
DRVH3V pin current = −50 mA,
(DRVH3V−LX3V 間)
DRVL3V pin current = 50 mA,
(PLX3V−DRVL3V 間)
DRVL3V pin current = −50 mA,
(DRVL3V−LX3V 間)
IBST3V = 10 mA
VBST3V = 47V
VCSP − VCSN
PWM 固定動作
PWM 固定動作
IN3V−VOUT3V 間電流 = 50 mA
S6BP501A
S6BP502A
VIN3V = 3.3V, VEN3V = 0V
−
−
tSS_SW3V
VFB5V
−
IPWMPFM_5V
VOVPR_5V
VOVPF_5V
RONH_5V
ロー側 FET オン抵抗
RONL_5V
FET リーク電流
ILEAK_5V
最大出力電流
IOUT_MAX5V
過電流保護電流
(LX ピーク電流)
ソフトスタート時間
ILX_PEAK5V
Document Number: 002-03397 Rev.*D
条件
tSS_5V
FB5V 端子
DD5V 出力電圧 (VVOUT5V) ,
VIN3V = 3.3V, IVOUT5V = 0A~1.3A
−
VVOUT5V 立上り監視
−
ILX5V = 50 mA (VOUT5V−LX5V 間)
ILX5V = −50 mA
(LX5V− PGND5V 間)
VVOUT5V = 5.0V, VEN5V = 0V
S6BP501A
L = 1.5 µH
S6BP502A
S6BP501A
L = 1.5 µH
S6BP502A
VVOUT5V = 3.3V > 5.0V
最小
規格値
標準
最大
−
15
−
Ω
−
1
−
Ω
−
1.5
−
Ω
−
0.75
−
Ω
−
−
60
−
−
−
1.6 (*1)
1.9 (*1)
−
−
8
−
80
2
8
−
−
−
−
400
24
2
100
5
20
100
−
−
3
−
Ω
µA
mV
µA
µA
mΩ
A
A
µA
Ω
−
2.0
−
ms
1.182
(−1.5%)
1.2
1.218
(+1.5%)
V
−3.0 (*1)
−
+3.0 (*1)
%
−
5.6
−
−
300 (*1)
5.8
−
130
−
6.0
0.94 (*1)
−
mA
V
V
mΩ
−
100
−
mΩ
−
1.3 (*1)
1.3 (*1)
2.5 (*1)
2.5 (*1)
−
−
−
−
−
−
0.5
3
−
−
−
−
−
µA
A
A
A
A
ms
Page 9 of 23
単位
PRELIMINARY
S6BP501A, S6BP502A
VVIN = VEN5V = 12V, VPVCC1V = 3.3V, VVB = VVDD = VEN1V = VEN3V = 5.0V
(特に記載がない場合には推奨動作条件下における電気的特性)
項目
EN1V
端子
EN3V
端子
EN5V
端子
PG1V
端子
PG3V
端子
PG5V
端子
オン条件
オフ条件
入力電流
プルダウン抵抗
オン条件
オフ条件
入力電流
プルダウン抵抗
オン条件
オフ条件
入力電流
過電圧通知 (OVD) 電圧
過電圧通知解除電圧
低電圧通知 (UVD) 電圧
低電圧通知解除電圧
リーク電流
ローレベル出力電圧
パワーオンリセット時間
過電圧通知 (OVD) 電圧
過電圧通知解除電圧
低電圧通知 (UVD) 電圧
低電圧通知解除電圧
リーク電流
ローレベル電圧
パワーオンリセット時間
過電圧通知 (OVD) 電圧
過電圧通知解除電圧
低電圧通知 (UVD) 電圧
低電圧通知解除電圧
リーク電流
ローレベル出力電圧
パワーオンリセット時間
Document Number: 002-03397 Rev.*D
記号
条件
VON_EN1V
VOFF_EN1V
ION_EN1V
RPULL_EN1V
VON_EN3V
VOFF_EN3V
ION_EN3V
RPULL_EN3V
VON_EN5V
VOFF_EN5V
ION_EN5V
IOFF_EN5V
VOVDR_PG1V
VOVDF_PG1V
VUVDF_PG1V
VUVDR_PG1V
ILEAK_PG1V
VLOW_PG1V
tPOR_PG1V
VOVDR_PG3V
VOVDF_PG3V
VUVDF_PG3V
VUVDR_PG3V
ILEAK_PG3V
VLOW_PG3V
tPOR_PG3V
VOVDR_PG5V
VOVDF_PG5V
VUVDF_PG5V
VUVDR_PG5V
ILEAK_PG5V
VLOW_PG5V
tPOR_PG5V
−
−
VEN1V = 5.0V
VEN3V = 5.0V
−
−
−
−
−
−
VEN5V = 12.0V
VEN5V = 0V
VFB1V 立上り監視
VFB1V 立下り監視
VFB1V 立下り監視
VFB1V 立上り監視
VPG5V = 5.0V
IPG5V = 3 mA
VSYNC = 0V
VFB3V 立上り監視
VFB3V 立下り監視
VVOUT3V 立下り監視
VVOUT3V 立上り監視
VPG3V = 5.0V
IPG3V = 3 mA
VSYNC = 0V
VFB5V 立上り監視
VFB5V 立下り監視
VFB5V 立下り監視
VFB5V 立上り監視
VPG5V = 5.0V
IPG5V = 3 mA
VSYNC = 0V
最小
2.0
−
−
50
2.0
−
−
50
2.5
−
−
−
105.0
−
92.5
−
−
−
8
104.5
−
3.004
−
−
−
8
106.0
−
90.0
−
−
−
8
規格値
標準
−
−
50
100
−
−
50
100
−
−
1
0
106.5
105.5
94.0
95.0
−
0.15
10
106.0
105.0
3.050
3.080
−
0.15
10
108.0
107.0
92.0
93.0
−
0.15
10
最大
−
0.4
−
150
−
0.4
−
150
−
0.2
3
−
108.0
−
95.5
−
1
0.30
12
107.5
−
3.096
−
1
0.30
12
110.0
−
94.0
−
1
0.30
12
単位
Page 10 of 23
V
V
µA
kΩ
V
V
µA
kΩ
V
V
µA
µA
%
%
%
%
µA
V
ms
%
%
V
V
µA
V
ms
%
%
%
%
µA
V
ms
PRELIMINARY
S6BP501A, S6BP502A
VVIN = VEN5V = 12V, VPVCC1V = 3.3V, VVB = VVDD = VEN1V = VEN3V = 5.0V
(特に記載がない場合には推奨動作条件下における電気的特性)
項目
TSD
ブロック
HOT 端子
OSC
ブロック
動作停止温度
動作復帰温度
過熱通知温度
過熱通知解除温度
リーク電流
ローレベル電圧
スイッチング周波数
記号
TTSDR
TTSDF
TTWIR_HOT
TTWIF_HOT
ILEAK_HOT
VLOW_HOT
FOSC1
FOSC2
ハイレベル電圧
ローレベル電圧
入力電流
プルダウン抵抗
SYNC 端子 入力周波数
/SYNC
ブロック
VHIGH_SYNC
VLOW_SYNC
IIN_SYNC
RPULL_SYNC
FIN_SYNC
FOSC1_SYNC
スイッチング周波数
FOSC2_SYNC
SSCG
ブロック
ENSS
端子
変調幅
変調周波数
オン条件
オフ条件
入力電流
−
FMOD
VON_ENSS
VOFF_ENSS
IENSS
条件
最小
−
−
−
−
−
−
Tj (*2) 立上り
Tj (*2) 立下り
Tj (*2) 立上り
Tj (*2) 立下り
VHOT = 5.0V
IPG = 3 mA
DD1V, DD5V,
2.0
内部クロック動作時
DD3V,
0.40
FOSC2 = FOSC1 / 5, 内部クロック動作時
外部クロック入力
2.0
外部クロック入力
−
−
VSYNC = 5.0V
−
50
1.8
外部クロック入力
DD1V, DD5V,
1.8
FOSC1_SYNC = FIN_SYNC,
外部クロック動作時
DD3V,
FOSC2_SYNC = FIN_SYNC / 5,
0.36
外部クロック動作時
VENSS = VVB
−
−
−
SSCG 機能オン
VVB × 0.8
−
SSCG 機能オフ
−
−0.1
規格値
標準
+165 (*1)
+155 (*1)
+140 (*1)
+130 (*1)
−
0.15
最大
−
−
−
−
1
0.30
2.1
2.2
MHz
0.42
0.44
MHz
−
−
50
100
−
−
0.4
−
150
2.4
V
V
µA
kΩ
MHz
−
2.4
MHz
−
0.48
MHz
6 (*1)
4
−
−
−
−
−
−
VVB × 0.2
+0.1
%
kHz
V
V
µA
単位
°C
°C
°C
°C
µA
V
*1: 電気的特性は、統計的特性評価および代替試験により確認しています。
*2: ジャンクション温度
Document Number: 002-03397 Rev.*D
Page 11 of 23
PRELIMINARY
S6BP501A, S6BP502A
8. 機能説明
8.1
基本動作
本 IC の動作シーケンスについて説明します。
Figure 8-1 起動停止シーケンス
VVIN
VEN5V
(*1)
VVB
VVIN_START
VON_EN5V
VUVLO_START
Switchover from internal voltage to VVOUT5V
VUVLO_SHDN
VIN3V
(DD3V output)
Natural discharge
Natural discharge
VVOUT5V
Natural discharge
VUVDR_PG5V
VPG5V
tPOR_PG5V
VEN1V
VON_EN1V
VVOUT1V
VOFF_EN1V
VUVDR_PG1V
Discharge
VPG1V
tPOR_PG1V
VEN3V
VON_EN3V
VVOUT3V
VUVDR_PG3V
VOFF_EN3V
Discharge
VPG3V
16 ms
8 ms
tPOR_PG3V
*1: VIN 端子に電源供給をした状態で VEN5V が VOFF_EN5V に降下した場合、電圧 VPG1V, VPG3V, VPG5V, VHOT は不定となります。
Document Number: 002-03397 Rev.*D
Page 12 of 23
PRELIMINARY
8.2
S6BP501A, S6BP502A
各機能ブロック
各機能ブロックについて説明します。
低電圧時誤動作防止 (UVLO)
本 IC は IC の誤動作を防止し、IC に繋がる後段部品の破壊または劣化を防止するための UVLO 機能を有しています。UVLO ブ
ロックは VB 電圧を監視します。意図せずに VB 電圧が IC 動作停止電圧 (VUVLO_SHDN) 以下に降下すると、IC 動作開始電圧
(VUVLO_START) 以上に上昇するまで FET のスイッチングが停止します。
過電圧通知, 保護 (OVD, OVP)
1 つの出力電圧が過電圧通知 (OVD) 電圧を超えたとき、対応する PG 端子はローレベルの状態になります。いずれかの出力電圧
が過電圧保護 (OVP) 電圧を超えた場合、すべての出力チャネルは動作を停止し接続部品を保護します。すべての出力電圧が過
電圧保護解除電圧以下に降下すると本 IC は通常動作に戻ります。
Figure 8-2 過電圧通知と過電圧保護シーケンス
VEN1V
VEN3V
VEN5V
VVOUT5V
VOVPR_5V
VOVDR_PG5V
VUVDR_PG5V
VOVPF_5V (0.94V)
tPOR_PG5V
tPOR_PG5V
tPOR_PG1V
tPOR_PG3V
tPOR_PG1V
tPOR_PG3V
VPG5V
VVOUT1V
VVOUT3V
VUVDR_PG1V
VUVDR_PG3V
VPG1V
VPG3V
VLX1V
VLX3V
VLX5V
VVOUT1V discharge
VVOUT3V discharge
Hi-Z
Switching
OFF
Hi-Z
Switching
ON
OFF
Time
低電圧通知 (UVD)
1 つの出力電圧が出力低電圧通知 (UVD) 電圧以下に降下したとき、対応する PG 端子はローレベル状態になりますが、対応する
出力チャネルは動作を継続させます。
その出力電圧が出力低電圧通知解除電圧を超えたとき、
各 PG 端子が Hi-Z 出力となります。
Document Number: 002-03397 Rev.*D
Page 13 of 23
PRELIMINARY
S6BP501A, S6BP502A
Figure 8-3 低電圧通知シーケンス
VEN1V
VEN3V
VEN5V
VVOUT5V
VUVDF_PG5V
VUVDR_PG5V
VUVDR_PG5V
tPOR_PG5V
tPOR_PG5V
VPG5V
VVOUT1V
VVOUT3V
VUVDR_PG1V
VUVDR_PG3V
tPOR_PG1V
tPOR_PG3V
VPG1V
VPG3V
VLX1V
VLX3V
VLX5V
Hi-Z
VVOUT1V discharge
VVOUT3V discharge
Switching
OFF
Time
過電流保護 (OCP)
過大電流から FET 素子を保護するため、各出力チャネルは対応する過電流保護電流 (LX ピーク電流) を監視することにより電
流制限する OCP (over current protection) を有しています。
過熱保護 (TSD)
過熱保護 (TSD: thermal shutdown) は本 IC を熱破壊から保護します。接合部温度が+165°C を超えると、すべての DC/DC コンバ
ータが停止します。接合部温度が+155°C 以下に降下したとき、本 IC は通常動作に復帰します。
過熱通知 (Thermal Warning Indicator: HOT)
TSD 状態となる以前に、本 IC は後段部品に IC が限界温度に近づいていることを通知できます。HOT 端子はオープンドレイン出
力です。接合部温度が+140°C に達すると HOT 端子はローレベル状態になります。接合部温度が+130°C 以下に降下したとき、
HOT 端子が Hi-Z 出力となります。
Document Number: 002-03397 Rev.*D
Page 14 of 23
PRELIMINARY
S6BP501A, S6BP502A
Figure 8-4 過熱保護と過熱通知機能シーケンス
Tj
TTWIR_HOT
(140 oC)
TTSDR(165 oC)
TTSDF
(155 oC)
TTWIF_HOT
(130 oC)
VEN5V
VVOUT5V
VHOT
Time
SSCG
本 IC は SSCG (spread spectrum clock generator: 帯域拡散クロック発生器) 機能を有しています。SSCG 機能がオンすると SSCG 機
能は EMI ノイズを減少させます。SSCG 機能は、内部発振器または外部クロックを供給源したクロック信号を 0%から+6%に変
調し帯域拡散させます。
Table 8-1 SSCG 端子設定
ENSS 端子設定 (*1)
SSCG 動作
SSCG 機能オフ
L
DD1V, DD3V, DD5V に非変調クロックを供給
SSCG 機能オン
H
DD1V, DD3V, DD5V に変調クロックを供給
*1: H は VENSS > VON_ENSS の状態, L は VENSS < VOFF_ENSS の状態
SYNC
本 IC は SYNC 端子から供給される外部クロック信号に同期するための SYNC 機能を有しています。PWM/PFM 自動切換え動作,
PWM 固定動作の切換えもまた、SYNC 端子で行うことができます。SYNC 端子設定に伴う各動作の対応する状態を Table 8-2 に
示します。SYNC 端子の入力信号切換えとその利用可否については Table 8-3 を参照してください。DD3V のスイッチング周波数
(FOSC2) は内部クロックまたは入力された外部クロックを 5 分周した信号です。
Table 8-2 SYNC 端子設定
SYNC 端子設定
DD1V 動作
DD3V 動作
DD5V 動作
内部クロック信号による
L
内部クロック信号による PWM/PFM 自動切換え動作
PWM 固定動作
H
内部クロック信号による PWM 固定動作
CLK
外部クロック信号と同期した PWM 固定動作
Table 8-3 SYNC 端子の入力信号切換え
SYNC 端子の入力信号
L ↔ CLK
L↔H
H ↔ CLK
Document Number: 002-03397 Rev.*D
EN1V
L
L or H
H
L or H
イネーブル端子設定
EN3V
EN5V
L
H
H
H
L or H
H
L or H
H
使用可否
禁止
可能
可能
可能
Page 15 of 23
PRELIMINARY
S6BP501A, S6BP502A
Figure 8-5 SYNC 機能シーケンス
VSYNC
DD1V
Fixed PWM
DD3V, DD5V
Auto. PWM/PFM
Fixed PWM
Sync. with
External CLK
Fixed PWM
Auto. PWM/PFM
Fixed PWM
Internal CLK
Time
8.3
出力状態と保護機能一覧表
出力状態と各保護機能の状態を下記の表に示します。
Table 8-4 出力状態と各保護機能一覧表
EN5V
DD1V
DD3V
SW3V
DD5V
PG1V
PG3V
PG5V
DD1V, SW3V, DD5V 出力停止
DD5V 出力動作
SW3V, DD5V 出力動作
DD1V, DD5V 出力動作
DD1V, SW3V, DD5V 出力動作
VVOUT1V OVD
VVOUT3V OVD
VVOUT5V OVD
VVOUT1V OVP
VVOUT3V OVP
VVOUT5V OVP
VVOUT1V UVD
VVOUT3V UVD
VVOUT5V UVD
TSD
PG 端子出力 (*3)
EN3V
状態
出力状態 (*2)
EN1V
イネーブル
端子設定 (*1)
備考
X
L
L
H
H
H
H
H
H
X
X
H
H
H
X
X
L
H
L
H
H
H
H
X
H
X
H
H
H
X
L
H
H
H
H
H
H
H
H
H
H
H
H
H
H
停
停
停
動
動
動
動
動
停
停
停
動
動
動
停
停
動
動
動
動
動
動
動
停
停
停
動
動
動
停
停
停
動
停
動
動
動
動
停
停
停
動
動
動
停
停
動
動
動
動
動
動
動
停
停
停
動
動
動
停
L
L
L
Hi-Z
Hi-Z
L
Hi-Z
Hi-Z
L
L
L
L
Hi-Z
Hi-Z
L
L
L
Hi-Z
L
Hi-Z
Hi-Z
L
Hi-Z
L
L
L
Hi-Z
L
Hi-Z
L
L
Hi-Z
Hi-Z
Hi-Z
Hi-Z
Hi-Z
Hi-Z
L
L
L
L
Hi-Z
Hi-Z
L
L
−
−
−
−
−
VVOUT1V > VOVDR_PG1V
VVOUT3V > VOVDR_PG3V
VVOUT5V > VOVDR_PG5V
VVOUT1V > VOVPR_1V
VVOUT3V > VOVPR_3V
VVOUT5V > VOVPR_5V
VVOUT1V < VUVDF_PG5V
VVOUT3V < VUVDF_PG3V
VVOUT5V < VUVDF_PG5V
Tj > TTSD
*1: H は各イネーブル端子電圧が VEN1V > VON_EN1V, VEN3V > VON_EN3V, VEN5V > VON_EN5V の状態
L は各イネーブル端子電圧が VEN1V < VOFF_EN1V, VEN3V < VOFF_EN3V, VEN5V < VOFF_EN5V の状態
X は各イネーブル端子電圧がハイレベルまたはローレベルの状態
*2: 動は動作状態。停は停止状態。
*3: 各 PG 端子はオープンドレインです。Hi-Z 出力時、内部 MOSFET は OFF 状態です。
Document Number: 002-03397 Rev.*D
Page 16 of 23
PRELIMINARY
S6BP501A, S6BP502A
9. 応用回路例・部品表
Figure 9-1 応用回路例
Battery
2.5V
to
42V
CVIN
17
VIN
VB
22
CVB
VDD
13
CVDD
CSN
CSP
BST3V
A
DRVH3V
CFB1V
19
20
14
CBST3V
CIN_3V
(3.2V to 3.4V)
MH
15
A
LLX3V
RH_FB3V
LX3V
21
FB3V
DRVL3V
RL_FB3V
PGND3V
IN3V
VOUT3V
RS
16
COUT_3V
ML
12
11
23
VOUT3V
24
CVOUT3V
B
CFB5V
DSBD
B
VOUT5V
RH_FB5V
8
LX5V
FB5V
7
(5.0V to 5.2V)
6
LLX5V
RL_FB5V
PGND5V
CIN_5V
5
C
C
PVCC1V
CFB1V
VOUT5V
CVOUT5V
RH_FB1V
LX1V
1
FB1V
2
CPVCC1V
LLX1V
PGND1V
RL_FB1V
(*1)
VOUT1V
3
(1.0V to 1.3V)
CVOUT1V
4
D
D
E
RHOT
HOT
EN1V
26
EN3V
27
18
25
9
10
29
EN1V
PG1V
EN3V
PG3V
EN5V
PG5V
E
RPG1V
RPG3V
RPG5V
28
HOT
30
PG1V
31
PG3V
32
PG5V
SYNC
ENSS
GND1
GND2
*1: VOUT1V は本回路内でのみ使用される端子名です。
Document Number: 002-03397 Rev.*D
Page 17 of 23
PRELIMINARY
S6BP501A, S6BP502A
Table 9-1 部品表
ブロック
記号
CVIN
CVB
共通
CVDD
項目
容量
容量
容量
値
0.1 μF
4.7 μF
0.1 μF
型格
CGA3E2X7R1H104K080AA
CGA4J3X7R1C475K125AB
CGA3E2X7R1E104K080AA
ベンダ
TDK
TDK
TDK
サイズ [mm]
1.6 × 0.8 × 0.8
2.0 × 1.2 × 1.25
1.6 × 0.8 × 0.8
DSBD
SBD
VF: 0.5V
RB521S30T1G
ON
1.6 × 0.8 × 0.6
RK73H1JTTD2703F
RK73H1JTTD2703F
CGA3E2C0G1H120J080AA
CLF6045NI-1R5N-D
CGA4J3X7R1C475K125AB
CGA6P1X7R1C226M250AC
RK73H1JTTD2003F
RK73H1JTTD1203F
RK73H1JTTD1203F
−
CLF12577NIT-4R7N-D
CGA9N3X7R1H106K230KB
CGA9N3X7R1C476M230KB
KOA
KOA
TDK
TDK
TDK
TDK
KOA
KOA
KOA
−
TDK
TDK
TDK
1.6 × 0.8 × 0.45
1.6 × 0.8 × 0.45
1.6 × 0.8 × 0.8
7.4 × 7.0 × 4.8
2.0 × 1.2 × 1.25
3.2 × 2.5 × 2.5
1.6 × 0.8 × 0.45
1.6 × 0.8 × 0.45
1.6 × 0.8 × 0.45
−
12.8 × 12.5 × 8
5.7 × 5.0 × 2.3
5.7 × 5.0 × 2.4
備考
X7R, 定格電圧: 50 VDC
X7R, 定格電圧: 16 VDC
X7R, 定格電圧: 25 VDC
VR: 30 VDC, IF: 200 mA,
IFSM: 1.0A
定格電力: 0.1W
定格電力: 0.1W
C0G, 定格電圧: 50 VDC
DCR: 13 mΩ, IDC_MAX: 4.5A
X7R, 定格電圧: 16 VDC
X7R, 定格電圧: 16 VDC
定格電力: 0.1W
定格電力: 0.1W
定格電力: 0.1W
本回路では不要
DCR: 8.7 mΩ, IDC_MAX: 9.6A
X7R, 定格電圧: 50 VDC
X7R, 定格電圧: 16 VDC
NVTFS5826NL
ON
3.3 × 3.3 × 0.75
VDS: 60V, ID: 10A
NVTFS5826NL
ON
3.3 × 3.3 × 0.75
VDS: 60V, ID: 10A
CGA3E2X7R1H104K080AA
KRL2012-M-R010-F-T1
CGA6P1X7R1C226M250AC
RK73H1JTTD2004F
RK73H1JTTD1804F
RK73H1JTTD1204F
CGA3E2C0G1H030C080AA
CLF6045NI-1R5N-D
CGA4J3X7R1C475K125AB
CGA9N3X7R1C476M230KB
RK73H1JTTD1003F
RK73H1JTTD1003F
RK73H1JTTD1003F
RK73H1JTTD1003F
TDK
KOA
TDK
KOA
KOA
KOA
TDK
TDK
TDK
TDK
KOA
KOA
KOA
KOA
1.6 × 0.8 × 0.8
2.0 × 1.25 × 0.5
3.2 × 1.6 × 1.6
1.6 × 0.8 × 0.45
1.6 × 0.8 × 0.45
1.6 × 0.8 × 0.45
1.6 × 0.8 × 0.8
7.4 × 7.0 × 4.8
2.0 × 1.2 × 1.25
5.7 × 5.0 × 2.4
1.6 × 0.8 × 0.45
1.6 × 0.8 × 0.45
1.6 × 0.8 × 0.45
1.6 × 0.8 × 0.45
X7R, 定格電圧: 50 VDC
定格電力: 1W
X7R, 定格電圧: 16 VDC
定格電力: 0.1W
定格電力: 0.1W
定格電力: 0.1W
C0G, 定格電圧: 50 VDC
DCR: 13 mΩ, IDC_MAX: 4.5A
X7R, 定格電圧: 16 VDC
X7R, 定格電圧: 16 VDC
定格電力: 0.1W
定格電力: 0.1W
定格電力: 0.1W
定格電力: 0.1W
DD1V
DD3V
SW3V
DD5V
HOT/
PG 端子
RH_FB1V
270 kΩ (*1)
抵抗
RL_FB1V
270 kΩ (*1)
抵抗
CFB1V
12 pF
容量
LLX1V インダクタ
1.5 μH
CPVCC1V
4.7 μF
容量
CVOUT1V
22 μF × 2
容量
200 kΩ (*2)
RH_FB3V
抵抗
120 kΩ (*2)
RL_FB3V
120 kΩ (*2)
抵抗
CFB3V
−
容量
LLX3V インダクタ
4.7 μH
CIN_3V
10 μF
容量
COUT_3V
47 μF × 10
容量
N-ch
RON_MAX:
MH
MOSFET
32 mΩ
N-ch
RON_MAX:
ML
MOSFET
32 mΩ
CBST3V
0.1 μF
容量
RS
10 mΩ
抵抗
CVOUT3V
22 μF
容量
2 MΩ (*3)
RH_FB5V
抵抗
1.8 MΩ (*3)
RL_FB5V
1.2 MΩ (*3)
抵抗
CFB5V
3 pF
容量
LLX5V インダクタ
1.5 μH
CIN_5V
4.7 μF
容量
CVOUT5V
47 μF × 5
容量
RHOT
100 kΩ
抵抗
RPG1V
100 kΩ
抵抗
RPG3V
100 kΩ
抵抗
RPG5V
100 kΩ
抵抗
容量: セラミック容量, SBD: ショットキーバリアダイオード
*1: VVOUT1V 設定 ≈ 1.2V
*2: VIN3V 設定 ≈ 3.3V
*3: VVOUT5V 設定 ≈ 5.0V
TDK: TDK 株式会社
KOA: コーア株式会社
ON: オン・セミコンダクタ・コーポレーション
<注意事項>
−
容量値および抵抗値は後段システムによって検討の対象になります。テーブル内で示されている値は消費電流が信頼できるシ
ステムで、その消費電流が動的に 0A から 10 µs の最大負荷条件 (最大出力電流)で変化したときに、PG が Hi-Z 状態を保て
る定数になります。
Document Number: 002-03397 Rev.*D
Page 18 of 23
PRELIMINARY
S6BP501A, S6BP502A
10. アプリケーションノート
10.1 動作条件の設定
DD1V 出力電圧
DD1V の出力電圧 (VVOUT1V) は、FB1V 端子に接続する外付け抵抗値を変えることにより調節できます。
Figure 10-1 DD1V 出力電圧設定
VVOUT1V
RH_FB1V
FB1V
1
RL_FB1V
DD 1V の出力電圧 (VVOUT1V) は以下の式で計算できます。
VVOUT1V [V] =
R H_FB1V + R L_FB1V
× VFB1V
R L_FB1V
DD3V 出力電圧
DD3V の出力電圧 (VIN3V) は、FB3V 端子に接続する外付け抵抗値を変えることにより調節できます。
Figure 10-2 DD3V 出力電圧設定
VIN3V
RH_FB3V
21
FB3V
RL_FB3V
DD 3V の出力電圧 (VIN3V) は以下の式で計算できます。
VIN3V [V] =
R H_FB3V + R L_FB3V
× VFB3V
R L_FB3V
DD5V 出力電圧
DD5V の出力電圧 (VVOUT5V) は、FB5V 端子に接続する外付け抵抗値を変えることにより調節できます。
Figure 10-3 DD5V 出力電圧設定
VVOUT5V
RH_FB5V
8
FB5V
RL_FB5V
DD5V の出力電圧 (VVOUT5V) は以下の式で計算できます。
VVOUT5V [V] =
Document Number: 002-03397 Rev.*D
R H_FB5V + R L_FB5V
× VFB5V
R L_FB5V
Page 19 of 23
PRELIMINARY
S6BP501A, S6BP502A
11. 使用上の注意
プリント基板のアースラインは, 共通インピーダンスを考慮し設計してください。
静電気対策を行ってください。
 半導体を入れる容器は、静電気対策を施した容器か導電性の容器をご使用ください。
 実装後のプリント基板を保管・運搬する場合は、導電性の袋か容器に収納してください。
 作業台,
工具, 測定機器は、アースを取ってください。
250 kΩ~1 MΩ の抵抗を直列に入れてください。
 作業する人は、人体とアースの間に
負電圧を印加しないでください。
−0.3V 以下の負電圧を印加した場合、LSI の寄生トランジスタが動作し誤動作を起こすことがあります。
12. RoHS 指令に対応した品質管理
本製品は、RoHS 指令に対応し、鉛・カドミウム・水銀・六価クロムと、特定臭素系難燃剤 PBB と PBDE の基準を遵守していま
す。
13. オーダ型格
型格 (MPN)
S6BP501A00SN2B000 (*1)
S6BP501A00EN2B000 (*2)
S6BP502A00SN2B000 (*1)
S6BP502A00EN2B000 (*2)
MPN: Marketing Part Number
*1: コマーシャルサンプル (CS: Commercial sample)
*2: エンジニアリングサンプル (ES: Engineering sample)
パッケージ
プラスチック, ウェッタブル QFN (0.50 mm pitch), 32 端子
(VNG032)
Figure 13-1 オーダ型格の定義
S 6B P 5 0X A 0 0 S N2 B 0 0 0
000に固定
梱包: B = 13インチ テープ、リール
パッケージ: N2 = QFN, Pure Sn / Low-Halogen
信頼性グレード: S = 10 ppm, E = エンジニアリングサンプル
プリセット条件: 00
版数: A = 1版
製品ID: 01, 02
方式: 5 = スイッチング電源 (インスツルメントクラスタ用)
製品タイプ: P = 電源管理IC
製品クラス: 6B = 車載アナログ
企業ID: S = サイプレス
Document Number: 002-03397 Rev.*D
Page 20 of 23
PRELIMINARY
S6BP501A, S6BP502A
14. パッケージ・外形寸法図
Document Number: 002-03397 Rev.*D
Page 21 of 23
PRELIMINARY
S6BP501A, S6BP502A
改訂履歴
文書名: S6BP501A, S6BP502A 車載クラスター向け 3ch DC/DC コンバータ IC
文書番号: 002-03397
版
ECN 番号
変更者
発行日
**
4921987
HIXT
09/16/2015
New Spec. (これは英語版の 002-03396 Rev. **を翻訳した日本語版です。)
*A
4998583
HIXT
11/02/2015
これは英語版の 002-03396 Rev. *A を翻訳した日本語版です。
*B
5107303
HIXT
01/26/2016
これは英語版の 002-03396 Rev. *B を翻訳した日本語版です。
*C
5198557
HIXT
05/12/2016
これは英語版の 002-03396 Rev. *C を翻訳した日本語版です。
*D
5325277
HIXT
09/09/2016
これは英語版の 002-03396 Rev. *D を翻訳した日本語版です。
Document Number: 002-03397 Rev.*D
変更内容
Page 22 of 23
PRELIMINARY
S6BP501A, S6BP502A
セールス, ソリューションおよび法律情報
ワールドワイドな販売と設計サポート
サイプレスは、事業所、ソリューション センター、メーカー代理店、および販売代理店の世界的なネットワークを保持していま
す。お客様の最寄りのオフィスについては、サイプレスのロケーション ページをご覧ください。
製品
®
®
ARM Cortex Microcontrollers
車載用
クロック&バッファ
インターフェース
IoT (モノのインターネット)
照明&電力制御
メモリ
PSoC
タッチ センシング
USB コントローラー
ワイヤレス/RF
cypress.com/arm
cypress.com/automotive
cypress.com/clocks
cypress.com/interface
cypress.com/iot
cypress.com/powerpsoc
®
PSoC ソリューション
PSoC 1 | PSoC 3 | PSoC 4 | PSoC 5LP
サイプレス開発者コミュニティ
コミュニティ | フォーラム | ブログ | ビデオ | トレーニ
ング | Components
テクニカルサポート
cypress.com/support
cypress.com/memory
cypress.com/psoc
cypress.com/touch
cypress.com/usb
cypress.com/wireless
ARM and Cortex are the registered trademarks of ARM Limited in the EU and other countries.
© Cypress Semiconductor Corporation, 2015-2016. 本書面は、Cypress Semiconductor Corporation 及び Spansion LLC を含むその子会社(以下、「Cypress」という。)に帰属する財産である。本
書面(本書面に含まれ又は言及されているあらゆるソフトウェア又はファームウェア(以下、
「本ソフトウェア」という。)を含む)は、アメリカ合衆国及び世界のその他の国における知的財産法
令及び条約に基づき、Cypress が所有する。Cypress はこれらの法令及び条約に基づく全ての権利を留保し、また、本段落で特に記載されているものを除き、Cypress の特許権、著作権、商標権
又はその他の知的財産権のライセンスを一切許諾していない。本ソフトウェアにライセンス契約書が伴っておらず、かつ、あなたが Cypress との間で別途本ソフトウェアの使用方法を定める書面
による合意をしていない場合、Cypress は、あなたに対して、(1)本ソフトウェアの著作権に基づき、(a)ソースコード形式で提供されている本ソフトウェアについて、Cypress ハードウェア製
品と共に用いるためにのみ、組織内部でのみ、本ソフトウェアの修正及び複製を行うこと、並びに(b)Cypress のハードウェア製品ユニットに用いるためにのみ、
(直接又は再販売者及び販売代
理店を介して間接のいずれかで)エンドユーザーに対して、バイナリーコード形式で本ソフトウェアを外部に配布すること、並びに(2)本ソフトウェア(Cypress により提供され、修正がなさ
れていないもの)に抵触する Cypress の特許権のクレームに基づき、Cypress ハードウェア製品と共に用いるためにのみ、本ソフトウェアの作成、利用、配布及び輸入を行うことについての非独
占的で譲渡不能な一身専属的ライセンス(サブライセンスの権利を除く)を付与する。本ソフトウェアのその他の使用、複製、修正、変換又はコンパイルを禁止する。
適用される法律により許される範囲内で、Cypress は、本書面又はいかなる本ソフトウェアに関しても、明示又は黙示をとわず、いかなる保証(商品性及び特定の目的への適合性の黙示の保証を
含むがこれらに限られない)も行わない。適用される法律により許される範囲内で、Cypress は、別途通知することなく、本書面を変更する権利を留保する。Cypress は、本書面に記載のあるい
かなる製品又は回路の適用又は使用から生じる一切の責任を負わない。本書面で提供されたあらゆる情報(あらゆるサンプルデザイン情報又はプログラムコードを含む)は、参照目的のためのみ
に提供されたものである。この情報で構成するあらゆるアプリケーション及びその結果としてのあらゆる製品の機能性及び安全性を適切に設計し、プログラムし、かつテストすることは、本書面
のユーザーの責任において行われるものとする。Cypress 製品は、兵器、兵器システム、原子力施設、生命維持装置若しくは生命維持システム、蘇生用の設備及び外科的移植を含むその他の医療
機器若しくは医療システム、汚染管理若しくは有害物質管理の運用のために設計され若しくは意図されたシステムの重要な構成部分として用いるため、又はシステムの不具合が人身傷害、死亡若
しくは物的損害を生じさせることになるその他の使用(以下、
「本目的外使用」という。)のためには、設計、意図又は承認されていない。重要な構成部分とは、装置又はシステムのその構成部分
の不具合が、その装置若しくはシステムの不具合を生じさせるか又はその安全性若しくは実効性に影響すると合理的に予想できる、機器又はシステムのあらゆる構成部分をいう。Cypress 製品の
あらゆる本目的外使用から生じ、若しくは本目的外使用に関連するいかなる請求、損害又はその他の責任についても、Cypress はその全部又は一部をとわず一切の責任を負わず、かつ、あなたは
Cypress をそれら一切から免除するものとし、本書により免除する。あなたは、Cypress 製品の本目的外使用から生じ又は本目的外使用に関連するあらゆる請求、費用、損害及びその他の責任(人
身傷害又は死亡に基づく請求を含む)から Cypress を免責補償する。
Cypress、Cypress のロゴ、Spansion、Spansion のロゴ及びこれらの組み合わせ、WICED、PSoC、CapsSense、EZ-USB、F-RAM、及び Traveo は、米国及びその他の国における Cypress の商
標又は登録商標である。Cypress の商標のより完全なリストは、cypress.com を参照のこと。その他の名称及びブランドは、それぞれの権利者の財産として権利主張がなされている可能性がある。
Document Number: 002-03397 Rev.*D
September 9, 2016
Page 23 of 23
Fly UP