...

Extended Spartan-3A FPGA ファミリ概要 v1.0 (日本語版)

by user

on
Category: Documents
5

views

Report

Comments

Transcript

Extended Spartan-3A FPGA ファミリ概要 v1.0 (日本語版)
6
R
Extended Spartan-3A フ ァ ミ リ の概要
DS706 (v1.0) 2008 年 7 月 31 日
製品仕様
概要
FPGA ( フ ィ ール ド プ ロ グ ラ マブル ゲー ト ア レ イ ) であ る Extended Spartan®-3A フ ァ ミ リ は、 低価格かつ量産が必要なアプ リ ケー
シ ョ ン向けに設計 さ れてい ます。 5 万 ~ 340 万シ ス テ ム ゲー ト の 12 個のデバ イ ス ( 表 1 参照 ) をそろ え る Extended Spartan-3A フ ァ ミ
リ は広範な集積度 と パ ッ ケージ オプシ ョ ン を提供 し 、 機能を向上 さ せなが ら 、 最 も 低い総シ ス テ ム コ ス ト を実現 し てい ます。 こ のフ ァ
ミ リ には、 最先端の FPGA と フ ラ ッ シ ュ テ ク ノ ロ ジ を組み合わせてセキ ュ リ テ ィ 、 プ ロ テ ク シ ョ ン、 および機能性を新たに進展 さ せ
た、 スペース重視ま たはセキ ュ リ テ ィ アプ リ ケーシ ョ ンに最適な ワ ンチ ッ プ Spartan-3AN デバ イ ス が含まれます。
Extended Spartan-3A フ ァ ミ リ ではシ ス テ ム パフ ォーマ ン ス が向上 し 、 コ ン フ ィ ギ ュ レーシ ョ ン コ ス ト が削減 さ れ る よ う にな り ま し
た。 こ れ ら の改善点 と 最先端の 90nm プ ロ セ ス技術に よ っ て、 こ れま でにない機能 と バン ド 幅が達成 さ れ、 プ ロ グ ラ マブル ロ ジ ッ ク 業
界に新 し い標準を も た ら し てい ます。 Extended Spartan-3A フ ァ ミ リ は非常に低価格であ る ため、 ブ ロ ー ド バン ド ア ク セ ス、 ホーム
ネ ッ ト ワーキ ン グ、 デ ィ ス プ レ イ / プ ロ ジ ェ ク タ 、 デジ タ ル TV な ど幅広い家庭用電化製品に適 し てい ます。
Extended Spartan-3A フ ァ ミ リ は、 ASIC に代わ る 優れたデバ イ ス です。 FPGA の場合、 従来の ASIC の よ う に初期 コ ス ト が高い、 開
発サ イ ク ルが長い、 柔軟性がないな ど のデ メ リ ッ ト がな く 、 フ ィ ール ド でのア ッ プグ レー ド が可能です。
Extended Spartan-3A フ ァ ミ リ の機能の概要
•
量産お よ び家庭用アプ リ ケーシ ョ ン を対象 と し た、 非常に
低価格で高性能な ロ ジ ッ ク ソ リ ュ ーシ ョ ン
•
低コ ス ト の QFP お よ び BGA パ ッ ケージ オプシ ョ ン、
鉛フ リ ー (Pb フ リ ー ) オプシ ョ ン
•
•
SelectRAM™ メ モ リ の階層的な アーキテ ク チ ャ
業界標準 PROM に対応する コ ン フ ィ ギ ュ レーシ ョ ン イ ン
タ ーフ ェ イ ス
•
ザ イ リ ン ク ス ISE® お よ び無償の WebPACK™ 開発シ ス テ
ム ソ フ ト ウ ェ アの完全なサポー ト
•
MicroBlaze™ お よ び PicoBlaze™ エンベデ ッ ド プ ロ セ ッ サ
•
柔軟な電力管理
•
コ ネ ク テ ィ ビ テ ィ に優れたプ ラ ッ ト フ ォーム
•
豊富で柔軟な ロ ジ ッ ク リ ソ ース
•
高速デジ タ ル信号処理アプ リ ケーシ ョ ン専用の リ ソ ース
•
•
最大 8 個の DCM ( デジ タ ル ク ロ ッ ク マネージ ャ ) に よ る
厳密な ク ロ ッ ク 管理
ザ イ リ ン ク ス、 代理店、 お よ びサー ド パーテ ィ が提供す る
低価格の ス タ ー タ キ ッ ト
•
•
Spartan-3AN プ ラ ッ ト フ ォームにはフ ラ ッ シ ュ メ モ リ を統合
8 つの低ス キ ュ ー グ ロ ーバル ク ロ ッ ク ネ ッ ト ワー ク 、 デバ
イ ス の半分ご と に 8 つの ク ロ ッ ク を追加、 多数の低ス
オー ト モーテ ィ ブ アプ リ ケーシ ョ ン向けに XA バージ ョ ン
が利用可能
•
を活用す る こ と に よ る リ ス ク の軽減
キ ュ ー配線
表 1 : Extended Spartan-3A フ ァ ミ リ 一覧表
デバイ ス
シ ス テム
ゲー ト
同等な
ロジ ッ ク
セル
CLB
スラ イス
分散 RAM
ビ ッ ト (1)
XC3S50A/AN
50K
1,584
176
704
11K
54K
1M
XC3S200A/AN
200K
4,032
448
1,792
28K
288K
XC3S400A/AN
400K
8,064
896
3,584
56K
360K
ブロ ッ ク
RAM
ビ ッ ト (1)
イ ン シ ス テム
フ ラ ッ シ ュ 専用乗算器
ビ ッ ト (2)
DSP48A
DCM
最大
ユーザー
3
-
2
144(3)
4M
16
-
4
248(4)
4M
20
-
4
311
I/O
XC3S700A/AN
700K
13,248
1,472
5,888
92K
360K
8M
20
-
8
372
XC3S1400A/AN
1,400K
25,344
2,816
11,264
176K
576K
16M
32
-
8
502
XC3SD1800A
1,800K
37,440
4,160
16,440
260K
1,512K
-
-
84
8
519
XC3SD3400A
3,400K
53,712
5,968
23,872
373K
2,268K
-
-
126
8
469
メモ :
1. 1Kb は 1,024 ビ ッ ト です。
2. イ ン シ ス テ ム フ ラ ッ シ ュ は Spartan-3AN プ ラ ッ ト フ ォームでのみ利用可能です。
3. XC3S50AN の最大 I/O 数は 108 です。
4. XC3S200AN の最大 I/O 数は 195 です。
© 2008 Xilinx, Inc. XILINX, the Xilinx logo, Virtex, Spartan, ISE, and other designated brands included herein are trademarks of Xilinx in the United States and other countries.
PCI, PCI Express, PCIe, and PCI-X are trademarks of PCI-SIG. All other trademarks are the property of their respective owners.
DS706 (v1.0) 2008 年 7 月 31 日
製品仕様
japan.xilinx.com
1
R
Extended Spartan-3A フ ァ ミ リ の概要
Extended Spartan-3A フ ァ ミ リ の機能
こ こ では、 Extended Spartan-3A フ ァ ミ リ FPGA の機能について説明 し ます。
•
•
量産お よ び家庭用アプ リ ケーシ ョ ン を対象 と し た、 非常に
低価格で高性能な ロ ジ ッ ク ソ リ ュ ーシ ョ ン
使用す る 標準 コ ン ポーネ ン ト 数の削減
♦
高性能位相シ フ ト
♦
シ ス テ ムの信頼性の向上
♦
広い周波数範囲 (5MHz ~ 320MHz 以上 )
柔軟な電力管理
♦
♦
♦
♦
サ スペン ド モー ド お よ びハ イ バーネー ト モー ド に よ る
シ ス テ ム電力の削減
♦
複数の SelectIO™ 規格に対応す る イ ン タ ーフ ェ イ ス ピ
ンが、 普及 し てい る 規格お よ び新規格をサポー ト
♦
最高で 519 個の I/O ま たは 227 組の差動信号ペア
♦
LVCMOS、 LVTTL、 HSTL、 SSTL シ ン グル エン ド
I/O
♦
ピ ン あ た り 最大 24mA の出力駆動能力が選択可能
QUIETIO 規格に よ る I/O ス イ ッ チ ノ イ ズの軽減
差動 I/O あ た り 640+ Mbps のデー タ 転送速度
差動終端レ ジ ス タ 付 き LVDS、 RSDS、 mini-LVDS、
HSTL/SSTL 差動 I/O
ダブル デー タ レー ト (DDR) のサポー ト 強化
32/64 ビ ッ ト 、 33/66MHz PCI™ テ ク ノ ロ ジに準拠
♦
♦
♦
♦
•
•
1.2V の コ ア電圧
3.3V、 2.5V、 1.8V、 1.5V、 1.2V 信号をサポー ト で き
る 選択可能な I/O 電圧
3.3V ±10% に完全互換、 ホ ッ ト ス ワ ッ プに対応
補助電源範囲が 2 つあ る ため、 3.3V のみを使用す る デ
ザ イ ンでは補助電源 も 3.3V に設定可能
♦
オプシ ョ ンのシ フ ト レ ジ ス タ や分散 RAM のサポー ト
も 含めて最高で 53,712 の ロ ジ ッ ク セル集積度
♦
効率的な多入力マルチプ レ ク サお よ び幅の広い ロ ジ ッ ク
に よ る パフ ォーマ ン ス と 集積度の向上
♦
高速ル ッ ク アヘ ッ ド キ ャ リ ー ロ ジ ッ ク
♦
IEEE 1149.1/1532 JTAG プ ロ グ ラ ム / デバ ッ グ ポー ト
高速デジ タ ル信号処理アプ リ ケーシ ョ ン専用の リ ソ ース
♦
オプシ ョ ン と し てパ イ プ ラ イ ン可能な 18x18 乗算器
♦
最大サ イ ズの 2 つのデバ イ ス は 250MHz で動作す る
XtremeDSP™ DSP48A を備え る
- 48 ビ ッ ト の累積乗算 (MAC) 演算
- 乗算用ま たは乗算加算用に 18 ビ ッ ト の前置加算器
-
2
コ ン フ ィ ギ ュ レーシ ョ ンお よ びアプ リ ケーシ ョ ン格納用
の最大 16Mb の内部フ ラ ッ シ ュ メ モ リ
♦
エンベデ ッ ド プ ロ セ ッ シ ン グ、 コ ー ド シ ャ ド ー イ ン グ、
ス ク ラ ッ チ パ ッ ド メ モ リ に利用可能な最大 11Mb の
ユーザー ス ト レージ
♦
スペース を重要視す る アプ リ ケーシ ョ ン では ワ ンチ ッ プ
でボー ド 設計が可能
♦
ビ ッ ト ス ト リ ームの非表示、 フ ラ ッ シ ュ メ モ リ 保護、
セキ ュ リ テ ィ レ ジ ス タ に よ る デザ イ ンの安全性の向上
•
8 つの低ス キ ュ ー グ ロ ーバル ク ロ ッ ク ネ ッ ト ワー ク 、 デバ
イ ス の半分ご と に 8 つの ク ロ ッ ク を追加、 多数の低ス
•
SelectRAM メ モ リ の階層的な アーキ テ ク チ ャ
♦ 最大 2.2Mb の高速ブ ロ ッ ク RAM ( プ ロ セ ッ サ アプ リ
ケーシ ョ ンに よ る バ イ ト 書 き 込み可 )
♦ 最大 373Kb の効果的な分散 RAM
♦ 最大 400Mb/s の外部 DDR/DDR2 SDRAM サポー ト
業界標準 PROM に対応する コ ン フ ィ ギ ュ レーシ ョ ン イ ン
キ ュ ー配線
•
タ ーフ ェ イ ス
豊富で柔軟な ロ ジ ッ ク リ ソ ース
を統合
•
Spartan-3AN プ ラ ッ ト フ ォームにはフ ラ ッ シ ュ メ モ リ を統合
♦
コ ネ ク テ ィ ビ テ ィ に優れたプ ラ ッ ト フ ォーム
♦
•
ク ロ ッ ク ス キ ュ ーの削除 ( 遅延 ロ ッ ク ループ )
周波数の合成、 逓倍、 分周
♦
♦
•
♦
♦
♦
x8 ま たは x8/x16 のパ ラ レル NOR フ ラ ッ シ ュ PROM
低価格のザ イ リ ン ク ス Platform Flash (JTAG 準拠 )
MultiBoot 機能を用い る こ と で、 FPGA 制御で複数の
♦
ビ ッ ト ス ト リ ーム を ロ ー ド
•
ザ イ リ ン ク ス ISE お よ び無償の WebPACK 開発シ ス テ ム ソ
フ ト ウ ェ アの完全なサポー ト
♦
•
業界で最 も 包括的な IP ラ イ ブ ラ リ
MicroBlaze お よ び PicoBlaze エンベデ ッ ド プ ロ セ ッ サ
♦ ソ フ ト プ ロ セ ッ サを FPGA に統合す る こ と で BOM を
削減
♦
•
フ ッ ト プ リ ン ト が共通 し てい る ため集積度の移行が容易
ザ イ リ ン ク ス、 代理店、 お よ びサー ド パーテ ィ が提供す る
低価格の ス タ ー タ キ ッ ト
♦
•
ソ フ ト プ ロ セ ッ サを活用 し て陳腐化の リ ス ク を軽減
低 コ ス ト の QFP お よ び BGA パ ッ ケージ オプシ ョ ン、 鉛フ
リ ー (Pb フ リ ー ) オプシ ョ ン
♦
DSP プ ロ セ ッ サ と 高性能カ ス タ ム ソ リ ュ ーシ ョ ン
間のギ ャ ッ プ を補完
最大 8 個の DCM ( デジ タ ル ク ロ ッ ク マネージ ャ ) に よ る
厳密な ク ロ ッ ク 管理
低価格で、 スペース を節約す る SPI シ リ アル フ ラ ッ
シ ュ PROM
♦
•
乗算ま たは MAC のカ ス ケー ド オプシ ョ ン
♦
量産向けで コ ス ト が重視 さ れ る アプ リ ケーシ ョ ン用の
デザ イ ン例を含む完全な ス タ ー タ キ ッ ト
オー ト モーテ ィ ブ アプ リ ケーシ ョ ン向けに XA バージ ョ ン
が利用可能
japan.xilinx.com
DS706 (v1.0) 2008 年 7 月 31 日
製品仕様
R
Extended Spartan-3A フ ァ ミ リ の概要
アーキテ ク チ ャ の概要
Extended Spartan-3A フ ァ ミ リ には、 次の 5 つの基本的なプ ロ グ
•
ス レーブ シ リ アル、 通常はプ ロ セ ッ サか ら ダ ウ ン ロ ー ド
ラ マブル エ レ メ ン ト が含まれてい ます。
•
ス レーブ パ ラ レル、 通常はプ ロ セ ッ サか ら ダ ウ ン ロ ー ド
•
•
バ ウ ン ダ リ ス キ ャ ン (JTAG)、 通常はプ ロ セ ッ サ ま たはシ ス
テム テス タか ら ダ ウ ン ロー ド
•
MultiBoot コ ン フ ィ ギ ュ レーシ ョ ン
•
コ ン フ ィ ギ ャ ブル ロ ジ ッ ク ブ ロ ッ ク (CLB) には、 ロ ジ ッ ク
お よ びフ リ ッ プ フ ロ ッ プ ま たは ラ ッ チ と し て使用 さ れ る 記憶
素子を イ ンプ リ メ ン ト す る 、 柔軟なル ッ ク ア ッ プ テーブル
(LUT) が含まれます。 CLB では、 デー タ の格納お よ び さ ま
ざ ま な論理機能が実行 さ れます。
入出力ブ ロ ッ ク (IOB) は、 デバ イ ス の I/O ピ ン と 内部 ロ
ジ ッ ク 間のデー タ フ ロ ーを制御 し ます。 各 IOB では、 双方
向のデー タ フ ロ ー と ト ラ イ ス テー ト の動作がサポー ト さ れ
ます。 ま た、 パフ ォーマ ン ス に優れた複数の差動信号規格を
含め、 さ ま ざ ま な信号規格がサポー ト さ れてい ます。 ダブル
デー タ レー ト (DDR) レ ジ ス タ も 含まれます。
•
ブ ロ ッ ク RAM は、 18Kb のデ ュ アル ポー ト ブ ロ ッ ク 形式
でデー タ を格納 し ます。
•
乗算ま たは DSP48A ブ ロ ッ ク は、 18 ビ ッ ト の 2 進数を入
力 と し て受け取 り 、 積を算出 し ます。 Extended Spartan-3A
フ ァ ミ リ で最大サ イ ズの 2 つのデバ イ ス が備え る DSP48A
ブ ロ ッ ク には、 18 ビ ッ ト の前置加算器お よ び 48 ビ ッ ト のア
キ ュ ーム レー タ があ り ます。
•
デジ タ ル ク ロ ッ ク マネージ ャ (DCM) ブ ロ ッ ク には、 微調
整機能を持つ完全なデジ タ ル ソ リ ュ ーシ ョ ンがあ り ます
( ク ロ ッ ク 信号の分散、 遅延、 逓倍、 分周、 位相シ フ ト )。
MultiBoot コ ン フ ィ ギ ュ レーシ ョ ン では、 1 つの SPI シ リ アル フ
ラ ッ シ ュ メ モ リ ま たはパ ラ レ ル NOR フ ラ ッ シ ュ メ モ リ に 2 つ
以上の FPGA ビ ッ ト ス ト リ ーム を保存で き る よ う にな り ます。 次
に読み込む コ ン フ ィ ギ ュ レ ーシ ョ ン ビ ッ ト ス ト リ ームやその タ
イ ミ ン グは、 FPGA アプ リ ケーシ ョ ンが制御 し ます。
ま た、 Extended Spartan-3A フ ァ ミ リ FPGA それぞれに、 ト ラ ッ
キ ン グ、 デザ イ ン の 複製防止、 IP の 保護 を 目的 と し た 独自 の
Device DNA があ ら か じ め設定 さ れてい ます。
I/O 機能
Extended Spartan-3A フ ァ ミ リ の SelectIO イ ン タ ー フ ェ イ ス で
は、 多数のシ ン グルエン ド 規格お よ び差動規格がサポー ト さ れて
い ます。 表 2 に、 各デバ イ ス /パ ッ ケージの組み合わせで使用可能
な最大ユーザー I/O 数お よ び入力専用ピ ン数を示 し ます。
Extended Spartan-3A フ ァ ミ リ FPGA でサポー ト さ れ る シ ン グル
エン ド 規格は次の と お り です。
コ ン フ ィ ギ ュ レーシ ョ ン
•
3.3V 低電圧 TTL (LVTTL)
3.3V、 2.5V、 1.8V、 1.5V、 1.2V の低電圧 CMOS
(LVCMOS)
Extended Spartan-3A フ ァ ミ リ は、 エ レ メ ン ト お よ び配線 リ ソ ー
ス を 一括 制 御 す る リ プ ロ グ ラ マ ブ ル で ス タ テ ィ ッ ク な CCL
(CMOS コ ン フ ィ ギ ュ レ ー シ ョ ン ラ ッ チ) に コ ン フ ィ ギ ュ レ ー
シ ョ ン デー タ を読み込む こ と でプ ロ グ ラ ム さ れます。 FPGA の コ
ン フ ィ ギ ュ レーシ ョ ン デー タ は、 外部にあ る PROM ま たはボー
•
ド 上 ま た は ボ ー ド 外 に あ る ほ か の 不揮発性媒体 か、 不揮発性
•
Spartan-3AN プ ラ ッ ト フ ォ ー ム FPGA 内部に保存 さ れ ま す。 電
源を投入す る と 、 コ ン フ ィ ギ ュ レ ーシ ョ ン デー タ は次の 8 つの
モー ド のいずれか を使用 し て FPGA に書 き 込まれます。
Extended Spartan-3A フ ァ ミ リ FPGA でサポー ト さ れ る 差動規格
•
•
は次の と お り です。
•
ザ イ リ ン ク ス Platform Flash PROM か ら のマ ス タ シ リ アル
•
•
業界標準の SPI シ リ アル フ ラ ッ シ ュ メ モ リ か ら の SPI ( シ
リ アル ペ リ フ ェ ラ ル イ ン タ ーフ ェ イ ス )
•
•
内部 SPI F フ ラ ッ シ ュ メ モ リ (Spartan-3AN プ ラ ッ ト フ ォーム )
•
業界標準 x8 ま たは x8/x16 のパ ラ レル NOR フ ラ ッ シ ュ メ
モ リ か ら の BPI ( バ イ ト ペ リ フ ェ ラ ル イ ン タ ーフ ェ イ ス )
アップ
•
DS706 (v1.0) 2008 年 7 月 31 日
製品仕様
33MHz ま たは 66MHz の 3.3V PCI
1.5V お よ び 1.8V の HSTL I、 II、 III ( 一般に メ モ リ アプ リ
ケーシ ョ ン で使用 )
1.8V、 2.5V お よ び 3.3V の SSTL I、 II ( 一般に メ モ リ アプ
リ ケーシ ョ ン で使用 )
•
•
2.5V ま たは 3.3V の LVDS、 mini-LVDS、 RSDS、 PPDS I/O
2.5V のバ ス LVDS I/O
3.3V の TMDS I/O
差動 HSTL お よ び 差動 SSTL I/O
2.5V ま たは 3.3V で LVPECL 入力
japan.xilinx.com
3
R
Extended Spartan-3A フ ァ ミ リ の概要
表 2 : 使用可能なユーザー I/O 数
デバイ ス
VQ100
VQG100
TQ144
TQG144
FT256
FTG256
FG320
FGG320
FG400
FGG400
CS484
CSG484
FG484
FGG484
FG676
FGG676
サイ ズ (mm)
16 x 16
22 x 22
17 x 17
19 x 19
21 x 21
19 x 19
23 x 23
27 x 27
XC3S50A/AN
68(1)
108
144(1)
-
-
-
-
-
XC3S200A/AN
68(1)
-
195
248(1)
-
-
-
-
XC3S400A/AN
-
-
195(1)
251(1)
311
-
-
-
XC3S700A/AN
-
-
161(1)
-
311(1)
-
372
-
XC3S1400A/AN
-
-
161(1)
-
-
-
375(1)
502
XC3SD1800A
-
-
-
-
-
309
-
519
XC3SD3400A
-
-
-
-
-
309
-
469
メモ :
1. こ れ ら のオプシ ョ ンは Spartan-3A プ ラ ッ ト フ ォ ームでのみサポー ト さ れ、 Spartan-3AN プ ラ ッ ト フ ォ ームではサポー ト さ れてい ません。
パ ッ ケージ マー ク
図 1 は、QF ( ク ワ ッ ド フ ラ ッ ト ) パ ッ ケージの Extended Spartan-3A
フ ァ ミ リ のパ ッ ケージ マー ク 例で、図 2 は BGA パ ッ ケージの例
です。 BGA パ ッ ケージのマー ク は ク ワ ッ ド フ ラ ッ ト パ ッ ケージ
と ほぼ同 じ ですが、 ボール A1 の位置だけが異な り ます。
ス ピー ド グ レー ド /温度範囲のパーツ組み合わせが 「5C」 と 「4I」
の と き は、 「5C/4I」 と 記 さ れ る 場合があ り ます。
X-Ref Target - Figure 1
Mask Revision Code
Fabrication Code
R
SPARTAN
R
Process Technology
TM
Device Type
Package
XC3S50A
TQ144AGQ0625
D1234567A
Date Code
Speed Grade
4C
Lot Code
Temperature Range
Pin P1
DS706_01_072508
図 1 : Extended Spartan-3A QFP パ ッ ケージのマー ク 例
X-Ref Target - Figure 2
Mask Revision Code
BGA Ball A1
R
SPARTAN
Device Type
Package
R
XC3S50ATM
FT256 AGQ0625
D1234567A
4C
Fabrication Code
Process Code
Date Code
Lot Code
Speed Grade
Temperature Range
DS706_02_072508
図 2 : Extended Spartan-3A BGA パ ッ ケージのマー ク例
4
japan.xilinx.com
DS706 (v1.0) 2008 年 7 月 31 日
製品仕様
R
Extended Spartan-3A フ ァ ミ リ の概要
注文情報
Extended Spartan-3A は、 標準パ ッ ケージお よ び鉛フ リ ー (Pb フ リ ー ) パ ッ ケージの両方で提供 さ れてい ます。 鉛フ リ ー パ ッ ケージに
は、 注文コ ー ド にアルフ ァ ベ ッ ト の 「G」 が含まれます ( 図 3 参照 )。
X-Ref Target - Figure 3
Example:
XC3S50A -4 FTG256 C
Device Type
Speed Grade
Package Type/Number of Pins
Temperature Range
DS706_03_072508
図 3 : 注文情報
デバイ ス
ス ピー ド グ レー ド
パ ッ ケージ タ イ プ / ピ ン数
温度範囲 (TJ)
XC3S50A/AN
–4 標準パフ ォーマ ン ス
VQ(G)100 100-pin Very Thin Quad Flat Pack (VQFP)
C コ マーシ ャ ル
(0 ℃ ~ 85 ℃ )
XC3S200A/AN
–5 高速パフ ォーマ ン ス
TQ(G)144 144-pin Thin Quad Flat Pack (TQFP)
I
イ ン ダ ス ト リ アル
(-40 ℃ ~ 100 ℃ )
XC3S400A/AN
FT(G)256
256-ball Fine-Pitch Thin Ball Grid Array (FTBGA)
XC3S700A/AN
FG(G)320
320-ball Fine-Pitch Ball Grid Array (FBGA)
XC3S1400A/AN
FG(G)400
400-ball Fine-Pitch Ball Grid Array (FBGA)
XC3SD1800A
CS(G)484
484-ball Chip-Scale Ball Grid Array (FBGA)
XC3SD3400A
FG(G)484
484-ball Fine-Pitch Ball Grid Array (FBGA)
FG(G)676
676-ball Fine-Pitch Ball Grid Array (FBGA)
メモ :
1. -5 ス ピー ド グ レー ド は、 コ マーシ ャ ル温度範囲のみです。
Extended Spartan-3A フ ァ ミ リ の資料
Extended Spartan-3A フ ァ ミ リ FPGA に関す る 最新の資料は、 ザ イ リ ン ク ス ウ ェ ブ サ イ ト か ら 入手可能です。 こ のデー タ シー ト の最
新版のほか、 次の フ ァ イ ルがダ ウ ン ロ ー ド で き ます。
♦
DS529 : 『Spartan-3A FPGA デー タ シー ト 』
DS610 : 『Spartan-3A DSP FPGA デー タ シー ト 』
DS557 : 『Spartan-3AN FPGA デー タ シー ト 』
こ れ ら のデー タ シー ト には、Extended Spartan-3A フ ァ ミ リ の DC
お よ びス イ ッ チ特性 と ピ ン ア ウ ト が記載 さ れてい ます。
♦
ISE デザ イ ン ツール
IP コ ア
♦
エンベデ ッ ド プ ロ セ ッ サお よ び制御 ソ リ ュ ーシ ョ ン
♦
ピ ン タ イ プお よ びパ ッ ケージの概要
♦
パ ッ ケージの図面
UG331 : 『Spartan-3 Generation FPGA ユーザー ガ イ ド 』
♦
FPGA の電源
こ のユーザー ガ イ ド は次の章で構成 さ れてい ます。
♦
電力管理
♦
ク ロ ッ ク リ ソ ース
UG332 : 『Spartan-3 Generation コ ン フ ィ ギ ュ レーシ ョ ン ガ イ ド 』
♦
デジ タ ル ク ロ ッ ク マネージ ャ (DCM)
こ のユーザー ガ イ ド は次の章で構成 さ れてい ます。
♦
ブ ロ ッ ク RAM
♦
コ ン フ ィ ギ ャ ブル ロ ジ ッ ク ブ ロ ッ ク (CLB)
♦
I/O リ ソ ース
♦
エンベデ ッ ド 乗算器ブ ロ ッ ク
♦
プ ロ グ ラ ム可能な イ ン タ ー コ ネ ク ト
DS706 (v1.0) 2008 年 7 月 31 日
製品仕様
♦
コ ン フ ィ ギ ュ レーシ ョ ンの概要
♦
各モー ド の詳細
♦
ISE iMPACT プ ロ グ ラ ミ ン グ例
MultiBoot リ コ ン フ ィ ギ ュ レーシ ョ ン
Device DNA を使用 し たデザ イ ン検証
♦
♦
japan.xilinx.com
5
R
Extended Spartan-3A フ ァ ミ リ の概要
UG333 : 『Spartan-3AN FPGA イ ン シ ス テ ム フ ラ ッ シ ュ
UG431 : 『Spartan-3A DSP FPGA の XtremeDSP DSP48A ユー
ユーザー ガ イ ド 』
ザー ガ イ ド 』
こ のガ イ ド では、 コ ン フ ィ ギ ュ レーシ ョ ン後に イ ン シ ス テ ム
フ ラ ッ シ ュ メ モ リ か ら 読み書 き を 実行す る Spartan-3AN FPGA
アプ リ ケーシ ョ ンについて説明 し ます。
DSP48A ス ラ イ ス お よ び DSP48A 前置加算器について説明 し て
Extended Spartan-3A フ ァ ミ リ ス タ ー タ キ ッ ト
♦
SPI_ACCESS イ ン タ ーフ ェ イ ス
♦
イ ン シ ス テ ム フ ラ ッ シ ュ メ モ リ のアーキ テ ク チ ャ
♦
読み出 し 、 プ ロ グ ラ ム、 消去 コ マ ン ド
♦
ス テー タ ス レ ジ ス タ
♦
セ ク タ 保護お よ びセ ク タ ロ ッ ク 機能
♦
独自の識別子を用い る セキ ュ リ テ ィ レ ジ ス タ
い ます。
特定の ハー ド ウ ェ ア 例は、 Extended Spartan-3A フ ァ ミ リ の ス
タ ー タ キ ッ ト ボー ド を参考に し て く だ さ い。 次の ウ ェ ブ ページ
に、 各フ ァ ミ リ 向けの さ ま ざ ま な ボー ド (デザ イ ン例やユーザー
ガ イ ド を含む) への リ ン ク が記載 さ れてい ます。
http://japan.xilinx.com/products/boards/s3_sk_promo.htm
改訂履歴
次の表に、 こ の文書の改訂履歴を示 し ます。
日付
バージ ョ ン
2008/07/31
1.0
内容
初版 リ リ ース
Notice of Disclaimer
THE XILINX HARDWARE FPGA AND CPLD DEVICES REFERRED TO HEREIN (“PRODUCTS”) ARE SUBJECT TO THE
TERMS AND CONDITIONS OF THE XILINX LIMITED WARRANTY WHICH CAN BE VIEWED AT
http://www.xilinx.com/warranty.htm. THIS LIMITED WARRANTY DOES NOT EXTEND TO ANY USE OF PRODUCTS IN AN
APPLICATION OR ENVIRONMENT THAT IS NOT WITHIN THE SPECIFICATIONS STATED IN THE XILINX DATA SHEET.
ALL SPECIFICATIONS ARE SUBJECT TO CHANGE WITHOUT NOTICE. PRODUCTS ARE NOT DESIGNED OR INTENDED
TO BE FAIL-SAFE OR FOR USE IN ANY APPLICATION REQUIRING FAIL-SAFE PERFORMANCE, SUCH AS LIFE-SUPPORT
OR SAFETY DEVICES OR SYSTEMS, OR ANY OTHER APPLICATION THAT INVOKES THE POTENTIAL RISKS OF DEATH,
PERSONAL INJURY, OR PROPERTY OR ENVIRONMENTAL DAMAGE (“CRITICAL APPLICATIONS”). USE OF PRODUCTS
IN CRITICAL APPLICATIONS IS AT THE SOLE RISK OF CUSTOMER, SUBJECT TO APPLICABLE LAWS AND
REGULATIONS.
本資料は英語版 (v1.0) を翻訳 し た も ので、 内容に相違が生 じ る 場合には原文を優先 し ます。
資料に よ っ ては英語版の更新に対応 し ていない も のがあ り ます。
日本語版は参考用 と し て ご使用の上、 最新情報につ き ま し ては、 必ず最新英語版を ご参照 く だ さ い。
6
japan.xilinx.com
DS706 (v1.0) 2008 年 7 月 31 日
製品仕様
Fly UP