Comments
Description
Transcript
MM5311N 回路図
V+12 DC 15V IN 30mA +DC-DC CONV. VCC 7812 78L05 IN OUT GND IN OUT GND V+12 14P 16P 1P 1P 正確な資料が残っていないため、この図面を使用した いかなる損害にも責任を負いません。 1P 4011 4028 4050 4049 4049 7P 8P 8P 8P 8P J2 4050 0.068μ V+12 MM5311N 15 VSS 1 VDD C1815 26 MULTI PLEX 27 4/6Dig 4/6Dig SEL 12/24H SEL BLANKING COUNT STOP (L=6Dig) (L=12H) (L=BLANK) (L=STOP) SELECT 8 7 6 5 1 2 3 4 S1 S10 M1 M10 H1 H10 a 13 12/24H SELECT b c 28 OUTPUT ENABLE 16 HOLD 18 FAST SET 17 SLOW SET FAST SET SLOW SET d e f g SELECT 100K 19 50/60Hz INPUT 2 1 5 4 2 7 6 3 9 10 4 11 12 5 14 15 6 7 6 7 8 9 10 11 12 9 8 4011 4028 3 10 5 6 4 13 12 11 13 12 11 A B C D O0 O1 O2 O3 O4 O5 O6 O7 O8 O9 3 2 5 4 7 6 9 10 11 12 14 15 1 2 3 4 5 6 4049 XTAL OSC 14 Vcc 16 8 2/2 HC390 8 4040 3 1A 1QA 5 1QB 4 1B 6 1QC 2 1C 1QD 7 7 5 4 8 7 6 9 9 10 10 11 12 11 14 15 1 1/2 HC390 デジタル時計 LSI MM5311N 回路図 図番 1/2 HC390 13 2A 2QA 11 2QB 12 2B 10 2QC 14 2C 2QD 9 15 名称 2/2 HC390 3 1A 1QA 5 1QB 4 1B 6 1QC 2 1C 1QD 7 1 9 10 CLK Q1 7 Q2 11 CLR Q3 6 5 Q4 1 3 Q12 Q5 15 2 Q11 Q6 14 4 Q10 Q7 12 13 Q9 Q8 2 日付 13 2A 2QA 11 2QB 12 2B 10 2QC 14 2C 2QD 9 8 12.8MHz 16 16 15 8 VCC VCC 3 設計 OUT GND 7 +5V SUPPLY VCC VCC NX-A2 NX-A3 NX-A4 NX-A5 NX-A6 NX-VC J3 3 14 2 15 1 6 7 4 9 5 C1815 KTXO-18S VCC NX-A1 4049 10 1 2 5 4 3 2 1 2 4 8 14 50/60Hz 10K 21 20 25 24 23 22 3 NX-KD NX-K0 NX-K1 NX-K2 NX-K3 NX-K4 NX-K5 NX-K6 NX-K7 NX-K8 NX-K9