Comments
Transcript
CYBL10X7X Family Datasheet Programmable Radio-on
PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY Bluetooth Low Energy 対応プ ログ ラ マ ブル ラ ジオ オ ン チ ッ プ 概要 PRoC™ BLE は CapSense®、 12 ビ ッ ト の ADC、 4 個の タ イ マー/カ ウン タ ー/パルス幅変調器 (TCPWM)、 ダ イ レ ク ト メ モ リ ア ク セス (DMA)、36 個の GPIO、2 個のシ リ アル通信ブ ロ ッ ク (SCB) 、LCD および I2S を備えた 32 ビ ッ ト の 48MHz ARM® Cortex™-M0 BLE ソ リ ュ ーシ ョ ン です。 PRoC BLE は Bluetooth® 4.2 と 互換性のある ロ イヤルテ ィ フ リ ー BLE ス タ ッ ク を内蔵 し てお り 、 HID、 リ モ コ ン、 玩具、 ビー コ ンお よびワ イ ヤレ ス充電器に対応 し た完全にプ ログ ラ ム可能で柔軟な ソ リ ュ ーシ ョ ン を提供 し ます。 こ れ らのア プ リ ケーシ ョ ンに加えて、 PRoC BLE は任意のシス テムに BLE 接続機能を追加する、 簡単で低 コ ス ト な方法も提供 し ます。 特長 Bluetooth® の優れた接続性 ■ Bluetooth 4.2 のシ ングルモー ド デバイ ス バラ ン を内蔵 し た 2.4GHz BLE 無線部およびベースバン ド 部 ■ 送信電力 : ‒18dBm ~ +3dBm ■ 受信信号強度表示 (RSSI): 1dB 分解能 ■ RX 感度 : –92dBm ■ 送信時電流 : 15.6mA (0dBm 時 ) ■ 受信時電流 : 16.4mA ■ ■ ARM Cortex-M0 CPU コ ア 最大動作周波数 48MHz、 シ ン グル サイ ク ルの 32 ビ ッ ト 乗算 機能付き 32 ビ ッ ト プ ロ セ ッ サ (0.9 DMIPS/MHz) ■ 256KB のフ ラ ッ シ ュ メ モ リ ■ 32KB の SRAM メ モ リ ■ フ ラ ッ シ ュ メ モ リ を使用する EEPROM エ ミ ュ レーシ ョ ン ■ 専用の内部低速発振器 (ILO) を備えたウ ォ ッ チ ド ッ グ タ イ マー ■ 8 チ ャ ネルのダ イ レ ク ト メ モ リ ア ク セス (DMA) コ ン ト ロー ラー ■ 超低消費電力 デ ィ ープ ス リ ープ モー ド 時 : 1.5µA で時計用水晶発振器 (WCO) が有効 ■ ハイバネー ト モー ド 時 : 150nA で SRAM 保持が有効 ■ ス ト ッ プ モー ド 時 : 60nA で GPIO ウ ェ イ ク ア ッ プが有効 ■ ® 2 本指のジ ェ スチ ャ ーに対応 し た CapSense タ ッ チ セ ンシング ボ タ ン、ス ラ イ ダーおよび タ ッ チパ ッ ド 用に最大 36 個の静電 容量セ ンサー ■ 1 本指のジ ェ スチ ャ ー : 指の追随、 ス ク ロール、 慣性ス ク ロール、 エ ッ ジ スワ イ プ、 ク リ ッ ク 、 ダブルク リ ッ ク ■ 2 本指のジ ェ スチ ャ ー : ス ク ロール、 慣性ス ク ロール、 ズーム イ ン、 ズームアウ ト ■ サイ プ レ スの静電容量シグマ - デル タ (CSD) は ク ラ ス最高の SNR (>5:1) と 耐水性を提供 ■ ハー ド ウ ェ アによ る自動チ ュ ーニ ングのアルゴ リ ズム (SmartSense™) ■ ■ ■ ■ ■ ク ロ ッ ク、 リ セ ッ ト および電源 ■ ■ ■ ■ 内部 リ フ ァ レ ン ス電圧、 サン プル&ホール ド (S/H) および チ ャ ネル シーケ ンサーを備えた 12 ビ ッ ト 、 1Msps の SAR ADC Cypress Semiconductor Corporation 文書番号 : 001-97442 Rev. *C • 広い電源電圧範囲 : 1.9V ~ 5.5V 3MHz ~ 48MHz の内部主発振器 (IMO) ( 精度 : 2%) 負荷コ ンデンサ不要の 24MHz の外部ク ロ ッ ク発振器 (ECO) 32kHz の WCO プ ロ グ ラ マ ブル GPIO ■ ■ オープ ン ド レ イ ン HIGH/LOW、 プルア ッ プ/プルダウン、 HI-Z、 またはス ト ロ ング (Strong) 出力 と し て 36 の GPIO を 設定可能 柔軟な ピ ン配線によ り 、 任意の GPIO ピ ン を CapSense、 LCD またはアナログ ピ ン と し て使用可能。 プ ロ グ ラ ミ ン グおよびデバ ッ グ ■ ■ 2 ピ ンの SWD イ ン シ ス テム フ ラ ッ シ ュ プ ロ グ ラ ミ ン グをサポー ト 温度お よびパ ッ ケージ ■ ■ 動作温度範囲 : –40°C ~ +105°C 56 ピ ン QFN (7mm × 7mm) および 76 ボール WLCSP (3.52mm × 3.91mm) パ ッ ケージ で出荷 PSoC® Creator™ の設計環境 ■ ■ BLE のア プ リ ケーシ ョ ン を設定、 開発、 プ ログ ラ ム、 試験す るのに使い易い IDE デザイ ン を Keil、 IAR または Eclipse にエ ク スポー ト 可能 Bluetooth 低エネルギー プ ロ ト コ ル ス タ ッ ク ■ ペ リ フ ェ ラル ■ デ ィ ープ ス リ ープ モー ド での動作時に 128 のセグ メ ン ト に対 応 し た超低消費電力 LCD セグ メ ン ト 駆動 I2C ( マス タ ー/ス レーブ ) 、SPI ( マス タ ー/ス レーブ ) または UART をサポー ト する 2 個のシ リ アル通信ブ ロ ッ ク (SCB) 4 個の専用 16 ビ ッ ト TCPWM ❐ 4 個の 8 ビ ッ ト PWM または 2 個の 16 ビ ッ ト PWM を装備 1.8V ~ 4.5V の範囲で プ ログ ラ ム可能な低電圧検出 (LVD) I2S マス タ ー イ ン タ ー フ ェ ース ■ 198 Champion Court Bluetooth Low Energy プ ロ ト コ ル ス タ ッ クは一般ア ク セス プ ロ フ ァ イル (GAP) セ ン ト ラル、 ペ リ フ ェ ラル、 オブザーバー またはブ ロー ド キ ャ ス タ ーの役割に対応 ❐ 動作中にセ ン ト ラルの役割 と ペ リ フ ェ ラルの役割の切 り 替 えが可能 相互運用性のある標準 Bluetooth 低消費電力プ ロ フ ァ イルお よびサービ スが使用可能 ❐ 特定用途に カ ス タ ム プ ロ フ ァ イルおよびサービ スが使用可 能 • San Jose, CA 95134-1709 • 408-943-2600 改訂日 2016 年 8 月 25 日 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY 詳細情報 サイ プ レ スは、 http://www.cypress.com に大量のデー タ を掲載 し てお り 、 ユーザーがデザイ ン に適切な PSoC デバイ ス を選択 し 、 デバイ ス をデザイ ンに迅速かつ効果的に統合する手助けを し ています。 リ ソ ースの包括的な一覧については、 Bluetooth® Low Energy (BLE) Products の紹介ページ を ご参照 く だ さ い。以 下は PRoC BLE の リ ソ ースの要約です : ■ 概要 : PSoC ポー ト フ ォ リ オ、 PSoC ロー ド マ ッ プ ■ 製品セ レ ク タ : PSoC 1、 PSoC 3、 PSoC 4、 PRoC BLE、 PSoC 4 BLE、 PSoC 5LP。 また PSoC Creator はデバイ ス選 択ツールも 含まれています。 ■ ア プ リ ケーシ ョ ン ノ ー ト : サイ プ レ スは、 基本レ ベルか ら高 度な レ ベルま での様々な ト ピ ッ ク に触れる大量の PSoC ア プ リ ケーシ ョ ン ノ ー ト を提供 し ています。 以下は、 PRoC BLE 入門用の推奨ア プ リ ケーシ ョ ン ノ ー ト です : ❐ AN94020: Getting Started with PRoC BLE ❐ AN97060: PSoC 4 BLE and PRoC BLE - Over-The-Air (OTA) Device Firmware Upgrade (DFU) Guide ❐ AN91184: PSoC 4 BLE - Designing BLE Applications ❐ AN91162: Creating a BLE Custom Profile ❐ AN91445: Antenna Design and RF Layout Guidelines ❐ AN96841: Getting Started With EZ-BLE Module ❐ AN85951: PSoC 4 CapSense Design Guide ❐ AN95089: PSoC 4/PRoC BLE Crystal Oscillator Selection and Tuning Techniques AN92584: Designing for Low Power and Estimating Battery Life for BLE Applications ■ テ ク ニ カル リ フ ァ レ ン ス マニ ュ アル (TRM) は二種類あ り ま す: ❐ アーキテ ク チ ャ TRM: 各 PRoC BLE 機能ブ ロ ッ ク を詳細に 説明 し ます。 ❐ レ ジ ス タ TRM: 各 PRoC BLE レ ジ ス タ を詳細に説明 し ます。 ■ 開発キ ッ ト : ❐ CY8CKIT-042-BLE Pioneer Kit は、 Arduino に準拠 し 、 柔軟 性のある、 PSoC 4 BLE および PRoC BLE 用の Bluetooth LE の開発キ ッ ト です。 ❐ CY5676 (PRoC BLE 256KB モ ジ ュ ール) は1個のPRoC BLE 256KB デバイ ス、 ア ン テナ整合回路、 2 個の水晶、 1 個の PCB ア ン テナ と その他の受動素子を備え、 デバイ スの全 ての GPIO へのア ク セス をサポー ト し ます。 ❐ CY8CKIT-142 (PSoC 4 BLE モ ジ ュ ール ) は 1 個の PSoC 4 BLE デバイ ス、 ア ン テナ整合回路、 2 個の水晶、 1 個の PCB ア ン テナ と その他の受動素子を備え、 デバイ スの全 ての GPIO へのア ク セス をサポー ト し ます。 ❐ CY8CKIT-143 (PSoC 4 BLE 256KB モ ジ ュ ール ) は 1 個の PSoC 4 BLE 256KB デバイ ス、 ア ン テナ整合回路、 2 個の 水晶、 1 個の PCB ア ン テナ と その他の受動素子を備え、 デバイ スの全ての GPIO へのア ク セス をサポー ト し ます。 ❐ MiniProg3 デバイ スは、 フ ラ ッ シ ュのプ ログ ラ ミ ン グ と デ バ ッ グ用のイ ン タ ー フ ェ ース を提供 し ます。 ❐ PSoC Creator PSoC Creator は Windows ベースの統合開発環境 (IDE) です。 無料で利用で き ます。 PSoC 3、 PSoC 4 お よび PSoC 5LP ベースの シ ス テムのハー ド ウ ェ ア と フ ァ ームウ ェ ア設計が同時に可能です。 事前検証済みで量産使用も 可能な PSoC コ ンポーネ ン ト を 100 以上サポー ト し ている、 ク ラ シ ッ ク で親 し みやすい回路図キ ャ プ チ ャ を使っ てデザイ ン を作成 し ます。 コ ンポーネ ン ト デー タ シー ト を ご参照 く だ さ い。 PSoC Creator によ り 、 以下の こ と が可能です : 1. メ イ ン デザイ ン ワー ク スペースで、 コ ンポーネ ン ト ア イ コ 3. コ ン フ ィ ギ ュ レーシ ョ ン ツールを使 っ て、 コ ンポーネ ン ト ン を ド ラ ッ グ ア ン ド ド ロ ッ プ し てハー ド ウ ェ ア シ ス テム を設定 デザイ ン を ビル ド 4. 100 以上のコ ンポーネ ン ト のラ イ ブ ラ リ を利用 2. PSoC Creator IDE の C コ ンパイ ラ を使用 し てア プ リ ケー 5. コ ンポーネ ン ト デー タ シー ト を参照 シ ョ ンの フ ァ ームウ ェ ア と PSoC ハー ド ウ ェ ア を同時に設計 図 1. 複数セ ンサー プ ロ ジ ェ ク 作成中の PSoC Creator 表示例 1 4 2 3 文書番号 : 001-97442 Rev. *C 5 ページ 2 / 45 PRELIMINARY PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト 内容 ブ ロ ッ ク お よび機能 ........................................................... 4 CPU サブ シス テム ...................................................... 5 BLE サブ シス テム ....................................................... 5 シ ス テム リ ソ ース サブ シ ス テム ................................ 6 ペ リ フ ェ ラル ブ ロ ッ ク ............................................... 7 ピ ン配置 .............................................................................. 9 電源 .................................................................................. 14 低消費電力モー ド ...................................................... 14 開発サポー ト .................................................................... 16 ド キ ュ メ ン ト ............................................................. 16 オ ン ラ イ ン ................................................................ 16 ツール........................................................................ 16 キ ッ ト ........................................................................ 16 電気的仕様........................................................................ 17 絶対最大定格............................................................. 17 BLE サブ シス テム ..................................................... 17 デバイ ス レ ベルの仕様 .............................................. 20 アナログ ペ リ フ ェ ラル ............................................. 25 デジ タ ル ペ リ フ ェ ラル ............................................. 26 文書番号 : 001-97442 Rev. *C メ モ リ ........................................................................ 29 シ ス テム リ ソ ース..................................................... 30 注文情報 ........................................................................... 33 注文コ ー ド の定義...................................................... 33 パ ッ ケージ........................................................................ 34 WLCSP 互換性.......................................................... 36 略語 ................................................................................... 38 本書の表記法 .................................................................... 40 測定単位 .................................................................... 40 改訂履歴 ........................................................................... 41 販売、 ソ リ ュ ーシ ョ ン、 および法律情報 ........................ 42 ワール ド ワ イ ド な販売 と 設計サポー ト ..................... 42 製品 ........................................................................... 42 PSoC® ソ リ ュ ーシ ョ ン ............................................ 42 サイ プ レ ス開発者コ ミ ュ ニ テ ィ ................................ 42 テ ク ニ カル サポー ト ................................................. 42 ページ 3 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY ブ ロ ッ ク および機能 CYBL1XX7X のブ ロ ッ ク 図を図 2 に示 し ます。 主なサブ シ ス テムが 5 つあ り ます : CPU サブ シ ス テム、 BLE サブ シ ス テム、 シ ス テ ム リ ソ ース、 ペ リ フ ェ ラル ブ ロ ッ ク および I/O サブ シ ス テム。 図 2. ブ ロ ッ ク図 CPU Subsystem P0.6 P0.7 ARM Cortex-M0 SWD NVIC FLASH 256 KB SRAM 32 KB CONFIG 512 B ROM 8 KB DMA Controller System Interconnect BLE Subsystem System Resources XRES Power BOD LVD XRES WDT Clock Control IMO ILO Link Layer Engine WCO ECO XTAL32I/P6.1 XTAL32O/P6.0 XTAL24I XTAL24O RF PHY ANT SCB0 I2C/UART/SPI GPIOs SCB1 I2C/UART/SPI GPIOs Peripherals GPIOs GPIOs GPIOs 12-Bit SAR ADC 4x TCPWM 4x PWM Peripheral Interconnect GPIOs I2S LCD CAPSENSE GPIOs GPIOs I/O Subsystem PRoC BLE フ ァ ミ リ は、 ハー ド ウ ェ ア と フ ァ ームウ ェ アの両方 のプ ログ ラ ミ ング、 テ ス ト 、 デバ ッ グ処理、 および ト レースの 幅広いサポー ト を備え ています。 デバ ッ グ オ ン チ ッ プ (DoC) 機能によ り 、 標準の量産デバイ ス を使用 し た最終シ ス テムでデ バ イ スの完全な デバ ッ グ処理が可能に な り ま す。 専用の イ ン タ ー フ ェ ース、 デバ ッ ギ ン グ ポ ッ ド 、 シ ミ ュ レ ー タ 、 エ ミ ュ レー タ は不要です。 デバ ッ グに必要な装置は通常のプ ログ ラ ミ ングに使 う ものだけです。 文書番号 : 001-97442 Rev. *C PSoC Creator IDE は、PRoC BLE デバイ ス用の統合 さ れたプ ロ グ ラ ミ ング と デバ ッ グのサポー ト を提供 し ます。SWD イ ン タ ー フ ェ ースは、 業界標準のサー ド パーテ ィ 製ツール と 完全互換性 があ り ます。 また、 PRoC BLE は SWD イ ン タ ー フ ェ ースの無 効化も 可能であ り 、堅牢な フ ラ ッ シ ュ保護機能を備えています。 ページ 4 / 45 PRELIMINARY CPU サブ シ ス テム CPU CYBL1XX7Xデバイ スはエネルギー効率の良いARM Cortex-M0 32 ビ ッ ト プ ロ セ ッ サに基づいてお り 、 低消費電力、 高性能、 お よび 16 ビ ッ ト Thumb 命令の使用によ り 縮小 さ れた コ ー ド サイ ズを も た ら し ます。 Cortex-M0 はシ ングル サイ クルの 32 ビ ッ ト 乗算を含むシ ングル サイ ク ルの 32 ビ ッ ト 算術および論理演 算を実行で き ます。 これによ り 性能が向上 し ます。 32 個の割 り 込みラ イ ン を備えた緊密統合のネス ト 型ベ ク タ 割 り 込みコ ン ト ロー ラ ー (NVIC) を内蔵する こ と によ り 、 Cortex-M0 は低レ イ テ ン シ と 確定的な割 り 込み応答を実現で き ます。 また CPU は 2 線式の JTAG である 2 ピ ンのシ リ アル ワ イヤ デ バ ッ グ (SWD) イ ン タ ー フ ェ ース も 備え ています。 デバ ッ グ回 路はデ フ ォル ト で有効に さ れてお り 、 フ ァ ームウ ェ ア でのみ無 効にする こ と がで き ます。 無効に し た場合それを再び有効にす るには、 デバイ ス全体を消去 し 、 フ ラ ッ シ ュ保護を解除 し 、 デ バ ッ グ処理を有効にする新 し い フ ァ ームウ ェ ア でデバイ ス を再 プ ログ ラ ム し ます。 さ ら にデバ ッ グ ピ ン を GPIO ピ ン と し て も 使用で き ます。 デバイ スは効果的なデバ ッ グに対応 し た 4 つの ブ レー ク ポ イ ン ト と 2 つのウ ォ ッ チポ イ ン ト を持っ ています。 フ ラ ッ シュ デバイ スは、 フ ラ ッ シ ュ モ ジ ュ ールか らの平均ア ク セス時間を 改善する ために CPU に密結合 さ れた、フ ラ ッ シ ュ ア ク セ ラ レー タ を備えた 256KB フ ラ ッ シ ュ メ モ リ を持 っ ています。 フ ラ ッ シ ュ モ ジ ュ ールは、 48MHz で 1 ウ ェ イ ト ス テー ト (WS) ア ク セス時間、 24MHz で 0 WS ア ク セス時間に対応 し ています。 フ ラ ッ シ ュ ア ク セ ラ レー タ はシ ングル サイ ク ル SRAM のア ク セ ス性能の平均 85% を達成 し ます。必要に応 じ て EEPROM 動作 を エ ミ ュ レ ー ト す る ために フ ラ ッ シ ュ モ ジ ュ ールの一部を使 用する こ と がで き ます。 フ ラ ッ シ ュ消去 と プ ログ ラ ミ ング処理 ( 最大消去 と プ ログ ラ ミ ング時間が行当た り に 20ms) では、 内蔵の主発振器 (IMO) を 48MHz に設定 し ます。 こ れは EEPROM エ ミ ュ レーシ ョ ンに も 適用 さ れます。異な る IMO 周波数で動作するペ リ フ ェ ラルが影 響を受ける ため、 シ ス テム設計の際には こ の問題に注意する必 要があ り ます。 ペ リ フ ェ ラルの動作が フ ラ ッ シ ュのプ ログ ラ ミ ングに影響 さ れないよ う にするには、IMO を 48MHz に設定 し 、 これを分周 し てペ リ フ ェ ラル ク ロ ッ ク を発生 さ せます。 SRAM 低消費電力 32KB SRAM メ モ リ はハイバネー ト モー ド で も その 内容を保持 し ます。 ROM 8KB 監視 ROM は、 フ ラ ッ シ ュ プ ログ ラ ミ ング用に実行可能な 関数の ラ イ ブ ラ リ を含んでいます。 これ ら の関数はスーパバイ ザ コ ール (SVC) によ り ア ク セス さ れ、 フ ラ ッ シ ュ メ モ リ のイ ン シ ス テム プ ログ ラ ミ ン グを可能に し ます。 DMA DMA コ ン ト ロー ラ ーはデー タ ラ イ ト (DW) およびダ イ レ ク ト メ モ リ ア ク セス (DMA) を提供 し ます。 DMA コ ン ト ロー ラ ーは 以下の特長があ り ます ■ 8本のDMAチ ャ ネルをサポー ト (チ ャ ン ネルご と に2つの独立 し たデ ィ ス ク リ プ タ ) ■ チ ャ ネルご と に 4 段階の優先度 ■ バイ ト 、ハー フ ワー ド (2 バイ ト ) およびワー ド (4 バイ ト ) の転 送 ■ チ ャ ネルご と に 3 種類の動作モー ド ■ コ ン フ ィ ギ ュ レーシ ョ ン可能な割 り 込みの生成 文書番号 : 001-97442 Rev. *C ■ PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト 転送完了の時点での出力 ト リ ガ ( 転送サイ ズは最大 65536 デー タ 要素 ) BLE サブ シ ス テム BLE サブ シ ス テムは リ ン ク 層エ ン ジ ン と 物理層か ら な り ます。 リ ン ク 層エ ン ジ ンはマス タ ー と ス レーブ両方の役割に対応 し て います。 リ ン ク 層エ ン ジ ンは、 消費電力を削減する ためのハー ド ウ ェ ア内の暗号化な ど タ イ ム ク リ テ ィ カルな機能を実行 し 、 プ ロ セ ッ サ介入を最小限に し 、 高性能を実現 し ます。 ホス ト コ ン ト ロール イ ン タ ー フ ェ ース (HCI) や リ ン ク 制御な どの重要な プ ロ ト コ ル要素はフ ァ ームウ ェ アに実装 さ れます。 ダ イ レ ク ト テ ス ト モー ド (DTM) は、標準 Bluetooth テ ス タ を使用 し て無線 性能を テ ス ト する ために含まれて ます。 物理層は、モデムおよび 2.4GHz ISM バン ド を介 し て 1Mbps で BLE パケ ッ ト を送受信する RF ト ラ ン シーバーから な り ます。 送信では、 こ のブ ロ ッ ク が GFSK 変調を行っ た後、 BLE パケ ッ ト のデジ タ ル ベースバン ド 信号を無線周波数に変換 し ア ン テ ナか ら 送信 し ます。 受信では、 こ のブ ロ ッ ク が GFSK 復調を 行っ た後、ア ン テナから の RF 信号をデジ タ ル ビ ッ ト ス ト リ ー ムに変換 し ます。 RF ト ラ ン シーバーはバラ ン を内蔵 し 、 整合回路を介 し て 50Ω ア ン テナを駆動する シ ングルエ ン ド RF ポー ト ピ ン を備えてい ます。 出力電力は、 消費電流を異な る ア プ リ ケーシ ョ ン毎に最 適化する ため、 –18dBm ~ +3dBm で プ ログ ラ ム可能です。 Bluetooth Low Energy プ ロ ト コ ル ス タ ッ ク は BLE サブ シ ス テ ムを使用 し 以下の特長を持っ ています。 ■ リ ン ク層 (LL) ❐ マス タ ー と ス レーブの役割 ❐ 128 ビ ッ ト AES エ ン ジ ン ❐ 暗号化 ❐ 低デ ュ ーテ ィ サイ クル通知 ❐ LE Ping ❐ LE デー タ パケ ッ ト 長拡張 (Bluetooth 4.2 機能 ) ❐ リ ン ク層プ ラ イバシー ( 拡張スキ ャ ン フ ィ ル タ ー付き ) (Bluetooth 4.2 機能 ) ■ 論理 リ ン ク 制御 と 適応プ ロ ト コ ル (L2CAP)、 属性プ ロ フ ァ イ ル (ATT)、 セキ ュ リ テ ィ マネージ ャ (SM) プ ロ ト コ ルを持つ Bluetooth Low Energy 4.2 シ ン グルモー ド プ ロ ト コ ル ス タ ッ ク ■ マス タ ー と ス レーブの役割 ■ 一般属性プ ロ フ ァ イル (GATT)、 一般ア ク セス プ ロ フ ァ イル (GAP) および L2CAP への API ア ク セス ■ L2CAP 接続向けチ ャ ネル ■ GAP 機能 ❐ ブ ロー ド キ ャ ス タ ー、 オブザーバー、 ペ リ フ ェ ラル、 セ ン ト ラルの役割 ❐ セキ ュ リ テ ィ モー ド 1: レ ベル 1、 2、 3 および 4 ❐ セキ ュ リ テ ィ モー ド 2: レ ベル 1 と 2 ❐ ユーザー定義の通知デー タ ❐ 複数の接続に対応 ■ GATT 機能 ❐ GATT ク ラ イ ア ン ト と サーバー ❐ GATT サブ プ ロ シージ ャ に対応 ❐ 32 ビ ッ ト ユニバーサル一意識別子 (UUID) ■ セキ ュ リ テ ィ マネージ ャ (SM) ❐ LE セキ ュ ア接続 (Bluetooth 4.2 機能 ) ❐ ペア リ ング方法 : Just Works、 Passkey Entry、 Out of Band お よび Numeric Comparison ❐ 認証済みの中間者攻撃 (MITM) 保護 と デー タ 署名 ■ SIG が採用 し たすべての BLE プ ロ フ ァ イルに対応 ページ 5 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY シ ス テム リ ソ ース サブ シ ス テム 図 3. ク ロ ッ ク制御 BLE Subsystem 電源 電源ブ ロ ッ クは、 個々のブ ロ ッ ク に必要な電源電圧を供給する 内部 LDO を含んでいます。 電力シ ス テムは POR、 BOD、 LVD 回路も含んでいます。 POR 回路は、 電源が適切な レ ベルで安定 化 さ れ、 ク ロ ッ ク が使用で き る よ う に な る ま で デバ イ ス を リ セ ッ ト 状態に維持 し ます。 BOD 回路は、 電源電圧が低すぎてデ バ イ スが正常に動作で き ない時にデバ イ ス を リ セ ッ ト し ます。 LVD 回路は、 電源電圧がユーザーが選択で き る レ ベル以下に低 下する と 、 割 り 込みを生成 し ます。 LOW ア ク テ ィ ブの外部 リ セ ッ ト ピ ン (XRES) はデバイ ス を リ セ ッ ト するのに使用で き ます。 XRES ピ ンは内部で プルア ッ プ 抵抗に接続 し てお り 、 ほ と んどのア プ リ ケーシ ョ ン で プルア ッ プ抵抗を追加する必要はあ り ません。 電源シ ス テムは、 14 ペー ジの 「電源」 の節で詳 し く 説明 さ れます。 ク ロ ッ ク制御 PRoC BLE の ク ロ ッ ク シ ス テムは、すべてのサブ シ ス テムに ク ロ ッ ク を供給 し 、グ リ ッ チ を発生 さ せずに異な る ク ロ ッ ク ソ ー ス間で切 り 替え る こ と を担当 し ます。 PRoC BLE のク ロ ッ ク 制 御は IMO と 内部低速発振器 (ILO) を含んでいます。 24MHz 外 部水晶発振器 (ECO) と 32kHz WCO を使用 し ます。また ピ ンか ら外部ク ロ ッ ク を供給する こ と も で き ます。 デバイ スは 16 分周出力を持つ 12 個の分周器を備えています。 その中の 2 個は追加の分数分周能力を持 っ ています。HFCLK 信 号は図 3 のよ う に分周 さ れ、 異な るペ リ フ ェ ラル用のシ ス テム ク ロ ッ ク (SYSCLK) と ペ リ フ ェ ラル ク ロ ッ ク (PERx_CLK) を 生成 し ます。 バス、 レ ジ ス タ 、 プ ロ セ ッ サを駆動する シ ス テム ク ロ ッ ク (SYSCLK) は、 シ ス テム内のあ ら ゆる HFCLK から 分 周 し た ク ロ ッ ク よ り 大き く なければな り ません。 ECO と WCO は BLE サブ シ ス テム内にあ り 、ク ロ ッ ク 出力はシ ス テム リ ソ ー スへ駆動 さ れています。 内部主発振器 (IMO) IMO はシ ス テム ク ロ ッ ク の第一供給源であ り 、1MHz のス テ ッ プ で 3MHz ~ 48MHz の間で調整で き ます。 IMO の精度は ±2% です。 内部低速発振器 (ILO) ILO は超低消費電力の 32KHz 発振器であ り 、 デ ィ ープ ス リ ー プ モー ド でペ リ フ ェ ラ ルの動作用に ク ロ ッ ク を生成す る ため に主に使用 さ れます。 ILO 制御のカ ウン タ ーは、 精度を改善す る ために IMO に校正する こ と がで き ます。 サイ プ レ スは、 校正 を実行する ソ フ ト ウ ェ ア コ ンポーネ ン ト を提供 し ています。 HFCLK ECO Prescaler Divider /2 n (n=0..3) Divider 0 (/16) SYSCLK PER0_CLK IMO EXTCLK Divider 9 (/16) Fractional Divider 0 (/16.5) WCO Fractional Divider 1 (/16.5) ILO PER15_CLK LFCLK 外部水晶発振器 (ECO) ECO は、 Bluetooth Low Energy で指定 さ れた ±50ppm ク ロ ッ ク 精度要件を満たすために BLE サブ シ ス テムのア ク テ ィ ブ ク ロ ッ ク と し て使用 さ れます。 調整可能な負荷コ ンデンサが水晶 ク ロ ッ ク の周波数を調整する ために備え ら れています。 高精度 ECO ク ロ ッ ク を シ ス テム ク ロ ッ ク と し て使用する こ と も で き ます。 時計用水晶発振器 (WCO) WCO は、Bluetooth Low Energy で指定 さ れた ±500ppm ク ロ ッ ク 精度要件 を満たすために BLE サブ シ ス テムのス リ ー プ ク ロ ッ ク と し て使用 さ れます。 ス リ ープ ク ロ ッ ク は正確なス リ ー プ タ イ ミ ン グを提供 し 、指定 さ れた通知 と 接続間隔でのウ ェ イ ク ア ッ プ を可能に し ます。 WCO および フ ァ ームウ ェ アによ り 、 正確な リ アル タ イム ク ロ ッ ク (32.768kHz 水晶発振器の精度範 囲以内 ) が実現で き ます。 電圧 リ フ ァ レ ン ス 精度 1% の内部バン ド ギ ャ ッ プ リ フ ァ レ ン ス回路は 12 ビ ッ ト SAR ADC 用の電圧 リ フ ァ レ ン ス を提供 し ます。 SNR と 絶対精 度を改善する ために、REF ピ ン を使っ て内部バン ド ギ ャ ッ プ リ フ ァ レ ン ス をバイパスする、 または SAR 用に外部 リ フ ァ レ ン ス を使用する こ と がで き ます。 ウ ォ ッ チ ド ッ グ タ イ マー (WDT) ウ ォ ッ チ ド ッ グ タ イ マーは、ILO を ク ロ ッ ク ソ ース と し て動作 す る シ ス テム リ ソ ース サブ シ ス テムに実装 さ れています。 こ れによ り 、ウ ォ ッ チ ド ッ グがデ ィ ープ ス リ ープ モー ド で も 動作 で き、 タ イムアウ ト が発生する前にウ ォ ッ チ ド ッ グが処理 さ れ なか っ た場合に リ セ ッ ト が生成 さ れます。 ウ ォ ッ チ ド ッ グ リ セ ッ ト は 「Reset Cause」 ( リ セ ッ ト 原因 ) レ ジ ス タ に記録 さ れ ます。 文書番号 : 001-97442 Rev. *C ページ 6 / 45 PRELIMINARY 4x PWM ペ リ フ ェ ラル ブ ロ ッ ク 12 ビ ッ ト SAR ADC このデバイ スの ADC は、 サン プル ホール ド (S/H) 回路を内蔵 し た 12 ビ ッ ト の 1Msps SAR ADC です。 ADC は内部電圧 リ フ ァ レ ン ス または外部電圧 リ フ ァ レ ン スで動作で き ます。 SAR ADC の前には SARMUX があ り ます。 こ れは、 外部ピ ンお よび内部信号 ( アナログ マルチ プ レ ク サ バス と 温度セ ンサー出 力 ) を SAR ADC の 8 本の内部チ ャ ネルに接続する こ と がで き ます。 シーケ ンサ コ ン ト ロー ラ ー (SARSEQ) は、 SARMUX と SAR ADC を制御 し 、 CPU の介入な く 有効にな っ たチ ャ ネルに 対 し て自動スキ ャ ン を行い、 出力デー タ の平均化な どの前処理 タ ス ク を実行 し ます。サイ プ レ スが提供する ソ フ ト ウ ェ ア ド ラ イバ ( コ ンポーネ ン ト ) は ADC ペ リ フ ェ ラルを制御する ために 使用 さ れます。 図 4. SAR ADC のシス テム図 Control P3.0 – P3.7 Configure Registers SARSEQ AHB, DSI VPLUS SARMUX SARADC Data Sequencer VMINUS SARREF Analog Mux Bus A/B PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト Vrefs Ref-bypass ダ イ オー ド ベースの内蔵温度セ ンサーはダ イ の温度 を測定す る ために使用 さ れます。 温度セ ンサーは ADC に接続 さ れてい ます。 こ こ で校正 と 直線化を含むサイ プ レ スが提供 し た ソ フ ト ウ ェ ア を使用 し 、 温度セ ンサーの電圧を数値化 し 、 温度の値を 生成 し ます。 4x タ イ マー カ ウン タ ー PWM (TCPWM) 16 ビ ッ ト TCPWM モ ジ ュ ールは、 PWM 出力を生成 し た り 、 入 力信号のエ ッ ジの タ イ ミ ングを取 り 込んだ り 、 タ イ マー機能を 実行 し た り する ために使用 さ れます。 ま た TCPWM は、 ア ッ プ、 ダウ ン、 ア ッ プ/ダウ ン カ ウ ン ト モー ド に対応す る 16 ビ ッ ト カ ウン タ ー と し て も使用で き ます。 すべてのハー ド ウ ェ ア入力信号の立ち上が り エ ッ ジ、 立ち下が り エ ッ ジ、 立ち上が り エ ッ ジ と 立ち下が り エ ッ ジの組み合わせ の検出、 またはパススルーは、 カ ウン タ ー イ ベン ト を発生 さ せ る ために使用で き ます。 ア ン ダー フ ロー、 オーバー フ ロー、 カ ウン タ ー/比較の一致イ ベン ト を示す 3 本の出力信号があ り ま す。 最大 4 個の TCPWM があ り ます。 文書番号 : 001-97442 Rev. *C こ の PWM は TCPWM と 別にあ り ます。 PWM ペ リ フ ェ ラルは 8 ビ ッ ト または 16 ビ ッ ト 分解能に設定で き ます。 PWM には、 ハー ド ウ ェ ア内の単一または連続 タ イ ミ ング と 制御信号を生成 する ために比較出力があ り ます。 また CPU の介入を最小限に し て複雑な リ アル タ イ ム イ ベ ン ト を正確に発生 さ せる簡単な 方法も 提供 し ます。 最大 4 個の 8 ビ ッ ト PWM または最大 2 個 の 16 ビ ッ ト PWM があ り ます。 シ リ アル通信ブ ロ ッ ク (SCB0/SCB1) SCB は I2C、 UART、 SPI イ ン タ ー フ ェ ースに設定で き ます。 こ れは CPU の介入を減少 さ せる ため、 送信 と 受信バ ッ フ ァ 用に 8 バイ ト FIFO に対応 し ています。 最大 2 個の SCB (SCB0、 SCB1) があ り ます。 I2C モー ド : I2C ペ リ フ ェ ラルは、NXP I2C バス仕様 と ユーザー マ ニ ュ アル (UM10204) で定義 さ れた通 り に I2C 標準モー ド 、 フ ァ ース ト モー ド 、 フ ァ ース ト モー ド プ ラ スのデバイ ス と 互 換性があ り ます。 I2C バス I/O は、 オープ ン ド レ イ ン モー ド に ある GPIO を使っ て実装 さ れます。 ハー ド ウ ェ ア I2C ブ ロ ッ ク は完全なマルチマス タ ー と ス レーブ イ ン タ ー フ ェ ース を実装 し ま す ( マルチ マ ス タ ーのア ー ビ ト レーシ ョ ンが可能 )。 このブ ロ ッ クは最大 1Mbps ( フ ァ ース ト モー ド プ ラ ス ) で動作で き、CPU 用の割 り 込みオーバヘ ッ ド と レ イ テ ン シ を削減す る ためにバ ッ フ ァ リ ン グ オ プ シ ョ ン を柔 軟に選択で き ます。I2C機能はサイ プ レ スが提供する ソ フ ト ウ ェ ア コ ン ポ ー ネ ン ト (EzI2C) を 使 っ て 実行 さ れ ま す。 こ れは PRoC BLEの メ モ リ で メ ールボ ッ ク ス範囲を作 っ て メ モ リ ア レ イへの読み書きの I2C 通信を効果的に削減 し ます。更に、ブ ロ ッ ク は送受信用に 8 バイ ト FIFO に も 対応 し ています。 こ れは CPU がデー タ を読み出す一定の時間を増加する こ と で、時間通 り に CPU が読み出すデー タ がない こ と に起因 し た ク ロ ッ ク ス ト レ ッ チの必要性を大幅に低減 し ます。 SCB0 を使用する場合、 I2C のシ リ アル デー タ (SDA) と シ リ ア ル ク ロ ッ ク (SCL) は、P0.4 と P0.5 または P1.4 と P1.5 または P3.0 と P3.1 に接続 し ます。 SCB1 を使用する場合、 SDA と SCL は、 P0.0 と P0.1 または P3.4 と P3.5 または P5.0 と P5.1 に接続 し ます。 I2C の コ ン フ ィ ギ ュ レーシ ョ ンは以下の通 り です。 2 ■ I C がア ク テ ィ ブ時の通信中にホ ッ ト スワ ッ プ機能が使用 さ れる場合を除いて、 SCB1 は GPIO ピ ン P5.0 と P5.1 に配線 さ れた場合、 標準モー ド (100kHz)、 フ ァ ース ト モー ド (400kHz)、 および フ ァ ース ト モー ド プ ラ ス (1MHz) の I2C 信 号方式仕様に完全に準拠 し ています。 ■ P5.0 と P5.1 に配線 さ れない場合、 SCB1 は標準 モー ド (100kHz) にのみ準拠 し ています。 ■ SCB0 は標準モー ド (100kHz) にのみ準拠 し ています。 UART モー ド : これは最大 1Mbps で動作する フル機能の UART です。 車載向けシ ングル ワ イヤ イ ン タ ー フ ェ ース (LIN)、 赤外 線イ ン タ ー フ ェ ース (IrDA)、 SmartCard (ISO7816) プ ロ ト コ ル に対応 し ています。 また共通の RX と TX ラ イ ン を介 し て接続 し たペ リ フ ェ ラルのア ド レ ス指定を可能にする 9 ビ ッ ト マルチ プ ロ セ ッ サ モー ド に対応 し ています。 UART ハー ド ウ ェ ア フ ロ ー 制御 に 対応 し て お り 、 デ ー タ を 失 う リ ス ク を 冒 さ ず に UART を 介 し て 低速 と 高速デバ イ ス を 互い に通信 さ せ ま す。 UART と GPIO の接続については 13 ページの表 4 を参照 し て く だ さ い。 ページ 7 / 45 PRELIMINARY SPI モー ド : SPI モー ド は Motorola® SPI、 Texas Instruments® セキ ュ ア シ ン プル ペア リ ング (SSP) (SPI コ ーデ ッ ク 同期用の 開始パルス を追加 し た もの )、 National Microwire ( 半二重 SPI) に完全に対応 し ています。 SPI 機能はサイ プ レ スが提供 し た ソ フ ト ウ ェ ア コ ンポーネ ン ト (EzSPI) に よ り 実行 さ れます。 こ れ によ り デー タ 交換が メ モ リ 内のア レ イへの読み書き ま で簡略化 さ れます。 SPI と GPIO の接続は 13 ページの表 4 を参照 し て く だ さ い。 IC 間サウン ド バス (I2S) IC 間サウン ド バス (I2S) は、 デジ タ ル音響機器間を接続する た めに使用する シ リ アル バス イ ン タ ー フ ェ ース規格です。 こ の 仕様は Philips® セ ミ コ ン ダ ク タ によ っ て提供 さ れています (I2S バス仕様 ; 1986 年 2 月、 1996 年 6 月 5 日改定 )。 I2S はマス タ ー モー ド でのみ動作 し 、独立 し たデー タ バイ ト ス ト リ ームを持つ ト ラ ン ス ミ ッ タ (TX) と レ シーバ (RX) に対応 し ています。 バイ ト ス ト リ ームは、 先に最上位バイ ト でパ ッ ク さ れています。 各サン プル ( 左または右チ ャ ネル用のサン プル ) に使用するバイ ト 数は、 サン プルを保持する ための最小バイ ト 数です。 LCD LCD コ ン ト ロー ラ ーは、 最大 4 コ モ ン信号 と 最大 32 セグ メ ン ト 信号を駆動で き ます。 フル デジ タ ル方式を使用 し て LCD セ グ メ ン ト を駆動 し 、 超低消費電力を実現 し ます。 2 つの方式は、 デジ タ ル相関 と PWM と 呼ばれています。 デジ タ ル相関方式は、 最高 RMS 電圧を生成 し てセグ メ ン ト を 点灯 さ せる、 または RMS 信号を 0 に維持する ために コ モ ン と セグ メ ン ト の周波数 と レ ベルを変調する こ と です。 こ の方式は STN デ ィ ス プ レ イ に適 し ていますが、( よ り 安い ) TN デ ィ ス プ レ イ に対 し ては コ ン ト ラ ス ト が減少する こ と があ り ます。 PWM 方式は、 所望の LCD 電圧を生成する ために PWM 信号に よ り パネルを駆動 し パネルの静電容量を効果的に使用 し て変調 さ れたパルス幅を提供する こ と です。 この方式は消費電力が増 え ますが、 TN デ ィ ス プ レ イの駆動に向いています。 LCD 動作はデ ィ ープ ス リ ープ モー ド 中にデ ィ ス プ レ イ用の小 さ いバ ッ フ ァ (4 ビ ッ ト ; ポー ト 毎に 1 つの 32 ビ ッ ト レ ジ ス タ ) を リ フ レ ッ シ ュ する こ と でサポー ト さ れます。 CapSense CapSense は、 ア ナ ロ グ マ ルチ プ レ ク サ バ ス を 介 し て ど の GPIO に も 接続で き る シグマ - デル タ (CSD) ブ ロ ッ ク によ り あ ら ゆる GPIO でサポー ト さ れています。 どの GPIO ピ ン も アナ ログ ス イ ッ チ を介 し てアナログ マルチ プ レ ク サ バスに接続で き ます。 従っ て CapSense 機能はソ フ ト ウ ェ ア で制御 さ れ、 シ ス テム内の使用可能な ピ ンやピ ン グループ に提供す る こ と が 文書番号 : 001-97442 Rev. *C PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト で き ます。 ユーザーの便宜のために、 PSoC Creator 内のソ フ ト ウ ェ ア コ ンポーネ ン ト がCapSense ブ ロ ッ ク に用意 さ れていま す。 シール ド 電圧は、 液体によ る誤動作の防止を実現する ため に他のマルチ プ レ ク サ バス上で駆動する こ と がで き ます。 シー ル ド 電極を検知電極 と 同位相で駆動する こ と で、 シール ド 静電 容量が検知 さ れた入力を減衰 さ せる こ と を防ぎ ます。 ジ ェ ス チ ャ ーに対応 し た CapSense ト ラ ッ ク パ ッ ド / タ ッ チ パ ッ ド は以下の特長を持っ ています : ■ 1 本指 と 2 本指 タ ッ チのア プ リ ケーシ ョ ン に対応 ■ 最大 36 個の X/Y セ ンサー入力に対応 ■ ジ ェ スチ ャ ー検出ラ イ ブ ラ リ を含む : ❐ 1 本指のジ ェ スチ ャ ー : 指の追随、 ス ク ロール、 慣性ス ク ロール、 ク リ ッ ク、 ダブルク リ ッ ク、 エ ッ ジ スワ イ プ ❐ 2 本指のジ ェ スチ ャ ー : ス ク ロール、 慣性ス ク ロール、 ズー ムイ ン、 ズームアウ ト I/O サブ シス テム GPIO ブ ロ ッ ク を含む I/O サブ シ ス テムは以下のも のを実装 し ます : ■ 8 つの ド ラ イ ブ能力モー ド : ❐ アナログ入力モー ド ( 入力 と 出力バ ッ フ ァ が無効 ) ❐ 入力のみ ❐ 軽プルア ッ プ、 重プルダウン ❐ 軽プルア ッ プ、 軽プルダウン ❐ 重プルア ッ プ、 軽プルダウン ❐ 重プルア ッ プ、 重プルダウン ❐ オープ ン ド レ イ ン、 重プルダウン ❐ オープ ン ド レ イ ン、 重プルア ッ プ ■ ポー ト ピ ン : 36 ■ 入力閾値選択 (CMOS または LVTTL) ■ ド ラ イ ブ能力モー ド 以外に、 入力 と 出力バ ッ フ ァ の個別制御 ( イ ネーブル/デ ィ スエーブル ) ■ 前のス テー ト を ラ ッ チする ためのホール ド モー ド ( デ ィ ープ ス リ ープ モー ド と ハイバネー ト モー ド で I/O ス テー ト を維 持する ため ) ■ EMI を改善する ために dV/dt のスルー レー ト が選択可能 ■ GPIO ピ ン P5.0 と P5.1 は過電圧耐性を提供 ■ GPIO ピ ン (P5.0 と P5.1 を含む ) は、ホ ッ ト スワ ッ プやシ ス テ ムの残 り の部分から独立 し て電源投入が可能。 ページ 8 / 45 PRELIMINARY PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト ピ ン配置 表 1 は CYBL1XX7X デバイ スのピ ン リ ス ト を示 し ます。 表 1. CYBL1XX7X ピ ン リ ス ト (QFN パ ッ ケージ ) ピン 1 名称 VDDD タ イプ 2 XTAL32O/P6.0 クロッ ク 32.768kHz 水晶 3 XTAL32I/P6.1 クロッ ク 32.768kHz 水晶または外部ク ロ ッ ク入力 4 XRES 5 P4.0 リセッ ト GPIO ポー ト 4 ピ ン 0、 アナログ/デジ タ ル/ lcd / csd 6 P4.1 GPIO ポー ト 4 ピ ン 1、 アナログ/デジ タ ル/ lcd / csd 7 P5.0 GPIO ポー ト 5 ピ ン 0、 アナログ/デジ タ ル/ lcd / csd 8 P5.1 GPIO 9 VSSD グラ ン ド 10 VDDR 電源 11 GANT1 グラ ン ド 12 ANT ア ン テナ ア ン テナ ピ ン 13 GANT2 グラ ン ド ア ン テナ シール ド グ ラ ン ド 14 VDDR 電源 1.9V ~ 5.5V の無線ブ ロ ッ ク 電源 15 VDDR 電源 1.9V ~ 5.5V の無線ブ ロ ッ ク 電源 16 XTAL24I クロッ ク 24MHz 水晶または外部ク ロ ッ ク 入力 17 XTAL24O クロッ ク 24MHz 水晶 18 VDDR P0.0 電源 GPIO 1.9V ~ 5.5V の無線ブ ロ ッ ク 電源 19 20 P0.1 GPIO ポー ト 0 ピ ン 1、 アナログ/デジ タ ル/ lcd / csd 21 P0.2 GPIO ポー ト 0 ピ ン 2、 アナログ/デジ タ ル/ lcd / csd 22 P0.3 GPIO ポー ト 0 ピ ン 3、 アナログ/デジ タ ル/ lcd / csd 23 VDDD 1.71V ~ 5.5V のデジ タ ル ブ ロ ッ ク 電源 24 P0.4 電源 GPIO 25 P0.5 GPIO ポー ト 0 ピ ン 5、 アナログ/デジ タ ル/ lcd / csd 26 P0.6 GPIO ポー ト 0 ピ ン 6、 アナログ/デジ タ ル/ lcd / csd 27 P0.7 GPIO ポー ト 0 ピ ン 7、 アナログ/デジ タ ル/ lcd / csd 28 P1.0 GPIO ポー ト 1 ピ ン 0、 アナログ/デジ タ ル/ lcd / csd 29 P1.1 GPIO ポー ト 1 ピ ン 1、 アナログ/デジ タ ル/ lcd / csd 30 P1.2 GPIO ポー ト 1 ピ ン 2、 アナログ/デジ タ ル/ lcd / csd 31 P1.3 GPIO ポー ト 1 ピ ン 3、 アナログ/デジ タ ル/ lcd / csd 32 P1.4 GPIO ポー ト 1 ピ ン 4、 アナログ/デジ タ ル/ lcd / csd 33 P1.5 GPIO ポー ト 1 ピ ン 5、 アナログ/デジ タ ル/ lcd / csd 34 P1.6 GPIO ポー ト 1 ピ ン 6、 アナログ/デジ タ ル/ lcd / csd 35 P1.7 GPIO ポー ト 1 ピ ン 7、 アナログ/デジ タ ル/ lcd / csd 36 VDDA P2.0 電源 GPIO 1.71V ~ 5.5V のアナログ ブ ロ ッ ク 電源 37 38 P2.1 GPIO ポー ト 2 ピ ン 1、 アナログ/デジ タ ル/ lcd / csd 39 P2.2 GPIO ポー ト 2 ピ ン 2、 アナログ/デジ タ ル/ lcd / csd / WAKEUP 40 P2.3 GPIO ポー ト 2 ピ ン 3、 アナログ/デジ タ ル/ lcd / csd 文書番号 : 001-97442 Rev. *C 電源 説明 1.71V ~ 5.5V のデジ タ ル ブ ロ ッ ク 電源 リ セ ッ ト 、 ア ク テ ィ ブ LOW ポー ト 5 ピ ン 1、 アナログ/デジ タ ル/ lcd / csd デジ タ ル ブ ロ ッ クのグ ラ ン ド 1.9V ~ 5.5V の無線ブ ロ ッ ク 電源 ア ン テナ シール ド グ ラ ン ド ポー ト 0 ピ ン 0、 アナログ/デジ タ ル/ lcd / csd ポー ト 0 ピ ン 4、 アナログ/デジ タ ル/ lcd / csd ポー ト 2 ピ ン 0、 アナログ/デジ タ ル/ lcd / csd ページ 9 / 45 PRELIMINARY PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト 表 1. CYBL1XX7X ピ ン リ ス ト (QFN パ ッ ケージ ) ( 続き ) ピン 41 名称 P2.4 タ イプ GPIO ポー ト 2 ピ ン 4、 アナログ/デジ タ ル/ lcd / csd 説明 42 P2.5 GPIO ポー ト 2 ピ ン 5、 アナログ/デジ タ ル/ lcd / csd 43 P2.6 GPIO ポー ト 2 ピ ン 6、 アナログ/デジ タ ル/ lcd / csd 44 P2.7 GPIO ポー ト 2 ピ ン 7、 アナログ/デジ タ ル/ lcd / csd 45 VREF REF 1.024V リ フ ァ レ ン ス電圧 46 VDDA P3.0 電源 GPIO 1.71V ~ 5.5V のアナログ ブ ロ ッ ク 電源 47 48 P3.1 GPIO ポー ト 3 ピ ン 1、 アナログ/デジ タ ル/ lcd / csd 49 P3.2 GPIO ポー ト 3 ピ ン 2、 アナログ/デジ タ ル/ lcd / csd 50 P3.3 GPIO ポー ト 3 ピ ン 3、 アナログ/デジ タ ル/ lcd / csd 51 P3.4 GPIO ポー ト 3 ピ ン 4、 アナログ/デジ タ ル/ lcd / csd 52 P3.5 GPIO ポー ト 3 ピ ン 5、 アナログ/デジ タ ル/ lcd / csd 53 P3.6 GPIO ポー ト 3 ピ ン 6、 アナログ/デジ タ ル/ lcd / csd 54 P3.7 GPIO ポー ト 3 ピ ン 7、 アナログ/デジ タ ル/ lcd / csd 55 VSSA グラ ン ド 56 VCCD 電源 57 EPAD グラ ン ド ポー ト 3 ピ ン 0、 アナログ/デジ タ ル/ lcd / csd アナログ ブ ロ ッ クのグ ラ ン ド 安定化 さ れた 1.8V 電源 ; 1.3µF コ ンデンサに接続 QFN パ ッ ケージ用グ ラ ン ド パ ド ル 表 2 は、 CYBL1XX7X デバイ ス (WLCSP パ ッ ケージ ) のピ ン リ ス ト を示 し ます。 表 2. CYBL1XX7X ピ ン リ ス ト (WLCSP パ ッ ケージ ) ピン A1 ピ ン名 NC タ イプ NC 説明 A2 VREF REF A3 VSSA グラ ン ド A4 P3.3 GPIO A5 P3.7 GPIO A6 VSSD グラ ン ド デジ タ ルのグ ラ ン ド A7 VSSA グラ ン ド アナログ グ ラ ン ド 接続禁止 1.024V 基準電圧 アナログ グ ラ ン ド ポー ト 3 ピ ン 3、 アナログ/デジ タ ル/ lcd / csd ポー ト 3 ピ ン 7、 アナログ/デジ タ ル/ lcd / csd A8 VCCD 電源 安定化 さ れた 1.8V 電源電圧、 1µF コ ンデンサに接続 A9 VDDD 電源 1.71V ~ 5.5V のデジ タ ル電源 B1 NB ボールな し B2 P2.3 GPIO B3 VSSA グラ ン ド B4 P2.7 GPIO ポー ト 2 ピ ン 7、 アナログ/デジ タ ル/ lcd / csd B5 P3.4 GPIO ポー ト 3 ピ ン 4、 アナログ/デジ タ ル/ lcd / csd B6 P3.5 GPIO ポー ト 3 ピ ン 5、 アナログ/デジ タ ル/ lcd / csd B7 P3.6 GPIO ポー ト 3 ピ ン 6、 アナログ/デジ タ ル/ lcd / csd B8 XTAL32I/P6.1 クロッ ク 32.768kHz 水晶または外部ク ロ ッ ク入力 B9 XTAL32O/P6.0 クロッ ク 32.768kHz 水晶 C1 NC NC C2 VSSA グラ ン ド 文書番号 : 001-97442 Rev. *C ボールな し ポー ト 2 ピ ン 3、 アナログ/デジ タ ル/ lcd / csd アナログ グ ラ ン ド 接続禁止 アナログ グ ラ ン ド ページ 10 / 45 PRELIMINARY PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト 表 2. CYBL1XX7X ピ ン リ ス ト (WLCSP パ ッ ケージ )( 続き ) ピン C3 ピ ン名 P2.2 タ イプ GPIO ポー ト 2 ピ ン 2、 アナログ/デジ タ ル/ lcd / csd 説明 C4 P2.6 GPIO ポー ト 2 ピ ン 6、 アナログ/デジ タ ル/ lcd / csd C5 P3.0 GPIO ポー ト 3 ピ ン 0、 アナログ/デジ タ ル/ lcd / csd C6 P3.1 GPIO ポー ト 3 ピ ン 1、 アナログ/デジ タ ル/ lcd / csd C7 P3.2 GPIO ポー ト 3 ピ ン 2、 アナログ/デジ タ ル/ lcd / csd C8 XRES リセッ ト C9 P4.0 GPIO D1 NC NC D2 P1.7 GPIO ポー ト 1 ピ ン 7、 アナログ/デジ タ ル/ lcd / csd D3 VDDA 電源 1.71V ~ 5.5V のアナログ電源 D4 P2.0 GPIO ポー ト 2 ピ ン 0、 アナログ/デジ タ ル/ lcd / csd D5 P2.1 GPIO ポー ト 2 ピ ン 1、 アナログ/デジ タ ル/ lcd / csd D6 P2.5 GPIO ポー ト 2 ピ ン 5、 アナログ/デジ タ ル/ lcd / csd D7 VSSD グラ ン ド D8 P4.1 GPIO ポー ト 4 ピ ン 1、 アナログ/デジ タ ル/ lcd / csd D9 P5.0 GPIO ポー ト 5 ピ ン 0、 アナログ/デジ タ ル/ lcd / csd E1 NC NC E2 P1.2 GPIO ポー ト 1 ピ ン 2、 アナログ/デジ タ ル/ lcd / csd E3 P1.3 GPIO ポー ト 1 ピ ン 3、 アナログ/デジ タ ル/ lcd / csd E4 P1.4 GPIO ポー ト 1 ピ ン 4、 アナログ/デジ タ ル/ lcd / csd E5 P1.5 GPIO ポー ト 1 ピ ン 5、 アナログ/デジ タ ル/ lcd / csd E6 P1.6 GPIO ポー ト 1 ピ ン 6、 アナログ/デジ タ ル/ lcd / csd E7 P2.4 GPIO ポー ト 2 ピ ン 4、 アナログ/デジ タ ル/ lcd / csd E8 P5.1 GPIO ポー ト 5 ピ ン 1、 アナログ/デジ タ ル/ lcd / csd E9 VSSD グラ ン ド F1 NC NC F2 VSSD グラ ン ド F3 P0.7 GPIO ポー ト 0 ピ ン 7、 アナログ/デジ タ ル/ lcd / csd F4 P0.3 GPIO ポー ト 0 ピ ン 3、 アナログ/デジ タ ル/ lcd / csd ポー ト 1 ピ ン 0、 アナログ/デジ タ ル/ lcd / csd リ セ ッ ト 、 ア ク テ ィ ブ LOW ポー ト 4 ピ ン 0、 アナログ/デジ タ ル/ lcd / csd 接続禁止 デジ タ ルのグ ラ ン ド 接続禁止 デジ タ ル グ ラ ン ド 接続禁止 デジ タ ル グ ラ ン ド F5 P1.0 GPIO F6 P1.1 GPIO F7 VSSR グラ ン ド 無線ブ ロ ッ ク のグ ラ ン ド F8 VSSR グラ ン ド 無線ブ ロ ッ ク のグ ラ ン ド ポー ト 1 ピ ン 1、 アナログ/デジ タ ル/ lcd / csd F9 VDDR 電源 1.9V ~ 5.5V の無線ブ ロ ッ ク電源 G1 NC NC 接続禁止 G2 P0.6 GPIO ポー ト 0 ピ ン 6、 アナログ/デジ タ ル/ lcd / csd G3 VDDD 電源 1.71V ~ 5.5V のデジ タ ル電源 G4 P0.2 GPIO ポー ト 0 ピ ン 2、 アナログ/デジ タ ル/ lcd / csd G5 VSSD グラ ン ド デジ タ ル グ ラ ン ド G6 VSSR グラ ン ド 無線ブ ロ ッ ク のグ ラ ン ド 文書番号 : 001-97442 Rev. *C ページ 11 / 45 PRELIMINARY PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト 表 2. CYBL1XX7X ピ ン リ ス ト (WLCSP パ ッ ケージ )( 続き ) ピン G7 ピ ン名 VSSR グラ ン ド タ イプ 無線ブ ロ ッ ク のグ ラ ン ド 説明 G8 GANT グラ ン ド ア ン テナ シール ド グ ラ ン ド G9 VSSR グラ ン ド 無線ブ ロ ッ ク のグ ラ ン ド H1 NC NC H2 P0.5 GPIO ポー ト 0 ピ ン 5、 アナログ/デジ タ ル/ lcd / csd H3 P0.1 GPIO ポー ト 0 ピ ン 1、 アナログ/デジ タ ル/ lcd / csd H4 XTAL24O クロッ ク 24MHz 水晶 H5 XTAL24I クロッ ク 24MHz 水晶または外部ク ロ ッ ク入力 H6 VSSR グラ ン ド 無線ブ ロ ッ ク のグ ラ ン ド H7 VSSR グラ ン ド 無線ブ ロ ッ ク のグ ラ ン ド H8 ANT ア ン テナ J1 NC NC J2 P0.4 GPIO ポー ト 0 ピ ン 4、 アナログ/デジ タ ル/ lcd / csd GPIO ポー ト 0 ピ ン 0、 アナログ/デジ タ ル/ lcd / csd 接続禁止 ア ン テナ ピ ン 接続禁止 J3 P0.0 J4 VDDR 電源 1.9V ~ 5.5V の無線ブ ロ ッ ク電源 J7 VDDR 電源 1.9V ~ 5.5V の無線ブ ロ ッ ク電源 J8 未接続 – – I/O サブ シ ス テムは、 デバイ ス内の リ ソ ースへ GPIO を配線する高速ス イ ッ チのグループ である高速 I/O マ ト リ ッ ク ス (HSIOM) か ら な り ます。 リ ソ ースは CapSense、 TCPWM、 I2C、 SPI、 UART、 LCD です。 HSIOM_PORT_SELx は GPIO の配線を制御する 32 ビ ッ ト 幅レ ジ ス タ です。 各レ ジ ス タ は 1 つのポー ト を制御 し 、 4 つの専用ビ ッ ト はポー ト 内の各 GPIO に割 り 当て ら れます。 こ れによ り 、 GPIO 配線は表 3 に示すよ う に 16 ま での異な るオプ シ ョ ンから 選択で き ます。 表 3. HSIOM ポー ト 設定 値 説明 0 フ ァ ームウ ェ アで制御 さ れる GPIO 1 予約済み 2 予約済み 3 予約済み 4 ピ ンは CSD 検知ピ ン 5 ピ ンは CSD シール ド ピ ン 6 ピ ンが AMUXA に接続 さ れる 7 ピ ンが AMUXB に接続 さ れる 8 ピ ン特有のア ク テ ィ ブ機能 #0 9 ピ ン特有のア ク テ ィ ブ機能 #1 10 ピ ン特有のア ク テ ィ ブ機能 #2 11 予約済み 12 ピ ンは LCD コ モ ン ピ ン 13 ピ ンは LCD セグ メ ン ト ピ ン 14 ピ ン特有のデ ィ ープ ス リ ープ機能 #0 15 ピ ン特有のデ ィ ープ ス リ ープ機能 #1 文書番号 : 001-97442 Rev. *C ページ 12 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY 表 4 に異な る GPIO ピ ンのペ リ フ ェ ラル機能のオプ シ ョ ン を示 し ます。 表 4. ポー ト ピ ン接続 [1] デジ タ ル ピ ン名 アナ ログ – GPIO ア ク テ ィ ブ #0 TCPWM0_P[3] ア ク テ ィ ブ #1 SCB1_UART_RX[1] ア ク テ ィ ブ #2 P0.0 P0.1 – GPIO TCPWM0_N[3] SCB1_UART_TX[1] – P0.3 – GPIO TCPWM1_N[3] SCB1_UART_CTS[1] – P0.4 – GPIO TCPWM1_P[0] SCB0_UART_RX[1] EXT_CLK[0]/ ECO_OUT[0] SCB0_I2C_SDA[1] SCB0_SPI_MOSI[1] P0.5 – GPIO TCPWM1_N[0] SCB0_UART_TX[1] – SCB0_I2C_SCL[1] SCB0_SPI_MISO[1] P0.6 – GPIO TCPWM2_P[0] SCB0_UART_RTS[1] – SWDIO[0] SCB0_SPI_SS0[1] P0.7 – GPIO TCPWM2_N[0] SCB0_UART_CTS[1] – SWDCLK[0] SCB0_SPI_SCLK[1] P1.0 – GPIO TCPWM0_P[1] – – – WCO_OUT[2] P1.1 – GPIO TCPWM0_N[1] – – – SCB1_SPI_SS1 P1.2 – GPIO TCPWM1_P[1] – – – SCB1_SPI_SS2 P1.3 – GPIO TCPWM1_N[1] – – – SCB1_SPI_SS3 P1.4 – GPIO TCPWM2_P[1] SCB0_UART_RX[0] – SCB0_I2C_SDA[0] SCB0_SPI_MOSI[1] P1.5 – GPIO TCPWM2_N[1] SCB0_UART_TX[0] – SCB0_I2C_SCL[0] SCB0_SPI_MISO[1] P1.6 – GPIO TCPWM3_P[1] SCB0_UART_RTS[0] – – SCB0_SPI_SS0[1] P1.7 – GPIO TCPWM3_N[1] SCB0_UART_CTS[0] – – SCB0_SPI_SCLK[1] P2.0 – GPIO – – – – SCB0_SPI_SS1 P2.1 – GPIO – – – – SCB0_SPI_SS2 P2.2 – GPIO – – – ウェ イクアッ プ SCB0_SPI_SS3 P2.3 – GPIO – – – – WCO_OUT[1] P2.4 – GPIO – – – – – – GPIO – – – – – – GPIO – – – – – – GPIO – – EXT_CLK[1]/ ECO_OUT[1] – – – SCB0_I2C_SDA[2] – – GPIO P2.5 P2.6 P2.7 – デ ィ ープ ス リ ープ #0 デ ィ ープ ス リ ープ #1 SCB1_I2C_SDA[1] SCB1_SPI_MOSI[1] SCB1_I2C_SCL[1] SCB1_SPI_MISO[1] SCB1_SPI_SCLK[1] P3.0 SARMUX_0 GPIO TCPWM0_P[2] SCB0_UART_RX[2] P3.1 SARMUX_1 GPIO TCPWM0_N[2] SCB0_UART_TX[2] – SCB0_I2C_SCL[2] P3.2 SARMUX_2 GPIO TCPWM1_P[2] SCB0_UART_RTS[2] – – – P3.3 SARMUX_3 GPIO TCPWM1_N[2] SCB0_UART_CTS[2] – – – P3.4 SARMUX_4 GPIO TCPWM2_P[2] SCB1_UART_RX[2] – SCB1_I2C_SDA[2] – P3.5 SARMUX_5 GPIO TCPWM2_N[2] SCB1_UART_TX[2] – SCB1_I2C_SCL[2] – P3.6 SARMUX_6 GPIO TCPWM3_P[2] SCB1_UART_RTS[2] – – – P3.7 SARMUX_7 GPIO TCPWM3_N[2] SCB1_UART_CTS[2] – – WCO_OUT[0] P4.0 CMOD GPIO TCPWM0_P[0] SCB1_UART_RTS[0] – – SCB1_SPI_MOSI[0] P4.1 CTANK GPIO TCPWM0_N[0] SCB1_UART_CTS[0] – – SCB1_SPI_MISO[0] 注: 1. SCB が一つ し かないデバイ スは、 SCB1 に対応する ピ ン を使用 し て く だ さ い。 文書番号 : 001-97442 Rev. *C ページ 13 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY 表 4. ポー ト ピ ン接続 [1] ( 続き ) デジ タ ル ピ ン名 アナ ログ GPIO – GPIO ア ク テ ィ ブ #0 TCPWM3_P[0] ア ク テ ィ ブ #1 SCB1_UART_RX[0] ア ク テ ィ ブ #2 EXTPA_EN – GPIO TCPWM3_N[0] SCB1_UART_TX[0] EXT_CLK[2]/ ECO_OUT[2] SCB1_I2C_SCL[0] SCB1_SPI_SCLK[0] P6.0_XTAL32O – GPIO – – – – – P6.1_XTAL32I – GPIO – – – – – P5.0 P5.1 デ ィ ープ ス リ ープ #0 デ ィ ープ ス リ ープ #1 SCB1_I2C_SDA[0] SCB1_SPI_SS0[0] 電源 PRoC BLE は、 デジ タ ル ブ ロ ッ クの電源 (VDDD)、 アナログ ブ ロ ッ クの電源 (VDDA)、 無線ブ ロ ッ クの電源 (VDDR) ピ ンに直接 接続する こ と で電圧範囲 1.9V ~ 5.5V のバ ッ テ リ から 電源供給 する こ と がで き ます。デバイ スの内部 LDO は電源電圧を ブ ロ ッ ク毎に必要な電圧レ ベルに調整 し ます。 デバイ スは ノ イ ズ分離 のために、 デジ タ ル回路用 と 無線回路用に個別のレギ ュ レー タ を備え ています。 アナロ グ回路はアナロ グ電源 (VDDA) 入力か ら直接電源供給 さ れます。 デバイ スは、 消費電力を最小限にす る ためにデ ィ ープ ス リ ープ と ハ イ バネー ト モー ド 用に個別の レギ ュ レー タ を使用 し ています。 無線ブ ロ ッ ク は 1.9V 以下で 動作を停止 し ますが、 デバイ スは 1.71V ま での電圧で機能 し 続 けます。 バイパス コ ンデンサは VDDx (x=A、 D または R) から グ ラ ン ド に接続する必要があ り ます。 この周波数範囲でのシ ス テムの標 準的な実装 と し て、 1µF レ ン ジの コ ンデンサ と それよ り 小 さ い コ ンデンサ ( 例えば 0.1µF) を並列に配置 し ます。 こ れら が単に 経験則であ り 、 重要なア プ リ ケーシ ョ ンに対 し ては、 最適なバ イパス を得る ために、 設計の際には PCB レ イ アウ ト 、 リ ー ド イ ン ダ ク タ ン ス、 寄生静電容量を シ ミ ュ レー ト する必要があ り ます。 電源供給 バイパス コ ンデンサ VDDD 各ピ ンに 0.1µF のセ ラ ミ ッ ク コ ンデンサ と 1µF ~ 10µF バルク コ ンデンサ VDDA 各ピ ンに 0.1µF のセ ラ ミ ッ ク コ ンデンサ と 1µF ~ 10µF バルク コ ンデンサ VDDR 各ピ ンに 0.1µF のセ ラ ミ ッ ク コ ンデンサ と 1µF ~ 10µF バルク コ ンデンサ VCCD VCCD ピ ンに 1.3µF のセ ラ ミ ッ ク コ ンデンサ VREF ( 任意 ) 1 ~ 10µF のコ ンデンサで内部バン ド ギ ャ ッ プ をバイパス 低消費電力モー ド PRoC BLE PRoC BLE は 5 つの電力モー ド に対応 し ています。 シ ス テ ム状態の詳細につい ては、 表 5 を 参照 し て く だ さ い。 PRoC BLEデバイ スはス ト ッ プ モー ド で電流消費が最小にな り ます。 デバイ スのス ト ッ プ モー ド から の復帰は、 XRES または WAKEUP ピ ン を介 し て シ ス テム リ セ ッ ト と 共に行われます。 ハイバネー ト モー ド では SRAM デー タ を保持 し 、 デ ィ ープ ス リ ープ モー ド ではシ ス テム全体の状態を維持す る こ と がで き ます。 表 5 に異な る電力モー ド と ア ク テ ィ ブ なペ リ フ ェ ラルを 示 し ます。 表 5. パワー モー ド シ ス テム ス テー タ ス 消費 電流 コ ー ド 実行 使用可能な デジ タ ル ペ リ フ ェ ラル 使用可能な アナログ ペ リ フ ェ ラル 使用可能な クロッ ク ソ ース ウェ イク アップ ソ ース ウェ イク アップ 時間 アクテ ィ ブ MHz 毎に 850µA + 260µA[2] 有 すべて すべて すべて – – ス リ ープ 1.1mA (3MHz 時 ) なし すべて すべて すべて 任意の割 り 込み ソ ース 0 デ ィ ープ ス リ ープ 1.5μA なし 25μs ハイバネー ト 150nA なし GPIO、 WDT、 I2C/SPI リ ン ク層 GPIO パワー モー ド スト ップ 60nA なし WDT、 LCD、 POR、 BOD I2C/SPI、 リ ン ク層 なし なし POR、 BOD なし WCO、 ILO なし なし ウェ イクアップ ピ ン、 XRES 0.7ms 2.2ms 注: 2. CPU サブ シ ス テムについて 文書番号 : 001-97442 Rev. *C ページ 14 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY 図 5 に 56-QFN パ ッ ケージの標準的なシ ス テム ア プ リ ケーシ ョ ンの接続図を示 し ます。 図 5. PRoC BLE ア プ リ ケーシ ョ ン図 VDDA C1 1.3 uF 1.0 C4 24pF 18 pF U1 2 EPAD VCCD VSSA P3.7 P3.6 P3.5 P3.4 P3.3 P3.2 P3.1 P3.0 VDDA VREF P2.7 P2.6 Y2 1 VDDD 1 2 ANTENNA VDDR 1 2 C6 L1 PRoC BLE 56-QFN VDDR P2.5 P2.4 P2.3 P2.2 P2.1 P2.0 VDDA P1.7 P1.6 P1.5 P1.4 P1.3 P1.2 P1.1 42 41 40 39 38 37 36 35 34 33 32 31 30 29 VDDA 15 16 17 18 19 20 21 22 23 24 25 26 27 28 C5 VDDD XTAL32O/P6.0 XTAL32I/P6.1 XRES P4.0 P4.1 P5.0 P5.1 VSS VDDR GANT1 ANT GANT2 VDDR VDDR XTAL24I XTAL24O VDDR P0.0 P0.1 P0.2 P0.3 VDDD P0.4 P0.5 P0.6 P0.7 P1.0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 32.768KHz 57 56 55 54 53 52 51 50 49 48 47 46 45 44 43 C3 47pF 36 pF C2 1.0 uF 1 VDDD 2 3 Y1 24MHz 4 SWDIO SWDCLK VDDR 文書番号 : 001-97442 Rev. *C ページ 15 / 45 PRELIMINARY 開発サポー ト CYBL1XX7X フ ァ ミ リ には、 ユーザーの開発プ ロ セス を支援す る豊富な ド キ ュ メ ン ト 、開発ツールおよびオン ラ イ ン リ ソ ース が 用 意 さ れ て い ま す。 詳 細 に つ い て は www.cypress.com/procble を ご覧 く だ さ い。 ド キュ メ ン ト CYBL1XX7X ユーザーが疑問点に対する答え を素早 く 見つける こ と がで き る よ う に、 ド キ ュ メ ン ト 一式が用意 さ れています。 重要な ド キ ュ メ ン ト を本節に リ ス ト ア ッ プ し ます。 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト テ ク ニ カル リ フ ァ レ ン ス マニ ュ アル (TRM): TRM はすべての ペ リ フ ェ ラル機能を詳 し く 説明 し 、 レ ジス タ レ ベルの説明も し ます。こ の ド キ ュ メ ン ト はアーキテ ク チ ャ TRM と レ ジ ス タ TRM に 2 分 さ れています。 オン ラ イ ン 印刷 さ れた ド キ ュ メ ン ト のほかに、 ユーザーは、 サ イ プ レ ス フ ォ ー ラ ムによ っ て 24 時間 365 日、 世界中の他のユーザーや 専門家 と 接触する こ と がで き ます。 ツール コ ンポーネ ン ト デー タ シー ト : PSoC Creator の コ ンポーネ ン ト は、API を使用 し てハー ド ウ ェ アの抽象化を実現 し 、ペ リ フ ェ ラ ルの動作を設定お よ び制御 し ま す。 コ ン ポーネ ン ト デー タ シー ト では、 コ ンポーネ ン ト の機能、 その使用方法 と 動作の詳 細、 API の説明 と 電気的仕様について説明 し ています。 こ れは 開発中に使用 さ れる主要な ド キ ュ メ ン ト です。 コ ンポーネ ン ト はデバイ ス上のペ リ フ ェ ラル ( タ イ マー、 I2C、 UART な ど ) ま たは高位のシ ス テム機能 (BLE コ ンポーネ ン ト な ど ) と な り ま す。 業界標準のコ ア、 プ ログ ラ ミ ングおよびデバ ッ ギング イ ン タ ー フ ェ ース を備えた CYBL1XX7X フ ァ ミ リ は、開発ツール エ コ シ ス テムの一部です。 ア プ リ ケーシ ョ ン ノ ー ト : ア プ リ ケーシ ョ ン ノ ー ト は様々なデ バイ ス機能の使用方法を理解する手助けを し ます。 シ ス テム設 計の様々な課題の対応に関する ガ イ ド にな り ます。 サ イ プ レ ス は市場投入 ま で の時間 を 短縮 す る た め に キ ッ ト ポ ー ト フ ォ リ オ を 提 供 し て い ま す。 詳 細 に つ い て は www.cypress.com/procble を ご覧 く だ さ い。 文書番号 : 001-97442 Rev. *C 革新的で使いやすい PSoC Creator IDE、サポー ト さ れるサー ド パーテ ィ のコ ンパイ ラ、 プ ログ ラ マおよびデバ ッ ガの最新情報 に つ い て は、 サ イ プ レ ス の ウ ェ ブ サ イ ト www.cypress.com/go/psoccreator を ご覧 く だ さ い。 キッ ト ページ 16 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY 電気的仕様 長時間にわた っ て絶対最大条件下に置 く と デバイ スの信頼性に 影響する可能性があ り ます。 本節では電気的仕様の詳細を説明 し ます。 CYBL1XX7X デバイ スの絶対最大定格を表 6 ~表 50 に示 し ます。 絶対最大条件を 超えて使用する と デバイ スに恒久的なダ メ ージ を与え る可能性 があ り ます。 最大保管温度は JEDEC 標準「JESD22-A103、High Temperature Storage Life」 に準拠 し た 150°C です。 絶対最大条件以下で使 用 し ている場合で も 標準的な動作条件を超え る と 、 デバイ スが 仕様に従っ て動作 し ない可能性があ り ます。 絶対最大定格 表 6. 絶対最大定格 仕様 ID# パラ メ ー タ ー 説明 Min Typ Max 単位 詳細/ 条件 SID1 VDDD_ABS VSS を基準 と し たアナロ グ ブ ロ ッ ク、 デジ タ ル ブ ロ ッ ク または無線ブ ロ ッ ク の電源 (VSSD = VSSA) –0.5 – 6 V 絶対定格 SID2 VCCD_ABS VSSD を基準 と し た直接デジ タ ル コ ア 電圧入力 –0.5 – 1.95 V 絶対定格 SID3 VGPIO_ABS GPIO 電圧 –0.5 – VDD + 0.5 V 絶対定格 SID4 IGPIO_ABS GPIO 毎の最大電流 –25 – 25 mA 絶対定格 SID5 IGPIO_injection GPIO 注入電流、 VIH > VDDD の場合は Max、 VIL < VSS の場合は Min –0.5 – 0.5 mA 絶対定格、 1 ピ ン当た り に注入 さ れる電流 BID57 ESD_HBM 静電気放電 ( 人体モデル ) – – V – BID58 ESD_CDM 静電気放電 ( デバイ ス帯電モデル ) 500 – – V – BID61 LU ラ ッ チア ッ プ時のピ ン電流 –200 – 200 mA – Min Typ Max 単位 詳細/ 条件 送信部がア イ ド ル時の受信感度 – –89 – dBm – RXS、 IDLE 送信部がア イ ド ル時の受信感度 ( バラ ン損失を除 く ) – –91 – dBm 設計シ ミ ュ レーシ ョ ン で保証 SID341 RXS、 DIRTY ダーテ ィ 信号に対する受信感度 – –87 –70 dBm RF-PHY 仕様 (RCV-LE/CA/01/C) SID342 RXS、 HIGHGAIN ハイ ゲ イ ン モー ド での、 送信部が ア イ ド ル時の受信感度 – –91 – dBm SID343 PRXMAX 最大入力電力 –10 –1 – dBm RF-PHY 仕様 (RCV-LE/CA/06/C) SID344 CI1 同一チ ャ ネル干渉、 希望信号 ‒67dBm、 干渉信号が FRX – 9 21 dB RF-PHY 仕様 (RCV-LE/CA/03/C) SID345 CI2 隣接チ ャ ネル干渉、 希望信号 –67dBm、 干渉信号が FRX ±1MHz – 3 15 dB RF-PHY 仕様 (RCV-LE/CA/03/C) 2200[3 ] BLE サブ シ ス テム 表 7. BLE サブ シス テム 仕様 ID# パラ メ ー タ ー 説明 RF レ シーバーの仕様 SID340 SID340A – 注: 3. こ れは RF ピ ン (ANT、 XTALI、 XTALO) に適用 さ れません。 RF ピ ン (ANT、 XTALI、 XTALO) は 500V HBM レ ベルで試験 さ れています。 文書番号 : 001-97442 Rev. *C ページ 17 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY 表 7. BLE サブ シス テム ( 続き ) 仕様 ID# パラ メ ー タ ー 説明 Min Typ Max 単位 詳細/ 条件 SID346 CI3 隣接チ ャ ネル干渉、 希望信号 –67dBm、 干渉信号が FRX ± 2MHz – –29 – dB RF-PHY 仕様 (RCV-LE/CA/03/C) SID347 CI4 隣接チ ャ ネル干渉、 希望信号 –67dBm、 干渉信号が ≥ FRX ± 3MHz – –39 – dB RF-PHY 仕様 (RCV-LE/CA/03/C) SID348 CI5 隣接チ ャ ネル干渉、 希望信号 –67dBm、 干渉信号がイ メ ージ周波数 (FIMAGE) – –20 – dB RF-PHY 仕様 (RCV-LE/CA/03/C) SID349 CI6 隣接チ ャ ネル干渉、 希望信号レ ベル –67dBm、 干渉信号がイ メ ージ周波数 (FIMAGE ±1MHz) – –30 – dB RF-PHY 仕様 (RCV-LE/CA/03/C) SID350 OBB1 帯域外ブ ロ ッ キング、 希望信号 –67dBm、 干渉信号が F = 30MHz ~ 2000MHz –30 –27 – dBm RF-PHY 仕様 (RCV-LE/CA/04/C) SID351 OBB2 帯域外ブ ロ ッ キング、 希望信号が –67dBm、 干渉信号が F = 2,003 ~ 2,399MHz –35 –27 – dBm RF-PHY 仕様 (RCV-LE/CA/04/C) SID352 OBB3 帯域外ブ ロ ッ キング、 希望信号レ ベル –67dBm、 干渉信号が F = 2,484MHz ~ 2,997MHz –35 –27 – dBm RF-PHY 仕様 (RCV-LE/CA/04/C) SID353 OBB4 帯域外ブ ロ ッ キング、 希望信号 –67dBm、 干渉信号が F = 3,000MHz ~ 12,750MHz –30 –27 – dBm RF-PHY 仕様 (RCV-LE/CA/04/C) SID354 IMD 相互変調特性 希望信号レ ベル –64dBm、 1Mbps の BLE; 3 番目、 4 番目 と 5 番目のオ フ セ ッ ト チ ャ ネル –50 – – dBm RF-PHY 仕様 (RCV-LE/CA/05/C) SID355 RXSE1 受信部のス プ リ ア ス発射 30MHz ~ 1.0GHz – – –57 dBm 100kHz 測定帯域幅 ETSI EN300 328 V1.8.1 SID356 RXSE2 受信部ス プ リ ア ス発射 1.0GHz ~ 12.75GHz – – –47 dBm 1MHz 測定帯域幅 ETSI EN300 328 V1.8.1 RF ト ラ ン ス ミ ッ タ 仕様 SID357 TXP、 ACC RF パワー精度 – ±4 – dB – SID358 TXP、 RANGE 送信電力制御範囲 – 20 – dB – SID359 TXP、 0dBm 送信電力、 0dB ゲ イ ン設定 (PA7) – 0 – dBm – SID360 TXP、 MAX 送信電力、 最大出力設定 (PA10) – 3 – dBm – SID361 TXP、 MIN 送信電力、 最小出力設定 (PA1) – –18 – dBm – SID362 F2AVG 10101010 パ タ ーンの平均周波数偏移 185 – – kHz RF-PHY 仕様 (TRM-LE/CA/05/C) SID363 F1AVG 11110000 パ タ ーンの平均周波数偏移 225 250 275 kHz RF-PHY 仕様 (TRM-LE/CA/05/C) 文書番号 : 001-97442 Rev. *C ページ 18 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY 表 7. BLE サブ シス テム ( 続き ) 仕様 ID# パラ メ ー タ ー 説明 Min Typ Max 0.8 – – 単位 詳細/ 条件 RF-PHY 仕様 (TRM-LE/CA/05/C) SID364 EO ア イ開口 = ∆F2AVG/∆F1AVG SID365 FTX、 ACC 周波数の精度 –150 – 150 kHz RF-PHY 仕様 (TRM-LE/CA/06/C) SID366 FTX、 MAXDR 最大周波数 ド リ フ ト –50 – 50 kHz RF-PHY 仕様 (TRM-LE/CA/06/C) SID367 FTX、 INITDR 初期周波数 ド リ フ ト –20 – 20 kHz RF-PHY 仕様 (TRM-LE/CA/06/C) SID368 FTX、 DR 最大 ド リ フ ト 率 –20 – 20 kHz/ 50µs RF-PHY 仕様 (TRM-LE/CA/06/C) SID369 IBSE1 2MHz オ フ セ ッ ト での帯域内ス プ リ アス 発射 – – –20 dBm RF-PHY 仕様 (TRM-LE/CA/03/C) SID370 IBSE2 3MHz 以上オ フ セ ッ ト での帯域内 ス プ リ ア ス発射 – – –30 dBm RF-PHY 仕様 (TRM-LE/CA/03/C) SID371 TXSE1 送信ス プ リ ア ス発射 ( 平均 )、 < 1.0GHz – – –55.5 dBm FCC-15.247 SID372 TXSE2 送信ス プ リ ア ス発射 ( 平均 )、 > 1.0GHz – – –41.5 dBm FCC-15.247 受信時電流/通常モー ド – 18.7 – mA – 通常モー ド での受信電流 – 16.4 – mA RF 電流仕様 SID373 IRX SID373A IRX_RF VDDR での測定 SID374 IRX、 HIGHGAIN ハイ ゲ イ ン モー ド での受信電流 – 21.5 – mA – SID375 ITX、 3dBm 3dBm 設定での TX 電流 (PA10) – 20 – mA – SID376 ITX、 0dBm 0dBm 設定での TX 電流 (PA7) – 16.5 – mA – SID376A ITX_RF、 0dBm 0dBm 設定での TX 電流 (PA7) – 15.6 – mA VDDR での測定 SID376B ITX_RF、 0dBm 0dBm 設定での TX 電流 ( バラ ン損失を 除く ) – 14.2 – mA 設計シ ミ ュ レーシ ョ ン で保証 SID377 ITX、 -3dBm –3dBm 設定での TX 電流 (PA4) – 15.5 – mA – SID378 ITX、 -6dBm –6dBm 設定時の TX 電流 (PA3) – 14.5 – mA – SID379 ITX、 -12dBm –12dBm 設定での TX 電流 (PA2) – 13.2 – mA – SID380 ITX、 -18dBm –18dBm 設定での TX 電流 (PA1) – 12.5 – mA – SID380A Iavg_1sec、 0dBm BLE 接続間隔が 1 秒時の平均電流 – 17.1 – µA TXP: 0dBm ; ±20ppm のマス タ ー/ス レーブ ク ロ ッ ク の精度 SID380B Iavg_4sec、 0dBm BLE 接続間隔が 4 秒時の平均電流 – 6.1 – µA TXP: 0dBm ; ±20ppm のマス タ ー/ス レーブ ク ロ ッ ク の精度 2400 – 2482 MHz – 無線部一般仕様 SID381 FREQ 無線動作周波数 SID382 CHBW チ ャ ネル間隔 – 2 – MHz – SID383 DR 無線伝送速度 – 1000 – kbps – SID384 IDLE2TX BLE 無線ア イ ド ルか ら BLE 無線 TX へ の遷移時間 – 120 140 µs – 文書番号 : 001-97442 Rev. *C ページ 19 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY 表 7. BLE サブ シス テム ( 続き ) 仕様 ID# SID385 説明 Min Typ Max 単位 詳細/ 条件 BLE 無線ア イ ド ルか ら BLE 無線 RX へ の遷移時間 – 75 120 µs – パラ メ ー タ ー IDLE2RX RSSI 仕様 SID386 RSSI、 ACC RSSI 精度 – ±5 – dB – SID387 RSSI、 RES RSSI 分解能 – 1 – dB – SID388 RSSI、 PER RSSI サン プ リ ング周期 – 6 – µs – デバイ ス レ ベル仕様 特記のない限 り 、 すべての仕様は –40°C TA 85°C お よび TJ 100°C の条件で有効です。 仕様は注記 し た場合を除いて 1.71V ~ 5.5V において有効です。 表 8. DC 仕様 仕様 ID# パラ メ ー タ ー 説明 Min Typ Max 単位 備考/ 条件 SID6 VDD 電源電圧 (VDDA = VDDD = VDD) 1.8 – 5.5 V レギ ュ レー タ が有効 SID7 VDD 安定化 さ れない電源電圧 (VDDA = VDDD = VDD) 1.71 1.8 1.89 V SID8 VDDR 無線ブ ロ ッ ク の電源電圧 ( 無線機能が有効 ) 1.9 – 5.5 V 内部で安定化 さ れない 電源 – SID8A VDDR 無線ブ ロ ッ ク の電源電圧 ( 無線機能が無効 ) 1.71 – 5.5 V – SID9 VCCD デジ タ ル レギ ュ レー タ 出力電圧 ( コ ア ロジ ッ ク用 ) – 1.8 – V – SID10 CVCCD デジ タ ル レギ ュ レー タ 出力 バイパス コ ンデンサ 1 1.3 1.6 µF X5R セ ラ ミ ッ ク また はこ れよ り 良質のも の ア ク テ ィ ブ モー ド 、 VDD = 1.71V ~ 5.5V SID13 IDD3 フ ラ ッ シ ュから 実行 ; CPU 速度が 3MHz – 2.1 – mA T = 25°C、 VDD = 3.3V SID14 IDD4 フ ラ ッ シ ュから 実行 ; CPU 速度が 3MHz – – – mA T = –40°C ~ 85°C SID15 IDD5 フ ラ ッ シ ュから 実行 ; CPU 速度が 6MHz – 2.5 – mA T = 25°C、 VDD = 3.3V SID16 IDD6 フ ラ ッ シ ュから 実行 ; CPU 速度が 6MHz – – – mA T = –40°C ~ 85°C SID17 IDD7 フ ラ ッ シ ュから 実行 ; CPU 速度が 12MHz – 4 – mA T = 25°C、 VDD = 3.3V SID18 IDD8 フ ラ ッ シ ュから 実行 ; CPU 速度が 12MHz – – – mA T = –40°C ~ 85°C SID19 IDD9 フ ラ ッ シ ュから 実行 ; CPU 速度が 24MHz – 7.1 – mA T = 25°C、 VDD = 3.3V SID20 IDD10 フ ラ ッ シ ュから 実行 ; CPU 速度が 24MHz – – – mA T = –40°C ~ 85°C SID21 IDD11 フ ラ ッ シ ュから 実行 ; CPU 速度が 48MHz – 13.4 – mA T = 25°C、 VDD = 3.3V SID22 IDD12 フ ラ ッ シ ュから 実行 ; CPU 速度が 48MHz – – – mA T = –40°C ~ 85°C – – – mA T = 25°C、 VDD = 3.3V、 SYSCLK = 3MHz – – – mA T = 25°C、 VDD = 3.3V、 SYSCLK = 3MHz ス リ ープ モー ド 、 VDD = 1.8V ~ 5.5V SID23 IDD13 IMO が有効 ス リ ープ モー ド 、 VDD と VDDR = 1.9V ~ 5.5V SID24 IDD14 ECO が有効 文書番号 : 001-97442 Rev. *C ページ 20 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY 表 8. DC 仕様 ( 続き ) 仕様 ID# パラ メ ー タ ー 説明 Min Typ Max 単位 備考/ 条件 デ ィ ープ ス リ ープ モー ド 、 VDD = 1.8V ~ 3.6V SID25 IDD15 WCO が有効の WDT – 1.5 – µA T = 25°C、 VDD = 3.3V SID26 IDD16 WCO が有効の WDT – – – µA T = –40°C ~ 85°C デ ィ ープ ス リ ープ モー ド 、 VDD = 3.6V ~ 5.5V SID27 IDD17 WCO が有効の WDT – – – µA T = 25°C、 VDD = 5V SID28 IDD18 WCO が有効の WDT – – – µA T = –40°C ~ 85°C WCO が有効の WDT – – – µA T = 25°C WCO が有効の WDT – – – µA T = –40°C ~ 85°C デ ィ ープ ス リ ープ モー ド 、 VDD = 1.71V ~ 1.89V ( レギ ュ レー タ をバイパス ) SID29 IDD19 SID30 IDD20 ハイバネー ト モー ド 、 VDD = 1.8V ~ 3.6V SID37 IDD27 GPIO と リ セ ッ ト がア ク テ ィ ブ – 150 – nA T = 25°C、 VDD = 3.3V SID38 IDD28 GPIO と リ セ ッ ト がア ク テ ィ ブ – – – nA T = –40°C ~ 85°C ハイバネー ト モー ド 、 VDD = 3.6V ~ 5.5V SID39 IDD29 GPIO と リ セ ッ ト がア ク テ ィ ブ – – – nA T = 25°C、 VDD = 5V SID40 IDD30 GPIO と リ セ ッ ト がア ク テ ィ ブ – – – nA T = –40°C ~ 85°C – – – nA T = 25°C – – – nA T = –40°C ~ 85°C ハイバネー ト モー ド 、 VDD = 1.71V ~ 1.89V ( レギ ュ レー タ をバイパス ) SID41 IDD31 GPIO と リ セ ッ ト がア ク テ ィ ブ SID42 IDD32 GPIO と リ セ ッ ト がア ク テ ィ ブ ス ト ッ プ モー ド 、 VDD = 1.8V ~ 3.6V SID43 IDD33 ス ト ッ プ モー ド 電流 (VDD) – 20 – nA T = 25°C、 VDD = 3.3V SID44 IDD34 ス ト ッ プ モー ド 電流 (VDDR) – 40 –- nA T = 25°C、 VDDR = 3.3V SID45 IDD35 ス ト ッ プ モー ド 電流 (VDD) – – – nA T = –40°C ~ 85°C SID46 IDD36 ス ト ッ プ モー ド 電流 (VDDR) – – – nA T = –40°C ~ 85°C、 VDDR = 1.9V ~ 3.6V ス ト ッ プ モー ド 、 VDD = 3.6V ~ 5.5V SID47 IDD37 ス ト ッ プ モー ド 電流 (VDD) – – – nA T = 25°C、 VDD = 5V SID48 IDD38 ス ト ッ プ モー ド 電流 (VDDR) – – – nA T = 25 ℃、 VDDR = 5V SID49 IDD39 ス ト ッ プ モー ド 電流 (VDD) – – – nA T = –40°C ~ 85°C SID50 IDD40 ス ト ッ プ モー ド 電流 (VDDR) – – – nA T = –40°C ~ 85°C – – – nA T = 25°C – – – nA T = –40°C ~ 85°C ス ト ッ プ モー ド 、 VDD = 1.71V ~ 1.89V ( レギ ュ レー タ をバイパス ) SID51 IDD41 ス ト ッ プ モー ド 電流 (VDD) SID52 IDD42 ス ト ッ プ モー ド 電流 (VDD) 文書番号 : 001-97442 Rev. *C ページ 21 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY 表 9. AC 仕様 仕様 ID# パ ラ メ ー タ ー 説明 Min 詳細/ 条件 1.71 V VDD 5.5 V Typ Max 単位 DC – 48 MHz 0 – µs 特性評価で保証 – 25 µs 24MHz の IMO。 特性評価で保証 SID53 FCPU SID54 TSLEEP ス リ ープ モー ド か らの復帰時間 – SID55 TDEEPSLEEP デ ィ ープ ス リ ープ モー ド からの 復帰時間 – SID56 THIBERNATE ハイバネー ト モー ド か らの復帰時間 – – 0.7 ms 特性評価で保証 SID57 TSTOP ス ト ッ プ モー ド か らの復帰時間 – – 2.2 ms 特性評価で保証 Min Typ Max 単位 0.7 × VDD – – V CMOS 入力 – – 0.3 × VDD V CMOS 入力 CPU 周波数 GPIO 表 10. GPIO の DC 仕様 仕様 ID# パ ラ メ ー タ ー 説明 SID58 VIH 入力電圧 HIGH レ ベル閾値 SID59 VIL 入力電圧 LOW 閾値 備考/ 条件 SID60 VIH LVTTL 入力、 VDD < 2.7V 0.7 × VDD – - V – SID61 VIL LVTTL 入力、 VDD < 2.7V – – 0.3 × VDD V – SID62 VIH LVTTL 入力、 VDD ≥ 2.7V 2.0 – - V – SID63 VIL LVTTL 入力、 VDD ≥ 2.7V – – 0.8 V – VDD= 3.3V の時、IOH = 4mA SID64 VOH HIGH レ ベル出力電圧 VDD – 0.6 – – V SID65 VOH HIGH レ ベル出力電圧 VDD – 0.5 – – V VDD= 1.8V の時、 IOH = 1mA SID66 VOL LOW レ ベル出力電圧 – – 0.6 V VDD= 3.3V の時、 IOL = 8mA SID67 VOL LOW レ ベル出力電圧 – – 0.6 V VDD= 1.8V の時、 IOL = 4mA SID68 VOL LOW レ ベル出力電圧 – – 0.4 V SID69 RPULLUP プルア ッ プ抵抗 3.5 5.6 8.5 kΩ VDD = 3.3V の時、IOL = 3mA – SID70 RPULLDOWN プルダウン抵抗 3.5 5.6 8.5 kΩ – SID71 IIL 入力 リ ー ク電流 ( 絶対値 ) – – 2 nA SID72 IIL_CTBM CTBm 入力ピ ン上の入力 リ ー ク電流 – – 4 nA SID73 CIN 入力静電容量 – – 7 SID74 VHYSTTL 入力 ヒ ス テ リ シ ス LVTTL 25 40 SID75 VHYSCMOS 入力 ヒ ス テ リ シ ス CMOS 0.05 × VDD – – mV – SID76 IDIODE 保護ダ イ オー ド を通る VDD / VSS への電流 – – 100 µA – SID77 ITOT_GPIO ソ ース またはチ ッ プのシ ン ク 電流の 合計最大値 – – 200 mA – 25°C、 VDD = 3.3V – pF mV – VDD > 2.7V 注: 4. VIH は VDD + 0.2V を超え てはいけません。 文書番号 : 001-97442 Rev. *C ページ 22 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY 表 11. GPIO の AC 仕様 仕様 ID# パラ メ ー タ ー 説明 Min Typ Max 単位 詳細/ 条件 SID78 TRISEF 高速 Strong モー ド での立ち上が り 時間 2 – 12 ns VDDD = 3.3V、 CLOAD = 25pF SID79 TFALLF 高速 Strong モー ド での立ち下が り 時間 2 – 12 ns VDDD = 3.3V、 CLOAD = 25pF SID80 TRISES 低速 Strong モー ド での立ち上が り 時間 10 – 60 ns VDDD = 3.3V、 CLOAD = 25pF SID81 TFALLS 低速 Strong モー ド での立ち下が り 時間 10 – 60 ns VDDD = 3.3V、 CLOAD = 25pF SID82 FGPIOUT1 GPIO の Fout ; 3.3V VDD 5.5V。 高速ス ト ロ ング モー ド – – 33 MHz 90/10%、 負荷 25pF、 デ ュ ーテ ィ サイ ク ル 60/40 SID83 FGPIOUT2 GPIO の Fout ; 1.7V VDD 3.3V。 高速ス ト ロ ング モー ド – – 16.7 MHz 90/10%、 負荷 25pF、 デ ュ ーテ ィ サイ ク ル 60/40 SID84 FGPIOUT3 GPIO の Fout ; 3.3V VDD 5.5V。 低速ス ト ロ ング モー ド – – 7 MHz 90/10%、 負荷 25pF、 デ ュ ーテ ィ サイ ク ル 60/40 SID85 FGPIOUT4 GPIO の Fout ; 1.7V VDD 3.3V。 低速ス ト ロ ング モー ド – – 3.5 MHz 90/10%、 負荷 25pF、 デ ュ ーテ ィ サイ ク ル 60/40 SID86 FGPIOIN GPIO の入力動作周波数。 1.71V ≤ VDD ≤ 5.5V – – 48 MHz 90/10% VIO 文書番号 : 001-97442 Rev. *C ページ 23 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY 表 12. OVT GPIO の DC 仕様 (P5_0 と P5_1 のみ ) 仕様 ID# パラ メ ー タ ー 説明 Min Typ Max 単位 詳細/ 条件 SID71A IIL 入力 リ ー ク電流 ( 絶対値 )。 VIH > VDD – – 10 µA 25°C、 VDD = 0V、 VIH = 3.0V SID66A VOL LOW レ ベル出力電圧 – – 0.4 V IOL = 20mA、 VDD > 2.9V SID78A TRISE_OVFS 高速ス ト ロ ング モー ド での出力 立ち上が り 時間 1.5 – 12 ns 負荷 25pF、 10% ~ 90%、 VDD = 3.3V SID79A TFALL_OVFS 高速ス ト ロ ング モー ド での出力 立ち下が り 時間 1.5 – 12 ns 負荷 25pF、 10% ~ 90%、 VDD = 3.3V SID80A TRISESS 低速ス ト ロ ング モー ド での出力 立ち上が り 時間 10 – 60 ns 25pF 負荷、 10% ~ 90%、 VDD = 3.3V SID81A TFALLSS 低速ス ト ロ ング モー ド での出力 立ち下が り 時間 10 – 60 ns 25pF 負荷、 10% ~ 90%、 VDD = 3.3V SID82A FGPIOUT1 GPIO FOUT; 3.3V≤VDD≤5.5V 高速ス ト ロ ング モー ド – – 24 MHz 90/10%、 負荷 25pF、 デ ュ ーテ ィ サイ ク ル 60/40 SID83A FGPIOUT2 GPIO FOUT; 1.71V≤VDD≤3.3V 高速ス ト ロ ング モー ド – – 16 MHz 90/10%、 負荷 25pF、 デ ュ ーテ ィ サイ ク ル 60/40 XRES 表 13. XRES の DC 仕様 仕様 ID# パラ メ ー タ ー 説明 Min Typ Max 単位 詳細/ 条件 0.7×VDDD – – V CMOS 入力 – – 0.3 × VDDD V CMOS 入力 3.5 5.6 8.5 kΩ – 入力静電容量 – 3 – pF – 入力 ヒ ス テ リ シ ス電圧 – 100 – mV – 保護ダ イ オー ド を通る VDD / VSS への電流 – – 100 µA – SID87 VIH SID88 VIL 入力電圧 LOW 閾値 SID89 RPULLUP プルア ッ プ抵抗 SID90 CIN SID91 VHYSXRES SID92 IDIODE 入力電圧 HIGH レ ベル閾値 表 14. XRES の AC 仕様 仕様 ID# SID93 パラ メ ー タ ー TRESETWIDTH 文書番号 : 001-97442 Rev. *C 説明 リ セ ッ ト パルス幅 Min Typ Max 単位 1 – – µs 詳細/ 条件 – ページ 24 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY アナ ロ グ ペ リ フ ェ ラ ル 温度セ ンサー 表 15. 温度セ ンサー仕様 仕様 ID# SID155 パラ メ ー タ ー 説明 TSENSACC 温度セ ンサー精度 Min Typ Max –5 ±1 5 Min Typ 単位 °C 詳細/条件 –40°C ~ +85°C Max 単位 詳細/条件 – SAR ADC 表 16. SAR ADC の DC 仕様 仕様 ID# パラ メ ー タ ー 説明 SID156 A_RES 分解能 – – 12 ビッ ト SID157 A_CHNIS_S チ ャ ネルの数-シ ングル エ ン ド – – 8 – 8 個のフルス ピー ド チ ャ ネル SID158 A-CHNKS_D チ ャ ネルの数-差動 – – 4 – 差動チ ャ ネルの入力は隣 接する I/O を使用 SID159 A-MONO 単調性 – – – – 有 外部 リ フ ァ レ ン ス有 り SID160 A_GAINERR ゲ イ ン誤差 – – ±0.1 % SID161 A_OFFSET 入力オ フ セ ッ ト 電圧 – – 2 mV SID162 A_ISAR 消費電流 – – 1 mA – SID163 A_VINS 入力電圧範囲 – シ ングル エ ン ド VSS – VDDA V – SID164 A_VIND 入力電圧範囲 – 差動 VSS – VDDA V – SID165 A_INRES 入力抵抗 – – 2.2 kΩ – SID166 A_INCAP 入力静電容量 – – 10 pF – SID312 VREFSAR SAR 用の調整 さ れた内部 リ フ ァ レ ン ス 電圧 –1 – 1 % 1V の VREF で測定 Vbg (1.024V) の割合 表 17. SAR ADC の AC 仕様 仕様 ID# パラ メ ー タ ー 説明 Min Typ Max 単位 dB 詳細/ 条件 SID167 A_PSRR 電源電圧変動除去比 70 – – SID168 A_CMRR 同相信号除去比 66 – – dB SID169 A_SAMP サン プ リ ング速度 – – 1 Msps SID313 Fsarintref 外部 リ フ ァ レ ン ス バイパス電圧無 し の SAR 動作速度 – – 100 SID170 A_SNR 信号対 ノ イ ズ比 (SNR) 65 – – dB FIN = 10kHz SID171 A_BW エ イ リ ア シ ング無 し の入力帯域幅 – – A_SAMP/2 kHz – SID172 A_INL 積分非直線性 (INL) 。 VDD = 1.71 ~ 5.5V、 1Msps –1.7 – 2 LSB VREF = 1V ~ VDD SID173 A_INL 積分非直線性。 VDDD = 1.71V ~ 3.6V、 1Msps –1.5 – 1.7 LSB VREF = 1.71V ~ VDD SID174 A_INL 積分非直線性。 VDD = 1.71V ~ 5.5V、 500ksps –1.5 – 1.7 LSB VREF = 1V ~ VDD SID175 A_DNL 微分非直線性 (DNL) 。 VDD = 1.71V ~ 5.5V、 1Msps –1 – 2.2 LSB VREF = 1V ~ VDD 文書番号 : 001-97442 Rev. *C 1V 基準電圧で測定 – – ksps 12 ビ ッ ト 分解能 ページ 25 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY 表 17. SAR ADC の AC 仕様 ( 続き ) 仕様 ID# パラ メ ー タ ー 説明 Min Typ Max 単位 詳細/ 条件 SID176 A_DNL 微分非直線性。 VDD = 1.71V ~ 3.6V、 1Msps –1 – 2 LSB VREF = 1.71V ~ VDD SID177 A_DNL 微分非直線性。 VDD = 1.71V ~ 5.5V、 500Ksps –1 – 2.2 LSB VREF = 1V ~ VDD SID178 A_THD 全高調波歪み – – –65 dB FIN = 10kHz CSD 表 18. CSD ブ ロ ッ ク仕様 Min Typ Max 1.71 – 5.5 V 備考/ 条件 – –1 – 1 LSB – 8 ビ ッ ト 分解能時の INL –3 – 3 LSB – 7 ビ ッ ト 分解能時の DNL –1 – 1 LSB – 7 ビ ッ ト 分解能時の INL –3 – 3 LSB 仕様 ID# パラ メ ー タ ー SID179 VCSD 動作電圧の範囲 SID180 IDAC1 8 ビ ッ ト 分解能時の DNL SID181 IDAC1 SID182 IDAC2 SID183 IDAC2 説明 単位 – 5 – – 比率 IDAC1_CRT1 高域での IDAC1 (8 ビ ッ ト ) の出力電流 – 612 – µA 静電容量範囲が 9pF ~ 35pF で、 感度 = 0.1pF。 無線ブ ロ ッ クがスキ ャ ン 中に動作 し ない – SID186 IDAC1_CRT2 低出力での IDAC1 (8 ビ ッ ト ) の出力電流 – 306 – µA – SID187 IDAC2_CRT1 高出力での IDAC2 (7 ビ ッ ト ) の出力電流 – 305 – µA – µA – SID184 SNR SID185 SID188 信号対雑音比 IDAC2_CRT2 低出力での IDAC2 (7 ビ ッ ト ) の出力電流 文書番号 : 001-97442 Rev. *C – 153 – ページ 26 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY デジ タ ル ペ リ フ ェ ラ ル 4x TCPWM 表 19. タ イ マーの DC 仕様 仕様 ID SID189 SID190 パラ メ ー タ ー 説明 ITIM1 3MHz でのブ ロ ッ ク消費電流 ITIM2 12MHz でのブ ロ ッ ク消費電流 SID191 ITIM3 48MHz でのブ ロ ッ ク消費電流 Min – Typ – Max 50 単位 µA 詳細/条件 16 ビ ッ ト タ イ マー – – 175 µA 16 ビ ッ ト タ イ マー – – 712 µA 16 ビ ッ ト タ イ マー 表 20. タ イ マーの AC 仕様 Min FCLK Typ – Max 48 単位 MHz 詳細/条件 – SID193 パラ メ ー タ ー 説明 TTIMFREQ 動作周波数 TCAPWINT キ ャ プ チ ャ パルス幅 ( 内部 ) 2 × TCLK – – ns – SID194 TCAPWEXT 2 × TCLK – – ns – SID195 TTIMRES タ イ マー分解能 TCLK – – ns – SID196 TTENWIDINT イ ネーブル パルス幅 ( 内部 ) 2 × TCLK – – ns – SID197 TTENWIDEXT イ ネーブル パルス幅 ( 外部 ) 2 × TCLK – – ns – SID198 TTIMRESWINT リ セ ッ ト パルス幅 ( 内部 ) 2 × TCLK – – ns – SID199 TTIMRESEXT リ セ ッ ト パルス幅 ( 外部 ) 2 × TCLK – – ns – Min – Typ – Max 50 単位 µA 備考/条件 16 ビ ッ ト カ ウン タ ー – – 175 µA 16 ビ ッ ト カ ウン タ ー – – 712 µA 16 ビ ッ ト カ ウン タ ー 仕様 ID SID192 キ ャ プ チ ャ パルス幅 ( 外部 ) カ ウン タ 表 21. カ ウン タ ーの DC 仕様 仕様 ID SID200 SID201 パラ メ ー タ ー 説明 ICTR1 3MHz でのブ ロ ッ ク消費電流 ICTR2 12MHz でのブ ロ ッ ク 消費電流 SID202 ICTR3 48MHz でのブ ロ ッ ク 消費電流 表 22. カ ウン タ ーの AC 仕様 Min FCLK Typ – Max 48 単位 MHz 詳細/条件 – SID204 パラ メ ー タ ー 説明 TCTRFREQ 動作周波数 TCTRPWINT キ ャ プ チ ャ パルス幅 ( 内部 ) 2 × TCLK – – ns – SID205 TCTRPWEXT 2 × TCLK – – ns – SID206 TCTRES カ ウン タ ーの分解能 TCLK – – ns – SID207 TCENWIDINT イ ネーブル パルス幅 ( 内部 ) 2 × TCLK – – ns – SID208 TCENWIDEXT イ ネーブル パルス幅 ( 外部 ) 2 × TCLK – – ns – SID209 TCTRRESWINT リ セ ッ ト パルス幅 ( 内部 ) TCTRRESWEXT リ セ ッ ト パルス幅 ( 外部 ) 2 × TCLK – – ns – 2 × TCLK – – ns – Min Typ Max 仕様 ID SID203 SID210 キ ャ プ チ ャ パルス幅 ( 外部 ) パルス幅変調 (PWM) 表 23. PWM の DC 仕様 仕様 ID SID211 IPWM1 3MHz でのブ ロ ッ ク 消費電流 – – 50 単位 µA 16 ビ ッ ト PWM SID212 IPWM2 12MHz でのブ ロ ッ ク 消費電流 – – 175 µA 16 ビ ッ ト PWM SID213 IPWM3 48MHz でのブ ロ ッ ク 消費電流 – – 741 µA 16 ビ ッ ト PWM パラ メ ー タ ー 文書番号 : 001-97442 Rev. *C 説明 詳細/条件 ページ 27 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY 表 24. PWM の AC 仕様 仕様 ID SID214 Min Typ Max FCLK – 48 単位 MHz 詳細/条件 – 2 × TCLK – – ns – パルス幅 ( 外部 ) 2 × TCLK – – ns – キル パルス幅 ( 内部 ) 2 × TCLK – – ns – キル パルス幅 ( 外部 ) 2 × TCLK – – ns – イ ネーブル パルス幅 ( 内部 ) 2 × TCLK – – ns – イ ネーブル パルス幅 ( 外部 ) 2 × TCLK – – ns – リ セ ッ ト パルス幅 ( 内部 ) 2 × TCLK – – ns – リ セ ッ ト パルス幅 ( 外部 ) 2 × TCLK – – ns – Min Typ Max SID215 パラ メ ー タ ー 説明 TPWMFREQ 動作周波数 TPWMPWINT パルス幅 ( 内部 ) SID216 TPWMEXT SID217 TPWMKILLINT SID218 TPWMKILLEXT SID219 TPWMEINT SID220 TPWMENEXT SID221 TPWMRESWINT SID222 TPWMRESWEXT I2C 表 25. I2C の DC 仕様 仕様 ID SID223 II2C1 100kHz でのブ ロ ッ ク消費電流 – – 50 単位 µA 詳細/条件 – SID224 II2C2 400kHz でのブ ロ ッ ク消費電流 – – 155 µA – SID225 II2C3 1Mbps でのブ ロ ッ ク 消費電流 – – 390 µA – I2C がデ ィ ープ ス リ ープ モー ド で有効 の場合 – – 1.4 µA – 説明 Min – Typ – Max 1 単位 Mbps 詳細/条件 – Min Typ Max 単位 SID226 パラ メ ー タ ー II2C4 説明 表 26. 固定 I2C の AC 仕様 仕様 ID SID227 パラ メ ー タ ー FI2C1 ビ ッ ト レー ト LCD ダ イ レ ク ト ド ラ イ ブ 表 27. LCD ダ イ レ ク ト ド ラ イ ブの DC 仕様 仕様 ID パラ メ ー タ ー 説明 SID228 ILCDLOW 低消費電力モー ド 動作電流 – 17.5 – µA SID229 CLCDCAP – 500 5000 pF SID230 LCDOFFSET – 20 – mV SID231 ILCDOP1 セグ メ ン ト / コ モ ン ド ラ イバー当た り の LCD 静電容量 長時間セグ メ ン ト オ フ セ ッ ト LCD シ ス テム動作電流 Vbias = 5V – 2 – mA SID232 ILCDOP2 LCD シ ス テム動作電流 Vbias = 3.3V – 2 – mA Min 10 Typ 50 Max 150 単位 Hz 詳細/条件 50Hz での 16×4 の小 さ いセグ メ ン ト デ ィ スプ レ イ 32 × 4 セグ メ ン ト 、 50Hz、 25°C 32 × 4 セグ メ ン ト 、 50Hz、 25°C 表 28. LCD ダ イ レ ク ト ド ラ イ ブの AC 仕様 仕様 ID SID233 パラ メ ー タ ー FLCD 説明 LCD フ レーム レー ト 詳細/条件 – 表 29. 固定 UART の DC 仕様 仕様 ID SID234 パラ メ ー タ ー IUART1 SID235 IUART2 文書番号 : 001-97442 Rev. *C Min Typ Max 100kbps でのブ ロ ッ ク 消費電流 – – 55 単位 µA 詳細/条件 – 1000kbps でのブ ロ ッ ク消費電流 – – 360 µA – 説明 ページ 28 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY 表 30. 固定 UART の AC 仕様 仕様 ID SID236 パラ メ ー タ ー FUART 説明 ビ ッ ト レー ト Min Typ Max – – 1 Min Typ Max 単位 Mbps 詳細/条件 – SPI 仕様 表 31. 固定 SPI の DC 仕様 仕様 ID SID237 ISPI1 1Mbps でのブ ロ ッ ク消費電流 – – 360 単位 µA 詳細/条件 – SID238 ISPI2 4Mbps でのブ ロ ッ ク消費電流 – – 560 µA – SID239 ISPI3 8Mbps でのブ ロ ッ ク消費電流 – – 600 µA – 説明 SPI 動作周波数 ( マス タ ー ; 6X オーバーサン プ リ ング ) Min Typ Max 単位 詳細/条件 – – 8 MHz – Min – Typ – Max 18 単位 ns 詳細/条件 – 20 – – ns 0 – – ns パラ メ ー タ ー 説明 表 32. 固定 SPI の AC 仕様 仕様 ID SID240 パラ メ ー タ ー FSPI 表 33. 固定 SPI マス タ ーモー ド の AC 仕様 仕様 ID SID241 パラ メ ー タ ー TDMO SID242 TDSI SID243 THMO 説明 SCLK 駆動エ ッ ジ後の MOSI 有効期間 SCLK キ ャ プ チ ャ エ ッ ジ前の MISO 有効時間 フル ク ロ ッ ク で、 MISO の遅 いサン プ リ ングが使用 前の MOSI デー タ ホール ド 時間 フル ク ロ ッ ク 、 MISO の遅いサン プ リ ング ス レーブ キ ャ プ チ ャ エ ッ ジ を基準 表 34. 固定 SPI ス レーブ モー ド の AC 仕様 仕様 ID パラ メ ー タ ー SID244 TDMI SID245 TDSO SID246 TDSO_ext SID247 THSO SID248 TSSELSCK 文書番号 : 001-97442 Rev. *C 説明 SCLK キ ャ プ チ ャ エ ッ ジ前の MOSI 有 効時間 SCLK 駆動エ ッ ジ後の MISO 有効期間 Min Typ Max 単位 40 – – ns – – 42 + 3 × TCPU ns 外部 ク ロ ッ ク モー ド での SCLK 駆動 エ ッ ジ後の MISO 有効期間 VDD < 3.0V 前の MISO デー タ ホール ド 時間 SSEL が有効にな る時から最初の SCK 有効エ ッ ジ ま での時間 – – 53 ns 0 – – ns 100 – – ns ページ 29 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY メモリ 表 35. フ ラ ッ シ ュの DC 仕様 仕様 ID SID249 パラ メ ー タ ー VPE SID309 TWS48 SID310 TWS32 SID311 TWS16 説明 消去およびプ ログ ラ ム電圧 32MHz ~ 48MHz でのウ ェ イ ト ス テー ト の数 16MHz ~ 32MHz でのウ ェ イ ト ス テー ト の数 0MHz ~ 16MHz でのウ ェ イ ト ス テー ト の数 Min 1.71 Typ – Max 5.5 単位 V 2 – – – 1 – – – 0 – – – Min Typ Max 単位 – – 20 ms – – 13 ms 詳細/条件 – フ ラ ッ シ ュからの CPU 実行 フ ラ ッ シ ュからの CPU 実行 フ ラ ッ シ ュからの CPU 実行 表 36. フ ラ ッ シ ュの AC 仕様 仕様 ID パラ メ ー タ ー SID250 TROWWRITE[5] SID251 [5] SID252 SID253 TROWERASE TROWPROGRAM [5] TBULKERASE[5] 説明 行 ( ブ ロ ッ ク ) 書き込み時間 ( 消去 + 書き込み ) 行消去時間 詳細/条件 Row ( ブ ロ ッ ク ) = 256 バイ ト – 消去後の行プ ログ ラ ム時間 – – 7 ms – バルク 消去時間 (256KB) – – 35 ms – – – 25 秒 – – – サイ ク ル – – – 年 – – – 年 – SID254 TDEVPROG[5] デバイ ス プ ログ ラ ム合計時間 SID255 FEND SID256 FRET SID257 FRET2 100K フ ラ ッ シ ュ ア ク セス可能回数 フ ラ ッ シ ュのデー タ 保持期間。 TA 55°C、 20 プ ログ ラ ム/消去サイ ク ル = 10 万回 フ ラ ッ シ ュのデー タ 保持期間。 TA 85°C、 10 プ ログ ラ ム/消去サイ ク ル = 1 万回 シ ス テム リ ソ ース パワー オン リ セ ッ ト (POR) 表 37. POR の DC 仕様 Min Typ Max 立ち上が り ト リ ッ プ電圧 0.80 – 1.45 単位 V 詳細/条件 – VFALLIPOR 立ち下が り ト リ ッ プ電圧 0.75 – 1.40 V – VIPORHYST ヒ ス テ リ シス 15 – 200 mV – 説明 Min Typ Max 単位 詳細/条件 ア ク テ ィ ブ モー ド お よびス リ ープ モー ド での高精度パワーオン リ セ ッ ト (PPOR) 応 答時間 – – 1 µs – 説明 Min Typ Max 単位 詳細/条件 仕様 ID SID258 VRISEIPOR SID259 SID260 パラ メ ー タ ー 説明 表 38. POR の AC 仕様 仕様 ID SID264 パラ メ ー タ ー TPPOR_TR 表 39. 電圧低下検出 仕様 ID# パラ メ ー タ ー SID261 VFALLPPOR ア ク テ ィ ブ モー ド と ス リ ープ モー ド での BOD ト リ ッ プ電圧 1.64 – – V – SID262 VFALLDPSLP デ ィ ープ ス リ ープ モー ド での BOD ト リ ッ プ電圧 1.4 – – V – 注: 5. フ ラ ッ シ ュ メ モ リ に書き込むには最大 20ms かか り ます。 こ の間デバイ ス を リ セ ッ ト し ないで く だ さ い。 リ セ ッ ト する と フ ラ ッ シ ュ メ モ リ の動作が中断 さ れ、 正常に完了 し た こ と が保証 さ れません。 リ セ ッ ト ソ ースは XRES ピ ン、 ソ フ ト ウ ェ ア リ セ ッ ト 、 CPU のロ ッ ク ア ッ プ状態 と 特権違反、 不適切な電源レ ベル、 ウ ォ ッ チ ド ッ グ を含みます。 こ れ ら が誤 っ て ア ク テ ィ ブに さ れない こ と を確認 し て く だ さ い。 文書番号 : 001-97442 Rev. *C ページ 30 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY 表 40. ハイバネー ト リ セ ッ ト 仕様 ID# SID263 パラ メ ー タ ー VHBRTRIP 説明 ハイバネー ト モー ド での BOD ト リ ッ プ 電圧 Min Typ Max 単位 詳細/ 条件 1.1 – – V – Min Typ Max 単位 電圧モニ タ (LVD) 表 41. 電圧モニ タ の DC 仕様 SID265 VLVI1 LVI_A/D_SEL[3:0] = 0000b 1.71 1.75 1.79 V 詳細/ 条件 – SID266 VLVI2 LVI_A/D_SEL[3:0] = 0001b 1.76 1.80 1.85 V – SID267 VLVI3 LVI_A/D_SEL[3:0] = 0010b 1.85 1.90 1.95 V – SID268 VLVI4 LVI_A/D_SEL[3:0] = 0011b 1.95 2.00 2.05 V – SID269 VLVI5 LVI_A/D_SEL[3:0] = 0100b 2.05 2.10 2.15 V – SID270 VLVI6 LVI_A/D_SEL[3:0] = 0101b 2.15 2.20 2.26 V – SID271 VLVI7 LVI_A/D_SEL[3:0] = 0110b 2.24 2.30 2.36 V – SID272 VLVI8 LVI_A/D_SEL[3:0] = 0111b 2.34 2.40 2.46 V – SID273 VLVI9 LVI_A/D_SEL[3:0] = 1000b 2.44 2.50 2.56 V – SID274 VLVI10 LVI_A/D_SEL[3:0] = 1001b 2.54 2.60 2.67 V – SID2705 VLVI11 LVI_A/D_SEL[3:0] = 1010b 2.63 2.70 2.77 V – SID276 VLVI12 LVI_A/D_SEL[3:0] = 1011b 2.73 2.80 2.87 V – SID277 VLVI13 LVI_A/D_SEL[3:0] = 1100b 2.83 2.90 2.97 V – SID278 VLVI14 LVI_A/D_SEL[3:0] = 1101b 2.93 3.00 3.08 V – SID279 VLVI15 LVI_A/D_SEL[3:0] = 1110b 3.12 3.20 3.28 V – SID280 VLVI16 LVI_A/D_SEL[3:0] = 1111b 4.39 4.50 4.61 V – SID281 LVI_IDD – – 100 µA – 仕様 ID パラ メ ー タ ー 説明 ブ ロ ッ ク電流 表 42. 電圧モニ タ の AC 仕様 仕様 ID SID282 パラ メ ー タ ー TMONTRIP 説明 電圧モニ タ ー ト リ ッ プ時間 Min Typ Max 単位 – – 1 µs Min Typ Max 単位 詳細/ 条件 – SWD イ ン タ ー フ ェ ース 表 43. SWD イ ン タ ー フ ェ ース仕様 仕様 ID パラ メ ー タ ー 説明 詳細/条件 SWDCLK≤1/3 CPU MHz ク ロ ッ ク周波数 SWDCLK≤1/3 CPU MHz ク ロ ッ ク周波数 ns – SID283 F_SWDCLK1 3.3V VDD 5.5V – – 14 SID284 F_SWDCLK2 1.71V VDD 3.3V – – 7 SID285 T_SWDI_SETUP T = 1/f SWDCLK 0.25 × T – – SID286 T_SWDI_HOLD 0.25 × T – – ns – SID287 T_SWDO_VALID T = 1/f SWDCLK – – 0.5 × T ns – SID288 T_SWDO_HOLD T = 1/f SWDCLK 1 – – ns – 文書番号 : 001-97442 Rev. *C T = 1/f SWDCLK ページ 31 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY 内部主発振器 表 44. IMO の DC 仕様 Min Typ Max 48MHz での IMO 動作電流 – – 24MHz での IMO 動作電流 – – IIMO3 12MHz での IMO 動作電流 – SID292 IIMO4 6MHz での IMO 動作電流 SID293 IIMO5 3MHz での IMO 動作電流 仕様 ID SID289 IIMO1 SID290 IIMO2 SID291 パラ メ ー タ ー 説明 1000 単位 µA 備考/条件 – 325 µA – – 225 µA – – – 180 µA – – – 150 µA – 詳細/条件 表 45. IMO の AC 仕様 仕様 ID パラ メ ー タ ー 説明 Min Typ Max 単位 API 呼び出 し によ る校 正を使用 – SID296 FIMOTOL3 3MHz か ら 48MHz ま での周波数変化 – – ±2 % SID297 FIMOTOL3 IMO 起動時間 – 12 – µs 単位 µA 詳細/条件 – 内部低速発振器 表 46. ILO の DC 仕様 仕様 ID SID298 パラ メ ー タ ー IILO2 説明 32kHz での ILO 動作電流 Min Typ Max – 0.3 1.05 Min Typ Max 表 47. ILO の AC 仕様 仕様 ID SID299 TSTARTILO1 ILO 起動時間 – – 2 単位 ms 詳細/条件 – SID300 FILOTRIM1 32kHz の調整後周波数 15 32 50 kHz – Min Typ Max 単位 詳細/条件 パラ メ ー タ ー 説明 表 48. 外部 ク ロ ッ ク仕様 仕様 ID パラ メ ー タ ー 説明 SID301 ExtClkFreq 外部ク ロ ッ ク入力周波数 0 – 48 MHz CMOS 入力レ ベルのみ。 TTL 入力はサポー ト さ れ ない SID302 ExtClkDuty デ ュ ーテ ィ 比 ; VDD/2 で測定 45 – 55 % CMOS 入力レ ベルのみ。 TTL 入力はサポー ト さ れ ない Min Typ Max 単位 詳細/ 条件 – 24 – MHz – –50 – 50 ppm – 表 49. ECO 仕様 仕様 ID# パラ メ ー タ ー 説明 SID389 FECO 水晶振動子周波数 SID390 FTOL 周波数偏差 SID391 ESR 等価直列抵抗 – – 60 Ω – SID392 PD 駆動レ ベル – – 100 µW – SID393 TSTART1 起動時間 ( 高速充電がオン ) – – 850 µs – SID394 TSTART2 起動時間 ( 高速充電がオ フ ) – – 3 ms – SID395 CL 負荷容量 – 8 – pF – SID396 C0 並列容量 – 1.1 – pF – SID397 IECO 動作電流 – 1400 – µA – 文書番号 : 001-97442 Rev. *C ページ 32 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY 表 50. WCO 仕様 仕様 ID# パラ メ ー タ ー 説明 Min Typ Max 単位 詳細/ 条件 SID398 FWCO 水晶振動子周波数 – 32.768 – kHz – SID399 FTOL 周波数偏差 – 50 – ppm – SID400 ESR 等価直列抵抗 – 50 – kΩ – SID401 PD 駆動レ ベル – – 1 µW – SID402 TSTART 起動時間 – – 500 ms – SID403 CL 水晶の負荷容量 6 – 12.5 pF – SID404 C0 水晶の並列容量 – 1.35 – pF – SID405 IWCO1 動作電流 ( 高消費電力モー ド ) – – 8 µA – SID406 IWCO2 動作電流 ( 低消費電力モー ド ) – – 2.6 µA – 文書番号 : 001-97442 Rev. *C ページ 33 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY 注文情報 型番 CPU 速度 (MHz) フ ラ ッ シ ュ サイ ズ (KB) DMA CapSense SCB TCPWM 12 ビ ッ ト ADC I2S PWM LCD パ ッ ケージ Bluetooth バージ ョ ン CYBL1XX7X の製品番号 と 特長は下表の通 り です。 CYBL10573-56LQXI 48 256 無 有 ( ジ ェ スチ ャ ー ) 2 4 1Msps 有 1 有 56QFN 4.1 CYBL10573-76FNXI 48 256 無 有 ( ジ ェ スチ ャ ー ) 2 4 1Msps 有 1 有 76WLCSP 4.1 CYBL11171-56LQXI 48 256 有 無 1 2 1Msps 無 0 無 56-QFN 4.2 CYBL11172-56LQXI 48 256 有 無 2 4 1Msps 無 4 無 56-QFN 4.2 CYBL11173-56LQXI 48 256 有 無 2 4 1Msps 有 0 無 56-QFN 4.2 CYBL11471-56LQXI 48 256 有 有 2 4 1Msps 無 0 無 56-QFN 4.2 CYBL11472-56LQXI 48 256 有 有 2 4 1Msps 有 0 無 56-QFN 4.2 CYBL11473-56LQXI 48 256 有 有 2 4 1Msps 無 0 有 56-QFN 4.2 CYBL11571-56LQXI 48 256 有 有 ( ジ ェ スチ ャ ー ) 2 4 1Msps 無 0 無 56-QFN 4.2 CYBL11572-56LQXI 48 256 有 有 ( ジ ェ スチ ャ ー ) 2 4 1Msps 有 1 無 56-QFN 4.2 CYBL11573-56LQXI 48 256 有 有 ( ジ ェ スチ ャ ー ) 2 4 1Msps 有 1 有 56-QFN 4.2 CYBL11573-56LQXQ 48 256 有 有 ( ジ ェ スチ ャ ー ) 2 4 1Msps 有 1 有 56-QFN 4.2 CYBL11573-76FNXI 48 256 有 有 ( ジ ェ スチ ャ ー ) 2 4 1Msps 有 1 有 76WLCSP 4.2 CYBL11573-76FLXI 48 256 有 有 ( ジ ェ スチ ャ ー ) 2 4 1Msps 有 1 有 76 薄型 CSP 4.2 CYBL11573-76FNXQ 48 256 有 有 ( ジ ェ スチ ャ ー ) 2 4 1Msps 有 1 有 76WLCSP 4.2 文書番号 : 001-97442 Rev. *C ページ 34 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY 注文 コ ー ド の定義 CY BL 1 X A B C - DE FG H I Temperature Range: I = Industrial, Q = Extended Industrial X = Pb-Free Package Code: LQ = QFN, FN = WLCSP (0.55-mm Thickness), FL = Thin CSP (0.4-mm Thickness) Number of pins in the package Device Identification Number that corresponds to the part feature set Flash Capacity: 7 = 256 KB Product Type: 1 = Embedded MCU, 4 = CapSense, 5 = CapSense with Gestures Bluetooth Standard Supported: 0 = BLE4.1, 1 = BLE 4.2 st Subfamily: 1 = 1 BLE family Marketing Code: BL = BLE Product family Company ID: CY = Cypress 文字列を次の表に示 し ます。 フ ィ ール ド CYBL サイ プ レ ス PRoC BLE フ ァ ミ リ 説明 値 CYBL 意味 1X サブ フ ァ ミ リ 10、 11 1 第一世代の BLE 4.1、 4.2 A 製品種類 4 5 B フ ラ ッ シ ュ容量 C 機能セ ッ ト DE パ ッ ケージ ピ ン FG H I パ ッ ケージ コ ー ド Pb 温度範囲 7 組み込みシス テムのみ CapSense タ ッチ 256KB 56 76 LQ QFN FN WLCSP FL 薄型 CSP X 鉛フ リ ー Q 拡張温度品 : –40°C ~ 105°C I 産業用 : –40°C ~ 85°C X 無 し (Pb 有 ) 注: 6. すべての製品は 1.9V ~ 5.5V の入力電圧範囲で動作可能 文書番号 : 001-97442 Rev. *C ページ 35 / 45 PRELIMINARY PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト パ ッ ケージ 表 51. パ ッ ケージ特性 パラ メ ー タ ー TA 動作周囲温度 TJ 動作接合部温度 説明 条件 – Min Typ Max –40 25 105 単位 °C – –40 – 125 °C TJA パ ッ ケージ JA (56 ピ ン QFN) – – 16.9 – °C/watt TJC パ ッ ケージ JC (56 ピ ン QFN) – – 9.7 – °C/watt TJA パ ッ ケージ JA (76 ボール WLCSP) – – 20.1 – °C/watt TJC パ ッ ケージ JC (76 ボール WLCSP) – – 0.19 – °C/watt TJA パ ッ ケージ JA (76 ボール薄型 WLCSP) – – 20.9 – °C/watt TJC パ ッ ケージ JC (76 ボール薄型 WLCSP) – – 0.17 – °C/watt 表 52. はんだ リ フ ロー ピー ク温度 パ ッ ケージ 56 ピ ン QFN 最高ピー ク 温度 260°C ピー ク 温度での最長時間 260°C 30 秒 76 ボール WLCSP および薄型 WLCSP 30 秒 表 53. パ ッ ケージの湿度感度レ ベル (MSL)、 IPC/JEDEC J-STD-2 パ ッ ケージ MSL 56 ピ ン QFN MSL 3 76 ボール WLCSP お よび薄型 WLCSP MSL 1 表 54. パ ッ ケージの詳細 仕様 ID 001-58740 Rev. *C 56 ピ ン QFN 説明 7mm × 7mm × 0.6mm 001-96603 Rev. *A 76 ボール WLCSP 4.04mm × 3.87mm × 0.55mm 002-10658 Rev. ** 76 ボール薄型 WLCSP 4.04mm X 3.87mm X 0.4mm 文書番号 : 001-97442 Rev. *C パ ッ ケージ ページ 36 / 45 PRELIMINARY PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト 図 6. 56 ピ ン QFN 7mm × 7mm × 0.6mm TOP VIEW SIDE VIEW BOTTOM VIEW NOTES: 1. HATCH AREA IS SOLDERABLE EXPOSED PAD 2. BASED ON REF JEDEC # MO-248 3. ALL DIMENSIONS ARE IN MILLIMETERS 001-58740 *C デバイ スが正常に動作する ために、 QFN パ ッ ケージ中央のパ ッ ド を グ ラ ン ド 電圧 (VSS) に接続する必要があ り ます。 文書番号 : 001-97442 Rev. *C ページ 37 / 45 PRELIMINARY PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト WLCSP 互換性 PRoC BLE フ ァ ミ リ のデバイ スは 128KB (16KB SRAM) または 256KB (32KB SRAM) のフ ラ ッ シ ュ を備えています。 56 ピ ン QFN パ ッ ケージ ではパ ッ ケージのピ ン配置 と 寸法は同 じ ですが、 68 ボール WLCSP では 1 辺の寸法が異な り ます。 256KB フ ラ ッ シ ュのデバイ スは、 チ ッ プ スケール パ ッ ケージの機械的安定を と る ためにボール列が追加 さ れています。 こ の違い を考慮 し て、 PCB のラ ン ド パ タ ーン を ど ち ら のデバイ ス タ イ プ も利用で き る よ う に設計で き ます。 図 7 に 128KB と 256KB の フ ラ ッ シ ュ CSP パ ッ ケージ を示 し ます。 図 7. 128KB と 256KB のフ ラ ッ シ ュ CSP パ ッ ケージ 128K BLE 256K BLE CONNECTED PADS NC PADS PACKAGE CENTER PACK BOUNDARY FIDUCIAL FOR128K FIDUCIAL FOR256K 256K BLE WLCSP の一番右のボール ( 全て NC - 未接続 ) は機械的安定のためにあ り ます。 そのため、 パ ッ ケージはよ り 広 く な り ます (3.2mm 対 2.8mm)。他の寸法は同様です。サイ プ レ スはプ リ ン ト 基板アー ト ワー ク 用に参考ラ ン ド パ タ ーン を提供 し ています。 図 7 に示すスキームは、 適切な面積の要件で 256K BLE パ ッ ケージ用に PCB を設計すれば、 PCB を再設計せずど ち ら のパ ッ ケー ジに も使用する こ と が可能にな り ます。 文書番号 : 001-97442 Rev. *C ページ 38 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY 図 8. 76 ボール WLCSP パ ッ ケージ図 TOP VIEW SIDE VIEW BOTTOM VIEW NOTES: 1. REFERENCE JEDEC PUBLICATION 95, DESIGN GUIDE 4.18 001-96603 *A 2. ALL DIMENSIONS ARE IN MILLIMETERS 図 9. 76 ボール薄型 WLCSP パ ッ ケージ図 PIN #1 MARK B 7 1 2 3 4 5 6 7 8 9 9 8 7 6 5 4 3 2 1 A A B B 6 C C SD D E D D1 D E F F G G eD H H J J SE A E eE 6 E1 TOP VIEW BOTTOM VIEW 0.10 C A1 0.05 C C 76XØb DETAIL A 5 Ø0.06 M C A B Ø0.03 M C A DETAIL A SIDE VIEW NOTES: 1. ALL DIMENSIONS ARE IN MILLIMETERS. DIMENSIONS SYMBOL MIN. NOM. MAX. A - - 0.40 A1 0.072 0.08 0.088 D 3.87 BSC E 4.04 BSC E1 SYMBOL "ME" IS THE BALL MATRIX SIZE IN THE "E" DIRECTION. N IS THE NUMBER OF POPULATED SOLDER BALL POSITIONS FOR MATRIX 5. DIMENSION "b" IS MEASURED AT THE MAXIMUM BALL DIAMETER IN A 3.20 BSC MD 9 ME 9 N PLANE PARALLEL TO DATUM C. 6. "SD" AND "SE" ARE MEASURED WITH RESPECT TO DATUMS A AND B AND DEFINE THE POSITION OF THE CENTER SOLDER BALL IN THE OUTER ROW. 76 b 0.22 0.25 eD 0.40 BSC eE 0.40 BSC SD 0.381 SE 0.321 4. SYMBOL "MD" IS THE BALL MATRIX SIZE IN THE "D" DIRECTION. SIZE MD X ME. 3.20 BSC D1 2. SOLDER BALL POSITION DESIGNATION PER JEP95, SECTION 3, SPP-020. 3. "e" REPRESENTS THE SOLDER BALL GRID PITCH. 0.28 WHEN THERE IS AN ODD NUMBER OF SOLDER BALLS IN THE OUTER ROW, "SD" OR "SE" = 0. WHEN THERE IS AN EVEN NUMBER OF SOLDER BALLS IN THE OUTER ROW, "SD" = eD/2 AND "SE" = eE/2. 7. A1 CORNER TO BE IDENTIFIED BY CHAMFER, LASER OR INK MARK METALIZED MARK, INDENTATION OR OTHER MEANS. 8. "+" INDICATES THE THEORETICAL CENTER OF DEPOPULATED SOLDER BALLS. 文書番号 : 001-97442 Rev. *C 002-10658 ** ページ 39 / 45 PRELIMINARY PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト 略語 表 55. 本書で使用する略語 ( 続き ) 表 55. 本書で使用する略語 略語 説明 abus analog local bus ( アナログ ロー カル バス ) ADC analog-to-digital converter ( アナログ - デジ タ ル変換器 ) 略語 説明 ECO external crystal oscillator ( 外部水晶発振器 ) EEPROM electrically erasable programmable read-only memory ( 電気的消去書き込み可能な読み出 し 専 用メ モリ ) AG analog global ( アナログ グローバル ) EMI electromagnetic interference ( 電磁干渉 ) AHB AMBA high-performance bus (AMBA ( ア ド バン ス ト マ イ ク ロ コ ン ト ロー ラ ー バス アーキテ ク チ ャ) 高性能バス )、 ARM デー タ 転送バスの一種 EMIF external memory interface ( 外部 メ モ リ イ ン タ ー フ ェ ース ) ALU arithmetic logic unit ( 算術論理装置 ) EOC end of conversion ( 変換の終了 ) EOF end of frame ( フ レームの終了 ) EPSR execution program status register ( 実行プ ロ グ ラ ム ス テー タ ス レ ジ ス タ ) ESD electrostatic discharge ( 静電気放電 ) AMUXBUS analog multiplexer bus ( アナログ マルチ プ レ ク サ バス ) API application programming interface ( ア プ リ ケー シ ョ ン プ ロ グ ラ ミ ン グ イ ン タ ー フ ェ ース ) APSR application program status register ( ア プ リ ケー シ ョ ン プ ロ グ ラ ム ス テー タ ス レ ジ ス タ ) ETM embedded trace macrocell ( 埋め込み ト レース マ ク ロ セル ) ARM® advanced RISC machine ( 高度な RISC マシ ン )、 CPU アーキテ ク チ ャの一種 FET field-effect transistor ( 電界効果 ト ラ ン ジ ス タ ) FIR ATM automatic thump mode ( 自動サン プ モー ド ) finite impulse response ( 有限イ ンパルス応答 )。 IIR を ご参照 く だ さ い BW bandwidth ( 帯域幅 ) FPB CAN Controller Area Network ( コ ン ト ロー ラ ー エ リ ア ネ ッ ト ワー ク )、 通信プ ロ ト コ ルの一種 flash patch and breakpoint ( フ ラ ッ シ ュ パ ッ チおよびブ レー ク ポ イ ン ト ) FS full-speed ( フルス ピー ド ) CMRR common-mode rejection ratio ( 同相除去比 ) GPIO general-purpose input/output ( 汎用入出力 )、 PSoC ピ ンに適用 HCI host controller interface ( ホス ト コ ン ト ロー ラ ー イ ン タ ー フ ェ ース ) HVI high-voltage interrupt ( 高電圧割 り 込み )。 LVI、 LVD を ご参照 く だ さ い IC integrated circuit ( 集積回路 ) IDAC current DAC ( 電流 DAC)。 DAC、 VDAC を ご参照 く だ さ い IDE integrated development environment ( 統合開発環境 ) CPU central processing unit ( 中央演算処理装置 ) CRC cyclic redundancy check ( 巡回冗長検査 )、エ ラ ー チ ェ ッ ク プ ロ ト コ ルの一種 DAC digital-to-analog converter ( デジ タ ル - アナロ グ変 換器 )。 IDAC、 VDAC を ご参照 く だ さ い DFB digital filter block ( デジ タ ル フ ィ ル タ ー ブ ロ ッ ク ) DIO digital input/output ( デジ タ ル入出力 )、 アナログ な し 、 デジ タ ル機能のみを持つ GPIO ; GPIO を ご参照 く だ さ い DMIPS Dhrystone million instructions per second ( ド ラ イ ス ト ーン 100 万命令毎秒 ) DMA direct memory access ( ダ イ レ ク ト メ モ リ ア ク セ ス )。 TD を ご参照 く だ さ い DNL I2C ( 別名 : 統合回路間 ( 通信プ ロ ト コ ルの一種 ) IIC) I2S IC 間サウン ド differential nonlinearity ( 微分非直線性 )。 INL を ご参照 く だ さ い IIR infinite impulse response ( 無限イ ンパルス応答 )。 FIR を ご参照 く だ さ い DNU do not use ( 未使用 ) ILO DR port write data registers ( ポー ト 書き込みデー タ レ ジ ス タ ) internal low-speed oscillator ( 内部低速発振器 )。 IMO を ご参照 く だ さ い IMO DSI digital system interconnect ( デジ タ ル シ ス テム イ ン タ ー コ ネ ク ト ) internal main oscillator ( 内部主発振器 )。 ILO を ご参照 く だ さ い INL DWT data watchpoint and trace ( デー タ ウ ォ ッ チポ イ ン ト と ト レース ) integral nonlinearity ( 積分非直線性 )。 DNL を ご参照 く だ さ い I/O ECC error correcting code ( エ ラ ー訂正 コ ー ド ) input/output ( 入出力 )。 GPIO、 DIO、 SIO、 USBIO を ご参照 く だ さ い 文書番号 : 001-97442 Rev. *C ページ 40 / 45 PRELIMINARY 表 55. 本書で使用する略語 ( 続き ) 略語 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト 表 55. 本書で使用する略語 ( 続き ) 説明 略語 PMDD 説明 package material declaration data sheet ( パ ッ ケージ材質宣言デー タ シー ト ) IPOR initial power-on reset ( 初期パワーオ ン リ セ ッ ト ) IPSR interrupt program status register ( 割 り 込みプ ログ ラ ム ス テー タ ス レ ジ ス タ ) POR power-on reset ( パワーオン リ セ ッ ト ) IRQ interrupt request ( 割 り 込み要求 ) PRES ITM instrumentation trace macrocell ( 計装 ト レース マ ク ロ セル ) precise power-on reset ( 高精度パワーオン リ セ ッ ト ) PRS pseudo random sequence ( 疑似乱数列 ) LCD liquid crystal display ( 液晶デ ィ ス プ レ イ ) PS LIN local interconnect network ( ロー カル イ ン タ ー コ ネ ク ト ネ ッ ト ワー ク )、 通信プ ロ ト コ ルの一種 port read data register ( ポー ト 読み出 し デー タ レ ジ ス タ ) PSoC® Programmable System-on-Chip™ ( プ ロ グ ラ マ ブル シ ス テムオ ン チ ッ プ ) PSRR power supply rejection ratio ( 電源電圧変動除去比 ) PWM pulse-width modulator ( パルス幅変調器 ) RAM random-access memory ( ラ ン ダム ア ク セス メ モ リ ) LR link register ( リ ン ク レ ジス タ ) LUT lookup table ( ル ッ ク ア ッ プ テーブル ) LVD low-voltage detect ( 低電圧検出 )。 LVI を ご参照 く だ さ い LVI low-voltage interrupt ( 低電圧割 り 込み )。 HVI を ご参照 く だ さ い RISC LVTTL low-voltage transistor-transistor logic ( 低電圧 ト ラ ン ジス タ - ト ラ ン ジ ス タ ロ ジ ッ ク ) reduced-instruction-set computing ( 縮小命令セ ッ ト コ ン ピ ュ ーテ ィ ング ) RMS root-mean-square ( 二乗平均平方根 ) MAC multiply-accumulate ( 積和演算 ) RTC real-time clock ( リ アル タ イ ム ク ロ ッ ク ) MCU microcontroller unit ( マ イ ク ロ コ ン ト ロー ラ ー ユニ ッ ト ) RTL register transfer language ( レ ジス タ 転送レ ベル言語 ) MISO remote transmission request ( リ モー ト 送信要求 ) master-in slave-out ( マス タ ー入力ス レーブ出力 ) RTR NC no connect ( 未接続 ) RX receive ( 受信 ) NMI nonmaskable interrupt ( マス ク不可割 り 込み ) SAR NRZ non-return-to-zero ( 非ゼロ復帰 ) successive approximation register ( 逐次比較レ ジス タ ) NVIC nested vectored interrupt controller ( ネス ト 型ベ ク タ 割 り 込み コ ン ト ロー ラ ー ) SC/CT switched capacitor/continuous time ( ス イ ッ チ ト キ ャ パシ タ /連続時間 ) NVL nonvolatile latch ( 不揮発性ラ ッ チ )。 WOL を ご参照 く だ さ い SCL I2C serial clock (I2C シ リ アル ク ロ ッ ク ) SDA I2C serial data (I2C シ リ アル デー タ ) opamp operational amplifier ( 演算増幅器 ) S/H sample and hold ( サン プル/ホール ド ) PAL programmable array logic ( プ ログ ラ マ ブル ア レ イ ロ ジ ッ ク )。 PLD を ご参照 く だ さ い SINAD signal to noise and distortion ratio ( 信号+雑音+歪) / (雑音+歪 ) PC program counter ( プ ログ ラ ム カ ウン タ ー ) SIO PCB printed circuit board ( プ リ ン ト 回路基板 ) special input/output ( 特殊入出力 )、 高度機能 GPIO。 GPIO を ご参照 く だ さ い PGA programmable gain amplifier ( プ ログ ラ マ ブル ゲ イ ン ア ン プ ) SOC start of conversion ( 変換の開始 ) SOF start of frame ( フ レームの開始 ) SPI serial peripheral interface ( シ リ アル ペ リ フ ェ ラル イ ン タ ー フ ェ ース )、 通信プ ロ ト コ ルの一種 PHUB peripheral hub ( ペ リ フ ェ ラル ハブ ) PHY physical layer ( 物理層 ) PICU port interrupt control unit ( ポー ト 割 り 込み制御ユニ ッ ト ) SR slew rate ( スルー レー ト ) SRAM PLA programmable logic array ( プ ログ ラ マ ブル ロ ジ ッ ク ア レ イ ) static random access memory ( ス タ テ ィ ッ ク ラ ン ダム ア ク セス メ モ リ ) SRES software reset ( ソ フ ト ウ ェ ア リ セ ッ ト ) STN super twisted nematic ( 超ね じ れネマ テ ィ ッ ク ) SWD serial wire debug ( シ リ アル ワ イヤ デバ ッ グ )、 テ ス ト プ ロ ト コルの一種 PLD programmable logic device ( プ ログ ラ マ ブル ロ ジ ッ ク デバイ ス )。 PAL を ご参照 く だ さ い PLL phase-locked loop ( 位相同期回路 ) 文書番号 : 001-97442 Rev. *C ページ 41 / 45 PRELIMINARY PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト 表 55. 本書で使用する略語 ( 続き ) 略語 説明 SWV single-wire viewer ( シ ングル ワ イヤ ビ ュ ーアー ) TD transaction descriptor ( ト ラ ンザ ク シ ョ ン デ ィ ス ク リ プ タ )。 DMA を ご参照 く だ さ い THD total harmonic distortion ( 全高調波歪み ) TIA transimpedance amplifier ( ト ラ ン ス イ ン ピーダ ン ス ア ン プ ) TN twisted nematic ( ね じ れネマ テ ィ ッ ク ) TRM technical reference manual ( 技術 リ フ ァ レ ン ス マニ ュ アル ) TTL transistor-transistor logic ( ト ラ ン ジス タ - ト ラ ン ジ ス タ ロ ジ ッ ク ) TX transmit ( 送信 ) UART 汎用非同期 ト ラ ン ス ミ ッ タ レ シーバ ( 通信プ ロ ト コ ルの一種 ) USB universal serial bus ( ユニバーサル シ リ アル バス ) USBIO USB input/output (USB 入出力 )、 USB ポー ト への 接続に使用 さ れる PSoC ピ ン VDAC voltage DAC ( 電圧 DAC)。 DAC、 IDAC を ご参照 く だ さ い WDT watchdog timer ( ウ ォ ッ チ ド ッ グ タ イ マー ) WOL write once latch ( 一度 し か書き込めない ラ ッ チ )。 NVL を ご参照 く だ さ い WRES watchdog timer reset ( ウ ォ ッ チ ド ッ グ タ イ マー リ セ ッ ト ) XRES external reset I/O pin ( 外部 リ セ ッ ト I/O ピ ン ) XTAL crystal ( 水晶 ) 文書番号 : 001-97442 Rev. *C ページ 42 / 45 PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト PRELIMINARY 本書の表記法 表 56. 測定単位 ( 続き ) 測定単位 表 56. 測定単位 記号 記号 単位 単位 µH マ イ ク ロヘ ン リ ー マ イ ク ロ秒 摂氏温度 µs dB デシベル µV マ イ ク ロボル ト dBm デシベル ミ リ ワ ッ ト µW マ イ ク ロワ ッ ト fF フ ェムト フ ァ ラ ッ ド mA ミ リ ア ンペア ミ リ秒 °C ヘルツ ms KB 1024 バイ ト mV ミ リ ボル ト kbps キロ ビ ッ ト 毎秒 nA ナ ノ ア ンペア Khr キロ時間 ns ナノ秒 ナ ノ ボル ト Hz キロヘルツ nV kΩ キロ オーム Ω オーム ksps キロサン プル毎秒 pF ピコファ ラ ッ ド LSB 最下位ビ ッ ト ppm 100 万分の 1 ピ コ秒 kHz メ ガ ビ ッ ト 毎秒 ps MHz メ ガヘルツ s 秒 MΩ メ ガオーム sps サン プル数毎秒 Msps メ ガサン プル毎秒 sqrtHz ヘルツの平方根 マ イ ク ロ ア ンペア V ボル ト マイ クロフ ァ ラ ッ ド W ワッ ト Mbps µA µF 文書番号 : 001-97442 Rev. *C ページ 43 / 45 PRELIMINARY PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト 改版履歴 文書名 : PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト Bluetooth Low Energy 対応プ ログ ラ マ ブル ラ ジオ オン チ ッ プ 文書番号 : 001-97442 ECN 版 変更者 発行日 変更内容 ** 4753819 HZEN 05/05/2015 これは英語版 001-95464 Rev. *A を翻訳 し た日本語版 001-97442 Rev. ** です。 *A 4766774 SSAS 05/15/2015 これは英語版 001-95464 Rev. *B を翻訳 し た日本語版 001-97442 Rev. *A です。 *B 4950489 SSAS 10/19/2015 これは英語版 001-95464 Rev. *E を翻訳 し た日本語版 001-97442 Rev. *B です。 *C 5403978 HZEN 08/25/2016 これは英語版 001-95464 Rev. *I を翻訳 し た日本語版 001-97442 Rev. *C です。 文書番号 : 001-97442 Rev. *C ページ 44 / 45 PRELIMINARY PRoC™ BLE: CYBL1XX7X フ ァ ミ リ デー タ シー ト セールス、 ソ リ ュ ーシ ョ ンおよび法律情報 ワール ド ワ イ ド 販売 と 設計サポー ト サイ プ レ スは、 事業所、 ソ リ ュ ーシ ョ ン セ ン タ ー、 メ ー カ ー代理店および販売代理店の世界的なネ ッ ト ワー ク を持っ ています。 お 客様の最寄 り のオ フ ィ スについては、 サイ プ レ スのロ ケーシ ョ ンのウ ェ ブページ を ご覧 く だ さ い。 PSoC® ソ リ ュ ーシ ョ ン 製品 ARM® Cortex® マ イ ク ロ コ ン ト ロー ラ ー 車載向け ク ロ ッ ク&バ ッ フ ァ イ ン タ ー フ ェ ース 照明&電源管理 メモリ PSoC タ ッ チ セ ン シ ング USB コ ン ト ロー ラ ー ワ イヤレ ス/ RF cypress.com/arm cypress.com/automotive cypress.com/clocks cypress.com/interface cypress.com/powerpsoc cypress.com/memory cypress.com/psoc cypress.com/psoc PSoC 1 | PSoC 3 | PSoC 4 | PSoC 5LP サイ プ レ ス開発者 コ ミ ュ ニ テ ィ コ ミ ュ ニ テ ィ | フ ォ ー ラ ム | ブ ログ | ビデオ | ト レーニ ング テ ク ニ カル サポー ト cypress.com/support cypress.com/touch cypress.com/usb cypress.com/wireless © Cypress Semiconductor Corporation、 2014 - 2016. 本書面は、 Cypress Semiconductor Corporation 及び Spansion LLC を含むその子会社 ( 以下、 「Cypress」 と い う 。 ) に帰属する財産である。 本 書面 ( 本書面に含まれ又は言及 さ れている あ ら ゆる ソ フ ト ウ ェ ア又はフ ァ ームウ ェ ア ( 以下、 「本ソ フ ト ウ ェ ア」 と い う 。 ) を含む ) は、 ア メ リ カ合衆国及び世界のその他の国における知的財産法 令及び条約に基づき、 Cypress が所有する。 Cypress はこ れらの法令及び条約に基づ く 全ての権利を留保 し 、 また、 本段落で特に記載 さ れている ものを除き、 Cypress の特許権、 著作権、 商標権 又はその他の知的財産権のラ イ セ ン ス を一切許諾 し ていない。 本ソ フ ト ウ ェ アに ラ イ セ ン ス契約書が伴 っ てお ら ず、 かつ、 あなたが Cypress と の間で別途本 ソ フ ト ウ ェ アの使用方法を定める書面 によ る合意を し ていない場合、 Cypress は、 あなたに対 し て、 (1) 本ソ フ ト ウ ェ アの著作権に基づき、 (a) ソ ース コ ー ド 形式で提供 さ れている本ソ フ ト ウ ェ アについて、 Cypress ハー ド ウ ェ ア製品 と 共に用い る ためにのみ、 組織内部でのみ、 本ソ フ ト ウ ェ アの修正及び複製を行 う こ と 、 並びに (b) Cypress のハー ド ウ ェ ア製品ユニ ッ ト に用いる ためにのみ、 ( 直接又は再販売者及び販売代理店を 介 し て間接のいずれかで ) エ ン ド ユーザーに対 し て、 バイ ナ リ ー コ ー ド 形式で本ソ フ ト ウ ェ ア を外部に配布する こ と 、 並びに (2) 本 ソ フ ト ウ ェ ア (Cypress によ り 提供 さ れ、 修正がな さ れていない も の ) に抵触する Cypress の特許権のク レームに基づ き、 Cypress ハー ド ウ ェ ア製品 と 共に用いる ためにのみ、 本 ソ フ ト ウ ェ アの作成、 利用、 配布及び輸入を行 う こ と についての非独占的で譲渡 不能な一身専属的ラ イ セ ン ス ( サブ ラ イ セ ン スの権利を除 く ) を付与する。 本ソ フ ト ウ ェ アのその他の使用、 複製、 修正、 変換又は コ ンパイルを禁止する。 適用 さ れる法律によ り 許 さ れる範囲内で、 Cypress は、 本書面又はいかな る本ソ フ ト ウ ェ アに関 し て も、 明示又は黙示を と わず、 いかな る保証 ( 商品性及び特定の目的への適合性の黙示の保証を 含むが こ れら に限ら れない ) も行わない。 適用 さ れる法律によ り 許 さ れる範囲内で、 Cypress は、 別途通知する こ と な く 、 本書面を変更する権利を留保する。 Cypress は、 本書面に記載のあるい かな る製品又は回路の適用又は使用から 生 じ る一切の責任を負わない。 本書面で提供 さ れたあ ら ゆる情報 ( あ ら ゆるサン プルデザイ ン情報又はプ ログ ラ ム コ ー ド を含む ) は、 参照目的のためのみ に提供 さ れた ものである。 こ の情報で構成するあ ら ゆる ア プ リ ケーシ ョ ン及びその結果 と し てのあ ら ゆる製品の機能性及び安全性を適切に設計 し 、 プ ロ グ ラ ム し 、 かつテ ス ト する こ と は、 本書面 のユーザーの責任において行われる も の と する。 Cypress 製品は、 兵器、 兵器シ ス テム、 原子力施設、 生命維持装置若 し く は生命維持シス テム、 蘇生用の設備及び外科的移植を含むその他の医療 機器若 し く は医療シ ス テム、 汚染管理若 し く は有害物質管理の運用のために設計 さ れ若 し く は意図 さ れたシ ス テムの重要な構成部分 と し て用いる ため、 又はシ ステムの不具合が人身傷害、 死亡若 し く は物的損害を生 じ さ せる こ と にな る その他の使用 ( 以下、 「本目的外使用」 と い う 。 ) のためには、 設計、 意図又は承認 さ れていない。 重要な構成部分 と は、 装置又はシス テムのその構成部分 の不具合が、 その装置若 し く はシ ステムの不具合を生 じ さ せるか又はその安全性若 し く は実効性に影響する と 合理的に予想で き る、 機器又はシ ス テムのあ ら ゆる構成部分を い う 。 Cypress 製品の あ ら ゆる本目的外使用から 生 じ 、 若 し く は本目的外使用に関連するいかな る請求、 損害又はその他の責任について も、 Cypress はその全部又は一部を と わず一切の責任を負わず、 かつ、 あなたは Cypress を それら 一切から 免除する も の と し 、 本書によ り 免除する。 あなたは、 Cypress 製品の本目的外使用から 生 じ 又は本目的外使用に関連するあ ら ゆる請求、 費用、 損害及びその他の責任 ( 人身傷害又は死亡に基づ く 請求を含む ) から Cypress を免責補償する。 Cypress、 Cypress のロ ゴ、 Spansion、 Spansion のロ ゴ及び こ れらの組み合わせ、 PSoC、 CapSense、 EZ-USB、 F-RAM、 及び Traveo は、 米国及びその他の国における Cypress の商標又は登録 商標である。 Cypress の商標のよ り 完全な リ ス ト は、 cypress.com を参照のこ と 。 その他の名称及びブ ラ ン ド は、 それぞれの権利者の財産 と し て権利主張がな さ れている可能性がある。 文書番号 : 001-97442 Rev. *C 改訂日 2016 年 8 月 25 日 ページ 45 / 45