...

SH7216 CPUボード R0K572167C001BR ユーザーズ

by user

on
Category: Documents
109

views

Report

Comments

Transcript

SH7216 CPUボード R0K572167C001BR ユーザーズ
User’s Manual
32
R0K572167C001BR
SH7216 CPU ボード ユーザーズマニュアル
ルネサスマイクロコンピュータ
SuperHTM RISC engine ファミリ/SH7216 シリーズ
Rev.1.01
本資料に記載の全ての情報は本資料発行時点のものであり、ルネサス エレクトロニクスは、
予告なしに、本資料に記載した製品または仕様を変更することがあります。
ルネサス エレクトロニクスのホームページなどにより公開される最新情報をご確認ください。
www.renesas.com
Rev.1.01 2010.11
WEEE Directive
Renesas development tools and products are directly covered by the European Union's Waste
Electrical and Electronic Equipment, (WEEE), Directive 2002/96/EC.
As a result, this equipment, including all accessories, must not be disposed of as household
waste but through your locally recognised recycling or disposal schemes.
As part of our commitment to environmental responsibility Renesas also offers to take back the
equipment and has implemented a Tools Product Recycling Program for customers in Europe.
This allows you to return equipment to Renesas for disposal through our approved Producer
Compliance Scheme.
To register for the program, click here "http://www.renesas.com/weee".
このマニュアルの使い方
1.
目的と対象者
このマニュアルは、本 CPU ボードの機能と操作仕様をユーザに理解していただくためのマニュアルです。
本 CPU ボードを使用するユーザを対象にしています。このマニュアルを使用するには、電気回路、論理回路、
マイクロコンピュータに関する基本的な知識が必要です。
このマニュアルは、大きく分類すると、製品の概要、機能仕様、操作仕様で構成されています。
本 CPU ボードは、注意事項を十分確認の上、使用してください。注意事項は、各章の本文中に記載しています。
改訂記録は旧版の記載内容に対して訂正または追加した主な箇所をまとめたものです。改訂内容すべてを記録したもので
はありません。詳細は、このマニュアルの本文でご確認ください。
SH7216 CPU ボード R0K572167C001BR では次のドキュメントを用意しています。
ドキュメントの種類
ユーザーズマニュアル
記載内容
資料名
機能仕様(搭載デバイス、メモリマッ SH7216 CPU ボード
資料番号
本ユーザーズマニュアル
プ、電気的特性等)と操作仕様(コネ R0K572167C001BR ユ
クタ、スイッチ類)の説明
ーザーズマニュアル
インストレーションマニュ ハードウェアおよびソフトウェアの
SH7216 CPU ボード
アル
R0K572167C001BR イ
セットアップ方法の説明
RJJ11J0068
ンストレーションマニュ
アル
SH7216 グループでは次のドキュメントを用意しています。ドキュメントは最新版を使用してください。最
新版はルネサス エレクトロニクスのホームページに掲載されています。
ドキュメントの種類
記載内容
資料名
ユーザーズマニュアル
ハードウェアの仕様(ピン配置、メモ SH7216 グループ
ハードウェア編
リマップ、周辺機能の仕様、電気的特 ユーザーズマニュアル
性、タイミング)と動作説明
資料番号
RJJ09B0575
ハードウェア編
※周辺機能の使用方法はアプリケー
ションノートを参照してください。
ソフトウェアマニュアル
CPU・命令セットの説明
SH-2A、SH2A-FPU
RJJ09B0086
ソフトウェアマニュアル
ルネサス エレクトロニクスホームページに掲載さ
アプリケーションノート
応用例、参考プログラムなど
RENESAS TECHNICAL
製品の仕様、ドキュメント等に関する れています。
UPDATE
速報
2.
略語および略称の説明
略語/略称
英語名
日本語名
ACIA
Asynchronous Communication Interface Adapter
調歩同期式通信アダプタ
bps
bits per second
転送速度を表す単位、ビット/秒
CRC
Cyclic Redundancy Check
巡回冗長検査
DMA
Direct Memory Access
CPU の命令を介さずに直接データ転送を行う方式
DMAC
Direct Memory Access Controller
DMA を行うコントローラ
GSM
Global System for Mobile Communications
FDD-TDMA の第二世代携帯電話の方式
Hi-Z
High Impedance
回路が電気的に接続されていない状態
IEBus
Inter Equipment bus
―
I/O
Input/Output
入出力
IrDA
Infrared Data Association
赤外線通信の業界団体または規格
LSB
Least Significant Bit
最下位ビット
MSB
Most Significant Bit
最上位ビット
NC
Non-Connection
未接続
PLL
Phase Locked Loop
位相同期回路
PWM
Pulse Width Modulation
パルス幅変調
SFR
Special Function Registers
周辺機能を制御するためのレジスタ
SIM
Subscriber Identity Module
ISO/IEC 7816 規定の接触型 IC カード
UART
Universal Asynchronous Receiver/Transmitter
調歩同期式シリアルインタフェース
VCO
Voltage Controlled Oscillator
電圧制御発振器
略語/略称
英語名
すべての商標および登録商標は、それぞれの所有者に帰属します。
日本語名
目次
1.
2.
概要............................................................................................................................................................ 1-1
1.1
概要 ................................................................................................................................................................. 1-1
1.2
構成 ................................................................................................................................................................. 1-1
1.3
外部仕様 ......................................................................................................................................................... 1-2
1.4
外観 ................................................................................................................................................................. 1-3
1.5
ブロック図 ..................................................................................................................................................... 1-4
1.6
部品配置図 ..................................................................................................................................................... 1-5
1.7
メモリ配置図 ................................................................................................................................................. 1-7
1.8
絶対最大定格 ................................................................................................................................................. 1-9
1.9
動作条件 ......................................................................................................................................................... 1-9
機能仕様 .................................................................................................................................................... 2-1
2.1
機能概略 ......................................................................................................................................................... 2-1
2.2
CPU ................................................................................................................................................................. 2-2
2.3
外付けメモリ ................................................................................................................................................. 2-3
2.3.1
3.
SDRAM .................................................................................................................................................. 2-3
2.4
シリアルポートインタフェース.................................................................................................................. 2-6
2.5
入出力ポート ................................................................................................................................................. 2-7
2.6
USBインタフェース.................................................................................................................................... 2-10
2.7
RCANインタフェース ................................................................................................................................ 2-11
2.8
Ethernetインタフェース.............................................................................................................................. 2-12
2.9
LCDインタフェース ................................................................................................................................... 2-13
2.10
割り込みスイッチ ....................................................................................................................................... 2-14
2.11
E10A-USBインタフェース ......................................................................................................................... 2-15
2.12
電源モジュール ........................................................................................................................................... 2-16
2.13
クロックモジュール ................................................................................................................................... 2-17
2.14
リセットモジュール ................................................................................................................................... 2-17
操作仕様 .................................................................................................................................................... 3-1
3.1
コネクタ概略 ................................................................................................................................................. 3-1
3.1.1
H-UDI ポートコネクタ(J2、J3) ..................................................................................................... 3-2
3.1.2
シリアルポ-トコネクタ(J8) ......................................................................................................... 3-4
3.1.3
電源ジャック(J4)............................................................................................................................. 3-5
3.1.4
SH7216 用外部電源供給コネクタ(J6、J7、J10) .......................................................................... 3-6
3.1.5
拡張コネクタ(JN1、JN2、JN3、JN5、JN6)................................................................................. 3-7
3.1.6
RCAN ポートコネクタ(J11)......................................................................................................... 3-13
3.1.7
USB ポートコネクタ(J5) .............................................................................................................. 3-14
3.1.8
Ethernet ポートコネクタ(J1) ........................................................................................................ 3-15
3.1.9
LCD インタフェースコネクタ(LCD1)........................................................................................ 3-16
3.1.10
GND コネクタ(J9) ......................................................................................................................... 3-17
スイッチ、LEDの概要................................................................................................................................ 3-18
3.2
3.2.1
USB ブートクロック切り替え抵抗(R20, R21)........................................................................... 3-19
3.2.2
外部電源切り替え抵抗(R108、R119、R121)............................................................................. 3-20
3.2.3
SDRAM CS# 切り離しジャンパ(JP1)......................................................................................... 3-21
3.2.4
シリアルポート切り替えジャンパ(JP2、JP3) ........................................................................... 3-22
3.2.5
RCAN ポート切り替えジャンパ(JP4、JP5) ............................................................................... 3-23
3.2.6
スイッチ、LED の機能...................................................................................................................... 3-24
3.2.7
開発ツール使用時のスイッチ設定................................................................................................... 3-27
3.3
外形寸法 ....................................................................................................................................................... 3-28
付録
R0K572167C001BR 接続図...................................................................................................................A-1
レイアウトの都合上、このページは白紙です。
SH7216 CPU ボードR0K572167C001BR
1.
概要
1.1
概要
1.
概要
R0K572167C001BRは、ルネサスエレクトロニクス製シングルチップ RISC マイクロコンピュータSH7216の
機能・性能評価及び、アプリケーションソフトウェアの開発・評価を行なうための CPU ボードです。SH7216
のデータバス、アドレスバス、内蔵周辺機能の端子は拡張コネクタへ接続されており、計測機器を用いた周辺
デバイスとのタイミング評価や、開発用途に合わせた拡張ボードの開発が可能です。また、ルネサスエレクト
ロニクス製オンチップエミュレータ E10A-USB の接続が可能です。
1.2
構成
図 1.2.1にR0K572167C001BRを用いたシステム構成例を示します。
拡張コネクタ
LCDインタフェースコネクタ
H-UDIポートコネクタ
(14ピンまたは36ピン)
-
SH7216 CPUボード
R0K572167C001BR
+
DC 5V出力
安定化電源
(1.5A以上)
Ethernetポート
コネクタ
USBポート
コネクタ
SH7216
シリアルポート
コネクタ
拡張コネクタ
RCANポート
コネクタ
E10A-USBエミュレータ (1)
High-performance
Embedded Workshop (1)
SuperH RISC engine (1)
C/C++ コンパイラパッケージ
USB
ホスト
コンピュータ(1)
注1. 本製品には、付属しておりません。別途ご購入願います。
図 1.2.1
R0K572167C001BRを用いたシステム構成例
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 1-1
SH7216 CPU ボードR0K572167C001BR
1.3
1.
概要
外部仕様
表 1.3.1にR0K572167C001BRの外部仕様一覧を示します。
表1.3.1
R0K572167C001BR外部仕様一覧
項目
内容
SH7216
CPU
•
入力(XIN)クロック:12.5MHz
•
CPU クロック:最大 200MHz
•
バスクロック:最大 50MHz
•
内蔵メモリ
-フラッシュメモリ:1024K バイト
-RAM:128K バイト
-FLD(データ格納用フラッシュメモリ):32K バイト
メモリ
コネクタ
LED
スイッチ
基板仕様
•
SDRAM:16M バイト(16 ビットバス幅×1)
•
拡張コネクタ(バス、I/O、VCC、GND)
•
USB ポートコネクタ(シリーズ B レセクタプル)
•
Ethernet ポートコネクタ(8 ピン、RJ-45)
•
シリアルポートコネクタ(D-sub 9 ピン)
•
RCAN ポートコネクタ(3 ピン)
•
H-UDI ポートコネクタ(14 ピン)
•
H-UDI ポートコネクタ(36 ピン)
•
LCD インタフェースコネクタ(14 ピン)
•
電源用 LED:1
•
ユーザ用 LED:6
•
PHY-LSI 用 LED:5
•
リセットスイッチ:1
•
NMI スイッチ:1
•
IRQ6 スイッチ:1
•
IRQ0 スイッチ:1
•
システム設定用ディップスイッチ:1(4 極)
•
ユーザ用ディップスイッチ:1(4 極)
•
PHY-LSI 設定用ディップスイッチ:1(6 極)
•
寸法:130mm×175mm
•
実装形態:4 層 両面実装
•
基板構成:1 枚
MAC アドレスは Ethernet ポートコネクタの上面に貼りつけてあります。
1.4 外観を参照してください。
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 1-2
SH7216 CPU ボードR0K572167C001BR
1.4
1.
概要
外観
図 1.4.1にR0K572167C001BRの外観を示します。
E1
0000- E4-97
6B-
MACアドレスシール
図 1.4.1
R0K572167C001BR外観図
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 1-3
SH7216 CPU ボードR0K572167C001BR
1.5
1.
概要
ブロック図
図 1.5.1にR0K572167C001BRのブロック図を示します。
RCANポート
コネクタ
H-UDIポート
コネクタ(36ピン)
H-UDIポート
コネクタ(14ピン)
シリアルポート
コネクタ
USBポート
コネクタ
H-UDI
SCI1
AUD
USB
RCAN
Ethernetポート
コネクタ
PHYLSI
BUS
スイッチ
XTAL
(25MHz)
USBEXTAL
(48.0MHz)
SH7216
(200MHz)
EXTAL
(12.5MHz)
8/16ビット
SDRAM
16Mバイト
16ビット
外部バス最大50MHz
8/16ビット
LCDインタフェース
コネクタ
SH7216 CPUボード
R0K572167C001BR
拡張コネクタ
図 1.5.1 R0K572167C001BRブロック図
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 1-4
SH7216 CPU ボードR0K572167C001BR
1.6
1.
概要
部品配置図
図 1.6.1にR0K572167C001BRの部品配置図を示します。
C面上面図
14
7
8
1
S面上面図
図 1.6.1
R0K572167C001BR部品配置図
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 1-5
SH7216 CPU ボードR0K572167C001BR
1.
概要
表 1.6.1にR0K572167C001BRの主な実装部品一覧を示します。
表1.6.1 R0K572167C001BRの主な実装部品一覧
部品番号
部品名称
備考
U1
CPU
SH7216(ルネサス)
U4
SDRAM
K4S281632K-UC/L75(SAMSUNG)
U13
RS-232C トランシーバ
SP3222ECA-L(Sipex)
U15
RCAN トランシーバ
HA13721RPJE(ルネサス)
U11
3.3V レギュレータ
LM2738-YMY(NS)
U9
リセット IC
M51957BFP(ルネサス)
X1
発振子(水晶)
X2
発振子(セラロック)
未実装品推奨型名
CXZ49GFB12500H0PESZZ
(京セラキンセキ)
CSTCZ48M0X11R**-B0(村田製作
所)
SG-8002JF_25MHz_PCC(エプソ
X3
発振器(水晶)
J2
H-UDI ポートコネクタ(36 ピン) DX10M-36SE(ヒロセ)
J3
H-UDI ポートコネクタ(14 ピン) HTST-107-01-T-DV(Samtec)
J8
シリアルポートコネクタ
154188(ERNI)
J6
外部電源供給コネクタ
未実装
A2-2PA-2.54DSA(71)(ヒロセ)
J7
外部電源供給コネクタ
未実装
A2-2PA-2.54DSA(71)(ヒロセ)
J10
外部電源供給コネクタ
未実装
A2-2PA-2.54DSA(71)(ヒロセ)
J4
DC 電源ジャック
KLDX-SMT2-0202-A(Kycon)
JN1、JN2
拡張コネクタ(26 ピン)
未実装
FCN-744Q026-AU/0(富士通)
JN3
拡張コネクタ(50 ピン)
未実装
FCN-744Q050-AU/0(富士通)
JN5、JN6
拡張コネクタ(26 ピン)
未実装
FCN-744Q026-AU/0(富士通)
J5
USB ポートコネクタ
UBB-4R-D14T-4D(SN)(LF)(日圧)
J11
RCAN ポートコネクタ
XG8S-0331(オムロン)
J1
Ethernet ポートコネクタ
RJ-45 TLA-6T718(TDK)
LED6-10
PHY-LSI 用 LED
黄色
POWER
電源用 LED
緑色
LED0
ユーザ用 LED
緑色
LED1
ユーザ用 LED
黄色
LED2
ユーザ用 LED
橙色
LED3-5
ユーザ用 LED
赤色
SW4
リセットスイッチ
B3SN-3012(オムロン)
SW6
ユーザ用ディップスイッチ
A6S-4104(4 極) (オムロン)
SW5
SW7
システム設定用
ディップスイッチ
PHY-LSI 設定用
ディップスイッチ
ン)
A6S-4104(4 極) (オムロン)
A6S-6104(6 極) (オムロン)
SW3
NMI スイッチ
B3SN-3012(オムロン)
SW2
IRQ6 スイッチ
B3SN-3012(オムロン)
SW1
IRQ0 スイッチ
B3SN-3012(オムロン)
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 1-6
SH7216 CPU ボードR0K572167C001BR
1.7
1.
概要
メモリ配置図
図 1.7.1、図 1.7.2にR0K572167C001BRでのSH7216のメモリ配置を示します。
SH7216論理空間
MCUモード3
(シングルチップモード)
H'0000 0000
H'000F FFFF
H'0010 0000
内蔵ROM (1024Kバイト)
R0K572167C001BRメモリ配置
H'0000 0000
H'000F FFFF
H'0010 0000
予約領域
H'800F
H'8010
H'8010
H'8010
H'80FF
H'80FF
H'80FF
H'80FF
H'FFF7
H'FFF8
H'FFF9
H'FFFA
FFFF
0000
データフラッシュ (32Kバイト)
7FFF
8000
予約領域
7FFF
8000
FCURAM (8Kバイト)
9FFF
A000
予約領域
FFFF
0000
内蔵RAM (128Kバイト)
FFFF
0000
予約領域
H'800F
H'8010
H'8010
H'8010
H'80FF
H'80FF
H'80FF
H'80FF
H'FFF7
H'FFF8
H'FFF9
H'FFFA
FFFF
0000
データフラッシュ (32Kバイト)
7FFF
8000
予約領域
7FFF
8000
FCURAM (8Kバイト)
9FFF
A000
予約領域
FFFF
0000
内蔵RAM (128Kバイト)
FFFF
0000
予約領域
予約領域
H'FFFD FFFF
H'FFFE 0000
H'FFFF FFFF
周辺I/O
内蔵ROM (1024Kバイト)
H'FFFD FFFF
H'FFFE 0000
H'FFFF FFFF
周辺I/O
図 1.7.1 SH7216メモリ配置(MCU モード 3)
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 1-7
SH7216 CPU ボードR0K572167C001BR
1.
SH7216論理空間
MCUモード2
(内蔵ROM有効モード)
H'0000
H'000F
H'0010
H'01FF
H'0200
H'03FF
H'0400
H'07FF
H'0800
H'0BFF
H'0C00
H'0FFF
H'1000
H'13FF
H'1400
H'17FF
H'1800
H'1BFF
H'1C00
H'1FFF
H'2000
0000
FFFF
0000
FFFF
0000
FFFF
0000
FFFF
0000
FFFF
0000
FFFF
0000
FFFF
0000
FFFF
0000
FFFF
0000
FFFF
0000
内蔵ROM (1024Kバイト)
予約領域
CS0空間
CS1空間
CS2空間
CS3空間
CS4空間
CS5空間
CS6空間
CS7空間
R0K572167C001BRメモリ配置
H'0000
H'000F
H'0010
H'01FF
H'0200
H'03FF
H'0400
H'07FF
H'0800
H'0BFF
H'0C00
H'0FFF
H'1000
H'13FF
H'1400
H'17FF
H'1800
H'1BFF
H'1C00
H'1FFF
H'2000
0000
FFFF
0000
FFFF
0000
FFFF
0000
FFFF
0000
FFFF
0000
FFFF
0000
FFFF
0000
FFFF
0000
FFFF
0000
FFFF
0000
予約領域
H'800F
H'8010
H'8010
H'8010
H'80FF
H'80FF
H'80FF
H'80FF
H'FFF7
H'FFF8
H'FFF9
H'FFFA
H'FFFB
H'FFFC
H'FFFC
H'FFFD
FFFF
0000
7FFF
8000
7FFF
8000
9FFF
A000
FFFF
0000
FFFF
0000
FFFF
0000
FFFF
0000
データフラッシュ (32Kバイト)
予約領域
FCURAM (8Kバイト)
予約領域
内蔵RAM (128Kバイト)
予約領域
SDRAMモード設定
図 1.7.2
周辺I/O
内蔵ROM (1024Kバイト)
予約領域
ユーザ領域
ユーザ領域
ユーザ領域
SDRAM (16Mバイト)
ユーザ領域
ユーザ領域
ユーザ領域
ユーザ領域
ユーザ領域
予約領域
H'800F
H'8010
H'8010
H'8010
H'80FF
H'80FF
H'80FF
H'80FF
H'FFF7
H'FFF8
H'FFF9
H'FFFA
H'FFFB
H'FFFC
H'FFFC
H'FFFD
FFFF
0000
データフラッシュ (32Kバイト)
7FFF
8000
予約領域
7FFF
8000
FCURAM (8Kバイト)
9FFF
A000
予約領域
FFFF
0000
内蔵RAM (128Kバイト)
FFFF
0000
予約領域
FFFF
0000
SDRAMモード設定
FFFF
0000
予約領域
H'FFFD FFFF
H'FFFE 0000
H'FFFF FFFF
概要
予約領域
H'FFFD FFFF
H'FFFE 0000
H'FFFF FFFF
周辺I/O
SH7216メモリ配置(MCU モード 2)
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 1-8
SH7216 CPU ボードR0K572167C001BR
1.8
1.
概要
絶対最大定格
表 1.8.1にR0K572167C001BRの絶対最大定格を示します。
表1.8.1 R0K572167C001BRの絶対最大定格
記号
項目
定格値
備考
5VCC
5V 系電源電圧
-0.3V~6.0V
VSS 基準
Topr
動作周囲温度
0℃~50℃
結露なきこと、腐蝕性ガス環境は不可
Tstg
保存周囲温度
-10℃~60℃
結露なきこと、腐蝕性ガス環境は不可
【注】周囲温度とはボードに限りなく近い部分の空気の温度のことを言います。
1.9 動作条件
表 1.9.1にR0K572167C001BRの動作条件を示します。
表1.9.1 R0K572167C001BRの動作条件
項目
定格値
5VCC
記号
5V 系電源電圧
4.75V~5.25V
-
最大消費電流
1.5A 以下
Topr
動作温度
0℃~50℃
R20UT0402JJ0101 Rev.1.01
2010.11.10
備考
VSS 基準
結露なきこと、腐蝕性ガス環境は不可
Page 1-9
SH7216 CPU ボードR0K572167C001BR
1.
概要
レイアウトの都合上、このページは白紙です。
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 1-10
SH7216 CPU ボードR0K572167C001BR
2.
機能仕様
2.1
機能概略
2.
機能仕様
R0K572167C001BRは、表 2.1.1に示す機能を有しています。
表2.1.1
R0K572167C001BR機能モジュール一覧
項番
機能
内容
SH7216
入力(XIN)クロック:12.5MHz
2.2
CPU
•
CPU クロック:最大 200MHz
•
バスクロック:最大 50MHz
内蔵メモリ
•
フラッシュメモリ:ユーザマット:1024K バイト
•
FLD:32K バイト
•
RAM:128K バイト
2.3
外付けメモリ
以下のメモリを実装
SDRAM:16Mバイト(16ビットバス幅)
2.4
シリアルポートインタフェース
SH7216 の SCI1 をシリアルポートコネクタに接続
2.5
入出力ポート
SH7216 の入出力ポートに接続
2.6
USB インタフェース
2.7
RCAN インタフェース
2.8
Ethernet インタフェース
2.9
LCD インタフェース
デバッグ用 LCD コネクタに接続
2.10
割り込みスイッチ
NMI 端子、IRQ6 端子、IRQ0 端子に接続
2.11
E10A-USB インタフェース
2.12
電源モジュール
2.13
クロックモジュール
2.14
リセットモジュール
SH7216 の USB 端子を USB ポートコネクタに接続
クロック源:セラミック発振子 48MHz
SH7216 の RCAN 端子を RCAN トランシーバ経由で RCAN ポートコネクタ
に接続
SH7216 の Ethernet 端子を PHY-LSI 経由でパルストランス内蔵 Ethernet
ポートコネクタ(RJ-45 コネクタ)に接続
SH7216 の H-UDI/AUD 端子を H-UDI ポートコネクタに接続
*Ethernet インタフェース使用時は、AUD は使用できません。
R0K572167C001BR のシステム電源制御
システムクロック制御
クロック源:水晶発振子 12.5MHz
R0K572167C001BR に実装されているデバイスのリセット制御
コネクタ、スイッチ、LED
-
操作仕様
•
SH7216 拡張コネクタ
•
スイッチ、LED
•
H-UDI ポートコネクタ
•
シリアルポートコネクタ
•
USB ポートコネクタ
•
RCAN ポートコネクタ
•
Ethernet ポートコネクタ
•
LCD インターフェースコネクタ
第 3 章で詳細を説明します
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 2-1
SH7216 CPU ボードR0K572167C001BR
2.2
2.
機能仕様
CPU
R0K572167C001BRには、CPU クロック最大 200MHz で動作する 32 ビット RISC マイクロコンピュータSH7216
が搭載されています。SH7216は、1024K バイトのフラッシュメモリ、32K バイトの FLD、128K バイトの RAM
を内蔵しており、データ処理、機器制御等の多様な応用分野に対応することのできるマイクロコンピュータで
す。
R0K572167C001BRでは、入力クロック 12.5MHz時に、CPUクロック最大 200MHz(外部バス最大 50MHz)
でSH7216を動作させることができます。図 2.2.1にR0K572167C001BRにおけるSH7216ブロック図を示します。
SH7216
クロック
システム
制御
ユーザ用
LED
IIC
USBポートコネクタ (J5)
GPIO、
制御信号、
MTU2/2S、
割り込み、etc.
RCANポートコネクタ (J11)
シリアルポートコネクタ (J8)
H-UDIポートコネクタ
モード
スイッチ
図2.2.1
PC0/A0/POE0/IRQ4
PC1/A1
PC2/A2
PC3/A3
RES
PC4/A4
NMI
PC5/A5
WDTOVF
PC6/A6
PC7/A7
PE9/TIOC3B/DACK2/TX_EN
PC8/A8/CRx0/RXD0
PE11/TIOC3D/DACK3/MII_TXD0
PC9/A9/CTx0/TXD0
PE12/TIOC4A/MII_TXD1
PC10/A10/TIOC1A/CRx0/RXD0
PE13/TIOC4B/MRES/MII_TXD2
PC11/A11/TIOC1B/CTx0/TXD0
PE14/DACK0/TIOC4C/MII_TXD3
PC12/A12/TCLKA
PE15/DACK1/TIOC4D/IRQOUT/REFOUT/TX_ER
PC13/A13/IRQ0/TCLKB
PC14/A14/IRQ1/TCLKC
PC15/A15/IRQ2/TCLKD
PB0/A16/IRQ0/RD/WR/TIOC2A
PB1/A17/ADTRG/TIOC0A/IRQ1/IRQOUT/REFOUT
PB2/A18/RASL/IRQ2/RXD3/TIOC0B/BACK/FRAME
PB3/A19/CASL/IRQ3/TXD3/TIOC0C/BREQ/AH
PB12/SCL/POE1/IRQ2
PB4/A20/IRQ4/SCK3/TIOC0D/WAIT/BACK/BS
PB13/SDA/POE2/IRQ3
PB5/A21/IRQ5/RXD0/BREQ
PB6/A22/IRQ6/TXD0/TCLKD/WAIT
USBXTAL
USBEXTAL
PD0/D0
PB14/IRQ6
PD1/D1
VBUS
PD2/D2/TIC5U/RXD2
USD+
PD3/D3/TIC5V/TXD2
USDPD4/D4/TIC5W/SCK2
PB15/(PUPD)/IRQ7
PD5/D5/TIC5US
PD6/D6/TIC5VS
PE1/TIOC0B/TIOC4BS/TEND0/MDC
PD7/D7/TIC5WS
PE2/TIOC0C/TIOC4CS/DREQ1/WOL
PD8/D8/TIOC3AS
PE3/TIOC0D/TIOC4DS/TEND1/COL
PD9/D9/TIOC3CS
PE4/TIOC1A/SCK3/POE8/IRQ4/CRS
PD10/D10/TIOC3BS
PE5/TIOC1B/TIOC3BS/TXD3/MDIO
PD11/D11/TIOC3DS
PE6/TIOC2A/TIOC3DS/RXD3
PD12/D12/TIOC4AS
PA21/RD/CKE/BACK/POE3/IRQ5/SCK1/FRAME
PD13/D13/TIOC4BS
PA20/DQMLL/WRL/CASU/BREQ/POE4/IRQ6/TXD1/AH
PD14/D14/TIOC4CS
PA19/DQMLU/WRH/RASU/WAIT/POE8/IRQ7/RXD1/BS
PD15/D15/TIOC4DS
PA17/RD
PA16/WRL/DQMLL
PD16/D16/IRQ0/POE0/UBCTRG/AUDATA0
PA15/WRH/DQMLU
PD17/D17/IRQ1/POE4/ADTRG/AUDATA1
PA14/WRHH/DQMUU/RASL
PD18/D18/IRQ2/AUDATA2/MDIO
PA13/WRHL/DQMUL/CASL
PD19/D19/IRQ3\/AUDATA3/LINKSTA
PB7/A23/IRQ7/SCK4/TCLKC/TEND0/RD/WR
PD20/D20/IRQ4/AUDSYNC/MDC
PB8/A24/CS2/TCLKB/DREQ0/RXD4
PD21/D21/IRQ5/TEND1/AUDCK/EXOUT
PB9/A25/CS3/TCLKA/DACK0/TXD4
PD22/D22/IRQ6/DREQ1/WOL
PB10/RXD2/CS6/CS2/CS0/IRQ0
PD23/D23/IRQ7/DACK1/COL
PB11/TXD2/CS7/CS3/CS1/IRQ1
PD24/D24/TIOC4DS/CRS
PA0/RXD0/CS0/CRx0/IRQ4/RX_CLK
PA1/TXD0/CS1/CTx0/IRQ5/MII_RXD0
PD25/D25/TIOC4CS/RX_CLK
PA2/SCK0/SSL0/CS2/TCLKD/MII_RXD1
PD26/D26/TIOC4BS/MII_RXD0
PA3/RXD1/MISO/CS3/TCLKC/MII_RXD2
PD27/D27/TIOC4AS/MII_RXD1
PA4/TXD1/MOSI/CS4/TCLKB/MII_RXD3
PD28/D28/TIOC3DS/MII_RXD2
PA5/SCK1/RSPCK/CS5/TCLKA/RX_ER
PD29/D29/TIOC3BS/MII_RXD3
PE7/TIOC2B/UBCTRG/RXD2/SSL1/RX_DV
PD30/D30/TIOC3CS/SSL3/RX_ER
PE8/TIOC3A/DREQ2/SCK2/SSL2/EXOUT
PD31/D31/TIOC3AS/SSL2/RX_DV
PE10/TIOC3C/DREQ3/TXD2/SSL3/TX_CLK
PA12/IRQ0/TIC5U/CS0/SSL1/TX_CLK
PE0/TIOC0A/TIOC4AS/DREQ0/LNKSTA
PA11/IRQ1/TIC5V/CS1/TX_EN/CRx0/RXD0
PA10/IRQ2/TIC5W/CS2/MII_TXD0/CTx0/TXD0
PA9/IRQ3/TCLKD/CS3/MII_TXD1/SSL0/SCK0
PA8/IRQ4/TCLKC/CS4/MII_TXD2/MISO/RXD1
PA7/IRQ5/TCLKB/CS5/MII_TXD3/MOSI/TXD1
TDI
TDO
PA6/IRQ6/TCLKA/CS6/TX_ER/RSPCK/SCK1
TCK
PF0/AN0
TMS
PF1/AN1
TRST
ASEMD0
PF2/AN2
PF3/AN3
FWE/ASEBRKAK/ASEBRK
PF4/AN4
MD1
PF5/AN5
MD0
PF6/AN6
PF7/AN7
EXTAL
XTAL
PA18/CK
アドレスバス
データバス
AUD
Ethernet
RSPI
A/D
ユーザ用
ディップスイッチ
(SW6)
SH7216 ブロック図
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 2-2
SH7216 CPU ボードR0K572167C001BR
2.3
2.
機能仕様
外付けメモリ
2.3.1
SDRAM
R0K572167C001BRには、16MバイトのSDRAMが 1 個実装されています。SDRAMの制御は、SH7216に内蔵
されたバスステートコントローラにより行います。なお、R0K572167C001BRでは、16 ビットバスアクセスの
みが可能です。表 2.3.1にSDRAMの仕様概要を示します。図 2.3.1にSH7216とSDRAMの接続回路図を、表 2.3.2
にチップセレクト設定用ジャンパ JP1 の機能設定表を示します。
表2.3.1
SDRAM の仕様概要
仕様
内容
構成
2M ワード×16 ビット×4 バンク
容量
16M バイト(8M ワード/16 ビット)
アクセス時間
5.4ns
CAS レイテンシ
2(バスクロック 50MHz 時)
リフレッシュ間隔
64ms 毎の 4096 リフレッシュサイクル
ロウアドレス
A11 - A0
カラムアドレス
A8 - A0
バンク数
BA0、BA1 で制御する 4 バンク動作
SDRAM
SH7216
(8Mワードx16ビット)
PC14/A14/IRQ1/TCLKC
PC13/A13/IRQ0/ TCLKB
PC12/A12-PC1/A1
BA1
BA0
12ビット
A11-A0
CLK
PA21/RD/CKE/BACK/POE3/IRQ5/ SCK1/FRAME
PB11/TXD2/CS7/CS3/CS1/IRQ1
PA14/WRHH/DQMUU/RASL
321
PA18/CK
PA13/WRHL/DQMUL/CASL
図2.3.1
RAS
WE
DQMU
PA15/WRH/DQMLU
PD15/D15-PD0/D0
CS
CAS
PB0/A16/IRQ0/RD/WR/TIOC2A
PA16/WRL/DQMLL
CKE
JP1
16ビット
DQML
DQ15-DQ0
SH7216と SDRAM の接続回路図
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 2-3
SH7216 CPU ボードR0K572167C001BR
2.
機能仕様
表2.3.2 チップセレクト設定用ジャンパ JP1 機能設定表
機能
ジャンパ
1-2
JP1
SDRAM 有効(初期設定)
2-3
SDRAM 無効
図 2.3.2にSDRAMシングルリード/ライトタイミング例を、表 2.3.3にR0K572167C001BRのバスクロックが
50MHz動作時のバスステートコントローラの設定を示します。
図2.3.2
SDRAM シングルリード/ライトタイミング例
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 2-4
SH7216 CPU ボードR0K572167C001BR
2.
機能仕様
表2.3.3 バスステートコントローラ設定(SDRAM リード・ライト)
ユーザ領域
CS3
対象デバイス
K4S281632K-UC/L75
バスステートコントローラ設定
CS3 空間バスコントロールレジスタ(CS3BCR):
初期値:H'36DB 0400
推奨設定値:H'0000 4400
•
メモリ指定:
TYPE[2:0] = B'100;SDRAM
•
データバス幅指定
BSZ[1:0] = B'10;16 ビットバス幅
CS3 空間ウェイトコントロールレジスタ(CS3WCR):
初期値:H'0000 0500, 推奨設定値:H'0000 0492
•
プリチャージ完了待ちサイクル数:
WTRP[1:0] = B'00;0サイクル
•
ACTV コマンド→READ(A)/WRIT(A)コマンド間ウエイトサイクル数:
WTRCD[1:0] = B'01;1サイクル
•
エリア 3CAS レイテンシ:
A3CL[1:0] = B'01;2サイクル
•
プリチャージ起動待ちサイクル数:
TRWL[1:0] = B'10;2サイクル
•
REF コマンド/セルフリフレッシュ解除→ACTV/REF/MRS コマンド間アイドルサイクル数:
WTRC[1:0] = B'10 ; 5サイクル
SDRAM コントロールレジスタ(SDCR):
初期値:H'0000 0000, 推奨設定値:H'0000 0809
•
リフレッシュ制御:
RFSH = B'1;リフレッシュを行う
•
リフレッシュ制御:
RMODE = B'0;オートリフレッシュ
•
バンクアクティブモード:
BACTV = B'0;オートプリチャージモード
•
エリア 3 ロウアドレスビット数:
A3ROW[1:0] = B'01;12ビット
•
エリア 3 カラムアドレスビット数:
A3COL[1:0] = B'01;9ビット
リフレッシュタイマコントロール/ステータスレジスタ(RTCSR):
初期値:H'0000 0000, 推奨設定値:H'A55A 0010
•
クロックセレクト:
CKS[2:0] = B'010;BΦ/16
•
リフレッシュ回数:
RRC[2:0] = B'000;1回
リフレッシュタイムコンスタントレジスタ(RTCOR):
初期値:H'0000 0000, 推奨設定値:H'A55A 0030
※クロックセレクトを Bφ/16 に設定した場合のリフレッシュ要求間隔は
以下のとおりです。
1 サイクル:320nsec(50MHz/16=3.125MHz)
本 SDRAM のリフレッシュ要求間隔:15.625μsec / 回
15.625usec /320nsec = 48(0x30)サイクル / リフレッシュ回数
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 2-5
SH7216 CPU ボードR0K572167C001BR
2.4
2.
機能仕様
シリアルポートインタフェース
R0K572167C001BRでは、SH7216の SCI チャネル 1 が RS-232C トランシーバ経由でシリアルポートコネクタ
に接続されています。また、SH7216の SCI チャネル 1 は、拡張コネクタ(JN5)と接続することもでき、拡張
コネクタ(JN5)は RS-232C トランシーバ経由でシリアルポートコネクタに接続することもできます。
SH7216のSCIチャネル 1 をシリアルポートとして使用する場合は、
拡張コネクタと重複して使用できません。
図 2.4.1に、R0K572167C001BRにおけるシリアルポートブロック図を示します。
RS-232C
トランシーバ
SH7216
PA3/RXD1/MISO/CS3/TCLKC/MII_RXD2
PA4/TXD1/MOSI/CS4/TCLKB/MII_RXD3
JP2
1-2
3-4
1-3
TXD1 – RS232C
JN5 – RS232C
TXD1 – JN5
JP3
1-2
3-4
1-3
RXD1 – RS232C
JN5 – RS232C
RXD1 – JN5
JP3
1
2
3
4
JP2
1
2
3
4
拡張コネクタ(JN5)
シリアルポート
コネクタ
1
NC
DCD
2
RxD
3
TxD
4
DTR
5
GND
GND
6
DSR
7
RTS
8
CTS
9
NC
RI
RS232RX
RS232TX
図2.4.1 シリアルポートブロック図
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 2-6
SH7216 CPU ボードR0K572167C001BR
2.5
2.
機能仕様
入出力ポート
R0K572167C001BRでは、SH7216の全ての入出力ポートが拡張コネクタに接続されています。また、一部の
入出力ポートは、ディップスイッチと LED に接続しており、ユーザが自由に使用することができます。
PF0/AN0 にはポテンショメータが接続されています。ポテンショメータの詳細な仕様は以下に示すメーカー
のホームページをご参照下さい。
メーカー:コパル http://www.copal-electronics.com/
型名:CT-6ETV (10kΩ)
図 2.5.1にLED、ディップスイッチ接続図を示します。
5VCC
LED0
緑色
LED5
赤色
LED4
赤色
LED3
赤色
LED2
橙色
SH7216
HD74LV06ATELL
LED1
黄色
PE9/TIOC3B/DACK2/TX_EN
PE11/TIOC3D/DACK3/MII_TXD0
PE12/TIOC4A/MII_TXD1
PE13/TIOC4B/MRES/MII_TXD2
PE14/DACK0/TIOC4C/MI_TXD3
PE15/DACK1/TIOC4D/IRQOUT/TX_ER
13
JN2
14
15
16
17
SW6-1
SW6-2
SW6-4
VccQ
SW6-3
18
100kΩ
AVCC
ユーザ用
ディップスイッチ(SW6)
4.7kΩ
JN1
14
100Ω
VR1
PF0/AN0
15
PF1/AN2
16
PF2/AN2
17
PF3/AN3
18
JN6
100kΩ
PF4/AN4
19
PF5/AN5
20
PF6/AN6
21
PF7/AN7
100kΩ
図2.5.1
LED、ディップスイッチ接続図
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 2-7
SH7216 CPU ボードR0K572167C001BR
2.
機能仕様
表2.5.1、表2.5.2に入出力ポート機能表を示します。
表2.5.1 入出力ポート機能表(1)
SH7216
拡張コネクタ
番号
端子名
JN1
1
2
3
4
5
6
9
10
11
12
14
15
16
17
18
21
22
23
24
25
26
27
28
30
31
32
33
34
35
36
37
41
42
43
44
45
46
47
48
52
53
54
55
57
58
59
60
61
62
63
64
67
68
PE1/TIOC0B/TIOC4BS/TEND0/MDC
PE2/TIOC0C/TIOC4CS/DREQ1/WOL
PE3/TIOC0D/TIOC4DS/TEND1/COL
_________
PE4/TIOC1A/SCK3/POE8/IRQ4/CRS
PE5/TIOC1B/TIOC3BS/TXD3/MDIO
PE6/TIOC2A/TIOC3DS/RXD3
______
_________ _________
___________
PA21/ R D /CKE/BACK
/POE3/IRQ5/SCK1/FRAME ______
_______ _________ _________ _________
PA20/DQMLL/WRL
/CASU/BREQ/POE4/IRQ6/TXD1/ A______
H
________ _________ _________ _________
PA19/DQMLU/WRH/RASU/WAIT /POE8/IRQ7/RXD1/ B S
PA18/CK
______
PA17/_______
RD
PA16/WRL
/DQMLL
________
PA15/WRH
/DQMLU _________
_________
PA14/WRHH
/DQMUU/RASL
_________
_________
PA13/WRHL
/DQMUL/CASL
_________
PC0/A0/POE0/IRQ4
PC1/A1
PC2/A2
PC3/A3
PC4/A4
PC5/A5
PC6/A6
PC7/A7
PC8/A8/CRx0/RXD0
PC9/A9/CTx0/TXD0
PC10/A10/TIOC1A/CRx0/RXD0
PC11/A11/TIOC1B/CTx0/TXD0
PC12/A12/TCLKA
PC13/A13/IRQ0/TCLKB
PC14/A14/IRQ1/TCLKC
PC15/A15/IRQ2/TCLKD
______
PB0/A16/IRQ0/RD/W
R /TIOC2A _____________ _____________
___________
PB1/A17/ADTRG
/TIOC0A/IRQ1/IRQOUT
/REFOUT
_________
_________ ___________
PB2/A18/RASL
/IRQ2/RXD3/TIOC0B/BACK
/FRAME
_________
_________ ______
PB3/A19/CASL/IRQ3/TXD3/TIOC0C/BREQ
/
AH
_________ _________ ______
PB4/A20/IRQ4/SCK3/TIOC0D/WAIT
/BACK/ B S
_________
PB5/A21/IRQ5/RXD0/BREQ _________
PB6/A22/IRQ6/TXD0/TCLKD/WAIT
______
PB7/A23/IRQ7/SCK4/TCLKC/TEND0/RD/W
R
______
PB8/A24/CS2
/TCLKB/DREQ0/RXD4
______
PB9/A25/CS3______
/TCLKA/DACK0/TXD4
______ ______
PB10/RXD2/CS6
/CS2/CS0/IRQ0
______ ______ ______
PB11/TXD2/CS7/CS3/CS1/IRQ1
PD0/D0
PD1/D1
PD2/D2/TIC5U/RXD2
PD3/D3/TIC5V/TXD2
PD4/D4/TIC5W/SCK2
PD5/D5/TIC5US
PD6/D6/TIC5VS
PD7/D7/TIC5WS
PD8/D8/TIOC3AS
PD9/D9/TIOC3CS
17
18
19
JN2
19
20
21
16
24
15
JN3
46
45
44
25
48
47
50
49
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
37/26
38
39
40
41
42
43
10
23
25
26
JN5
27
28
17
18
19
20
21
22
23
24
29
30
JN6
7
12
13
14
3
1
2
17
8
9
10
15
16
備考
PE1
PE2
PE3
TIOC1A
TIOC1B
TIOC2A
CKE
IRQ6
_________
PA19/WAIT
CK
______
R
D
_______
WRL/DQMLL
________
WRH
/DQMLU
_________
RASL
_________
CASL
_________
POE0/A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
A13
A14
A15 ______
A16/RD/W R
A17/TIOC0A
A18/TIOC0B
A19/TIOC0C
A20
A21
A22
TCLKC/TEND0
TCLKB/DREQ0
PB9/DACK0
______ ______ ______
CS6
/CS2/CS0
______ ______ ______
CS7/CS3/CS1
D0
D1
TIC5U/D2
TIC5V/D3
TIC5W/D4
D5/TIC5US
D6/TIC5VS
D7/TIC5WS
D8/TIOC3AS
D9/TIOC3CS
[ ]:デバイスや素子、ジャンパを経由して CPU 端子に接続されている信号
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 2-8
SH7216 CPU ボードR0K572167C001BR
2.
機能仕様
表2.5.2 入出力ポート機能表(2)
SH7216
番号
69
70
71
72
73
74
77
78
82
83
93
94
97
98
99
100
101
102
103
110
111
116
117
121
123
133
134
138
139
140
141
146
147
148
149
152
153
154
157
158
159
160
161
162
165
166
167
168
169
170
171
172
173
176
端子名
PD10/D10/TIOC3BS
PD11/D11/TIOC3DS
PD12/D12/TIOC4AS
PD13/D13/TIOC4BS
PD14/D14/TIOC4CS
PD15/D15/TIOC4DS
_________ _____________
PD16/D16/IRQ0/POE0
/UBCTRG/AUDATA0
_________ ___________
PD17/D17/IRQ1/POE4/ADTRG/AUDATA1
PD21/D21/IRQ5/TEND1/AUDCK/EXOUT
PD22/D22/IRQ6/DREQ1/WOL
PD30/D30/TIOC3CS/SSL3/RX_ER
PD31/D31/TIOC3AS/SSL2/RX_DV
______
PA12/IRQ0/TIC5U/CS0
/SSL1/TX_CLK
______
PA11/IRQ1/TIC5V/CS1
/TX_EN/CRx0/RXD0
______
PA10/IRQ2/TIC5W/CS2
/MII_TXD0/CTx0/TXD0
______
PA9/IRQ3/TCLKD/CS3
/MII_TXD1/SSL0/SCK0
______
PA8/IRQ4/TCLKC/CS4
/MII_TXD2/MISO/RXD1
______
PA7/IRQ5/TCLKB/CS5
/MII_TXD3/MOSI/TXD1
______
PA6/IRQ6/TCLKA/CS6
/TX_ER/RSPCK/SCK1
_________
PB12/SCL/POE1
/IRQ2
_________
PB13/SDA/POE2/IRQ3
PB14/IRQ6
PB15/(PUPD)/IRQ7
EXTAL
NMI
______
RES _________________ _____________
FWE/ASEBRKAK/ASEBRK
PF0/AN0
PF1/AN1
PF2/AN2
PF3/AN3
PF4/AN4
PF5/AN5
PF6/AN6
PF7/AN7
MD0
MD1
_____________
WDTOVF ______
PA0/RXD0/CS0
/CRx0/IRQ4/RX_CLK
______
PA1/TXD0/CS1/CTx0/IRQ5/MII_RXD0
______
PA2/SCK0/SSL0/CS2
/TCLKD/MII_RXD1
______
PA3/RXD1/MISO/CS3
/TCLKC/MII_RXD2
______
PA4/TXD1/MOSI/CS4
/TCLKB/MII_RXD3
______
PA5/SCK1/RSPCK/CS5
/TCLKA/RX_ER
_____________
PE7/TIOC2B/UBCTRG/RXD2/SSL1/RX_DV
PE8/TIOC3A/DREQ2/SCK2/SSL2/EXOUT
PE10/TIOC3C/DREQ3/TXD2/SSL3/TX_CLK
PE9/TIOC3B/DACK2/TX_EN
PE11/TIOC3D/DACK3/MII_TXD0
PE12/TIOC4A/MII_TXD1
___________
PE13/TIOC4B/M R E S /MII_TXD2
PE14/DACK0/TIOC4C/MII_TXD3
_____________ _____________
PE15/DACK1/TIOC4D/IRQOUT/REFOUT/TX_ER
PE0/TIOC0A/TIOC4AS/DREQ0/LNKSTA
拡張コネクタ
JN1
[8]
[22]
[21]
JN2
[7]
[8]
[6]
[20]
26
25
[2]
[3]
[1]
9
10
11
12
5
9
22
12
11
13
14
15
17
16
18
JN3
JN5
31
32
33
34
35
36
JN6
19
20
21
23
22
24
[11]
[13]
[12]
[11]
[10]
[9]
[8]
[7]
15
16
21
19
20
[6]
[5]
14
1
2
3
4
[6]
[5]
18
備考
D10/TIOC3BS
D11/TIOC3DS
D12/TIOC4AS
D13/TIOC4BS
D14/TIOC4CS
D15/TIOC4DS
U6_IRQ0
_________
ADTRG/U6_POE4
U6_PDX21
PD22
U6_SSL3
U6_SSL2
U6_SSL1
U8_RXD0
U8_TXD0
U6_SSL0
U8_MISO
U8_MOSI
PA6/U8_RSPCK
SCL
SDA
PB14
PB15
EXTAL
NMI
RESET#
FWE
AN0
AN1
AN2
AN3
AN4
AN5
AN6
AN7
MD0
MD1
_____________
WDTOVF
JP5_CRx0
JP4_CTx0
TCLKD
JP3_RXD1
JP2_TXD1
TCLKA
TIOC2B
TIOC3A
TIOC3C
TIOC3B
TIOC3D
TIOC4A
TIOC4B
TIOC4C
TIOC4D
PE0
[ ]:デバイスや素子、ジャンパを経由して CPU 端子に接続されている信号
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 2-9
SH7216 CPU ボードR0K572167C001BR
2.6
2.
機能仕様
USB インタフェース
R0K572167C001BRでは、USB ポートコネクタ(シリーズ B レセプタクル)が実装されており、SH7216の出
力端子 PUPD(PB15)の操作により、USB 回線の接続制御を行うことができます。USB ホスト/ハブへの接
続の通知を遅延させたい場合(優先度の高い処理中、初期化処理中など)は、PUPD を"L"にして VBUS 入力
および USD+のプルアップを無効とします。PUPD を"H"にした状態で、USB ポートコネクタより VBUS 電源
が印加されると、SH7216の VBUS 入力および USD+のプルアップが有効になり USB ホスト/ハブはデバイス
が接続されたことを認識します。
SH7216は VBUS 端子が"L"のとき、USD+、USD-の状態にかかわらずパワードステートを保持します。
本CPUボードの電源を投入しない状態でUSBホスト/ハブにケーブルが接続されると、USBホスト/ハブから
VBUSに電圧が印加されますので、必ずCPUボードの電源を投入した状態でUSBケーブルを接続してください。
図 2.6.1に、R0K572167C001BRのUSBインタフェースブロック図を示します。
3.3V
3.3V
SH7216
DrVCC
VccQ
PB15/(PUPD)/IRQ7
DrVSS
HD74LV1GT08ACME-E
VBUS
3.3V
USB
シリーズB
レセプタクル
Vbus
HD74LV1GT126ACME-E
OE
3.3V
USBEXTAL
USBXTAL
USD+
D+
USDPB14/IRQ6
セラミック発振子
(コンデンサ内蔵)
CSTCZ48M0X11R
(村田製作所)
未実装
D-
3.3V
USBブートにて
クロック選択
GND
47kΩ
Vbus
PUPD
VBUS
D+
0
0
0
Hi-Z
0
1
0
Hi-Z
1
0
0
Hi-Z
1
1
1
備考
初期値
プルアップ USB接続時
図2.6.1 USB インタフェースブロック図
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 2-10
SH7216 CPU ボードR0K572167C001BR
2.7
2.
機能仕様
RCAN インタフェース
R0K572167C001BRでは、RCAN ポートコネクタ(3 ピンコネクタ)が実装されており、CTx0、CRx0 はレベ
ルシフタ、RCAN トランシーバを経由して本コネクタ(J11)に接続しているほか、切り替えジャンパ(JP4、
JP5)を経由して拡張コネクタ(JN6)にも接続することが可能です。
図 2.7.1に、R0K572167C001BRのRCANインタフェースブロック図を示します。
VccQ
U1
SH7216
U14
JP4
PA1/TXD0/CS1/CTx0/IRQ5/MII_RXD0
1
3
2
VccQ
JP5
1
3
2
VccQ
A VccA
DIR
JN6へ
PA0/RXD0/CS0/CRx0/IRQ4/RX_CLK
レベルシフタIC
3.3/5 V to 5 V
VccB B
→
VccQ
5VCC
TxD
GND
A VccA
DIR
U15
5VCC
レベルシフタ IC
5 V to 3.3/5 V
U16
RCANトランシーバ IC
RxD CANH
CANL
RCANポートコネクタ
3ピン
J11
CANH
CANL
5VCC
5VCC
VccB B
←
GND
JN6より
図2.7.1 RCAN インタフェースブロック図
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 2-11
SH7216 CPU ボードR0K572167C001BR
2.8
2.
機能仕様
Ethernet インタフェース
R0K572167C001BRでは、パルストランス内蔵のEthernetポートコネクタ(RJ-45 コネクタ)が実装されてい
ます。図 2.8.1に、R0K572167C001BRのEthernetインタフェースブロック図を示します。
MAC アドレスは、Ethernet ポートコネクタの上面に貼りつけてあります。MAC アドレスは、48 ビットで1
つのアドレスとなります。
AUD, RSPI/Ethernet, ADTRG, IRQ0
SH7216
SN74CBTLV16210
PD30/D30/TIOC3CS/SSL3/RX_ER
PD31/D31/TIOC3AS/SSL2/RX_DV
RSPI
PA12/IRQ0/TIC5U/CS0/SSL1/TX_CLK
PA9/IRQ3/TCLKD/CS3/MII_TXD1/SSL0/SCK0
PA8/IRQ4/TCLKC/CS4/MII_TXD2/MISO/RXD1
PA7/IRQ5/TCLKB/CS5/MII_TXD3/MOSI/TXD1
PA6/IRQ6/TCLKA/CS6/TX_ER/RSPCK/SCK1
H-UDI
PD21/D21/IRQ5/TEND1/AUDCK/EXOUT
PD20/D20/IRQ4/AUDSYNC/MDC
PD19/D19/IRQ3\/AUDATA3/LINKSTA
AUD
PD18/D18/IRQ2/AUDATA2/MDIO
PD17/D17/IRQ1/POE4/ADTRG/AUDATA1
PD16/D16/IRQ0/POE0/UBCTRG/AUDATA0
TCK
TMS
TRST
TDI
TDO
FWE/ASEBRKAK/ASEBRK
ASEMD0
PD22/D22/IRQ6/DREQ1/WOL
PD23/D23/IRQ7/DACK1/COL
PD24/D24/TIOC4DS/CRS
PD25/D25/TIOC4CS/RX_CLK
PD26/D26/TIOC4BS/MII_RXD0
PD27/D27/TIOC4AS/MII_RXD1
PD28/D28/TIOC3DS/MII_RXD2
PD29/D29/TIOC3BS/MII_RXD3
PA10/IRQ2/TIC5W/CS2/MII_TXD0/CTx0/TXD0
VccQ
PA11/IRQ1/TIC5V/CS1/TX_EN/CRx0/RXD0
RES
ADTRG
IRQ0
PDX21
Wake on LAN (WOL)
MDC
LINKSTA
MDIO
COL
CRS
RX_CLK
MII_RXD0
MII_RXD1
MII_RXD2
MII_RXD3
MII_TXD0
TX_EN
RX_ER
RX_DV
TX_CLK
Ethernet
PHY
Ethernet
TPTX+
TPTXTPRX+
TPRXPWBFIIN
PWBFOUT
1
2
3
4
5
6
7
8
9
TD+
TDTCT
RD+
RDRCT
N.C.
N.C.
GND
10 GND
Ethernetポートコネクタ
(パルストランス内蔵)
MII_TXD1
MII_TXD2
MII_TXD3
TX_ER
RESETB
図2.8.1
Ethernet インタフェースブロック図
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 2-12
SH7216 CPU ボードR0K572167C001BR
2.9
2.
機能仕様
LCD インタフェース
R0K572167C001BRでは、14 ピンのデバッグ用 LCD インタフェース用コネクタが実装されています。
図 2.9.1に、R0K572167C001BRのデバッグ用LCDインタフェースブロック図を示します。
LCD1
SH7216
RS
PB9/A25/CS3/TCLKA/DACK0/TXD4
R/W
E
図2.9.1
PB14/IRQ6
DB4
PE0/TIOC0A/TIOC4AS/DREQ0/LNKSTA
DB5
PE1/TIOC0B/TIOC4BS/TEND0/MDC
DB6
PE2/TIOC0C/TIOC4CS/DREQ1/WOL
DB7
PE3/TIOC0D/TIOC4DS/TEND1/COL
デバッグ用 LCD インタフェースブロック図
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 2-13
SH7216 CPU ボードR0K572167C001BR
2.10
2.
機能仕様
割り込みスイッチ
R0K572167C001BRでは、SH7216のNMI端子とIRQ6 端子とIRQ0 端子にプッシュスイッチが接続されていま
す。図 2.10.1に割り込みスイッチブロック図を示します。
VccQ
未実装
VccQ
拡張コネクタ
SH7216
NMIIN
NMI
SW3
VccQ
NMIスイッチ
VccQ 拡張コネクタ
IRQ6IN
PA20/DQMLL/WRL/CASU/BREQ/POE4/IRQ6/TXD1/AH
SW2
IRQ6スイッチ
VccQ
VccQ 拡張コネクタ
IRQ0IN
SW1
IRQ0スイッチ
U6
PD16/D16/IRQ0/POE0/UBCTRG/AUDATA0
図2.10.1 割り込みスイッチブロック図
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 2-14
SH7216 CPU ボードR0K572167C001BR
2.11
2.
機能仕様
E10A-USB インタフェース
R0K572167C001BRには、E10A-USB エミュレータと接続するための H-UDI ポートコネクタ(J2、J3)が実
____________________ ________________
装されています。SH7216の FWE/ASEBRKAK/ASEBRK端子は、システム設定用ディップスイッチ(SW5-1)
と接続されています。R0K572167C001BRを E10A-USB エミュレータと接続する場合は、SW5-1 を"OFF"にして
ください。SW5-1 を"ON"の状態で E10A-USB エミュレータに接続すると、デバッグを正常に行なうことがで
きません。また、Ethernet インタフェースが使用されている場合は、AUD を使用することはできません。
図 2.11.1にE10A-USBインタフェースブロック図を示します。
VccQ
VccQ VccQ VccQ
VccQ
AUD/Ethernet、ADTRG、IRQ0
SN74CBTLV16210
H-UDIポートコネクタ(36ピン)
2
4
6
8
10
12
14
16
18
20
22
24
26
GND
AUDCK
GND
GND
AUDSYNC#
AUDATA3
GND
AUDATA2
GND
GND
AUDATA1
GND
N.C.
GND
N.C.
AUDATA0
GND
TCK
GND
TMS
(GND)
TRST#
GND
TDI
GND
TDO
28
GND
30
GND
32
GND
34
GND
36
GND
ASEBRKAK#ASEBRK#
UVCC
RES#
GND
N.C.
1
11
10
(GND)
GND
12 GND
13 GND
14 GND
TCK
TRST#
TDO
ASEBRKAK#/ASEBRK#
TMS
TDI
RES#
N.C.
UVCC
PD20/D20/IRQ4/AUDSYNC/MDC
9
PD19/D19/IRQ3/AUDATA3/LINKSTA
7
PD18/D18/IRQ2/AUDATA2/MDIO
5
3
PD17/D17/IRQ1/POE4/ADTRG/AUDATA1
PD16/D16/IRQ0/POE0/UBCTRG/AUDATA0
13
15
17
TCK
TMS
19
21
TRST
23
TDI
25
TDO
FWE/ASEBRKAK/ASEBRK
27
29
31
33
35
H-UDIポートコネクタ(14ピン)
9
SH7216
PD21/D21/IRQ5/TEND1/AUDCK/EXOUT
1
SW5-1
ASEMD0
RES
E10A-USBエミュレータ使用時
は無効にする
Ethernet
2
MDC
3
LINKSTA
4
5
VccQ
6
7
リセット信号
PHY
MDIO
ADTRG
8
11
IRQ0
PDX21
図2.11.1
E10A-USB インタフェースブロック図
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 2-15
SH7216 CPU ボードR0K572167C001BR
2.12
2.
機能仕様
電源モジュール
R0K572167C001BRでは、5V 電源をボードに入力し、レギュレータを用いて 3.3V の電圧を生成しています。
出力電圧可変タイプのレギュレータを使用しているため、レギュレータ周辺の抵抗値とインダクタンスを変更
することにより、任意の電圧値を生成することが可能です。
標準の電源供給は、ACアダプタを用いて 5V電源を供給(電源コネクタ(J4)経由)します。また、SH7216の
システム電源(3VCC<3.3V>)、A/D電源(AVCC<5V>)、AVREF電源、(AVREF<5V>)はジャンパ抵抗(R108,
R119, R121)の設定により、それぞれ個別に外部電源から供給することが可能です。図 2.12.1に、
R0K572167C001BRの電源回路ブロック図を示します。
R127
0Ω
5VCC
拡張コネクタ
JN1-5
JN1-1
R119
DC5V
入力
5VCC
R121
0Ω
拡張コネクタ
R129
J6-1
AVCC
AVREF 外部電源
J7-1
AVREF
PLLVCC
0Ω
L7
0.047µH
PLL-VCC
DrVCC
R107
5V
3.3V
5VCC
R108
0Ω
0Ω
R110
DrVCC (USB電源)
VccQ
VccQ
0Ω
外部電源
3VCC
VccQ
J10-1
Ethernet
PHY
L6
JN1-3
VccQ
3AVCC
0.047µH
拡張コネクタ
SH7216
外部電源
0Ω
L10
0.047µH
3VCC
JN1-7
R130
L9
0.047µH
0Ω
J4
DC電源
ジャック
AVCC
R128
0Ω
L8
3AVCC
3V_SDRAM
3VCC_SDRAM
SDRAM
0.047µH
5VCC
LED
VccQ
VccQ
RCAN/
LEVEL SHIFT
未実装
5VCC
CNVCC
図2.12.1 電源回路ブロック図
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 2-16
SH7216 CPU ボードR0K572167C001BR
2.13
2.
機能仕様
クロックモジュール
R0K572167C001BRのクロックモジュールは、2 つのブロックにより構成されています。
• 水晶発振子を EXTAL、XTAL に接続
• EXTAL に拡張コネクタ(JN2)を接続
標準では 12.5MHz の水晶発振子が EXTAL、XTAL に接続されています。
図 2.13.1にクロックモジュールブロック図を示します。
22kΩ
R2
VccQ
SH7216
R4
0Ω
EXTAL
拡張コネクタ(JN2)
PA18/CK
XTAL
R5
0Ω
22Ω
拡張コネクタ(JN3)
22Ω
R6
560Ω
SDRAM(U4)_CLK端子
R8
1MΩ
未実装
C2
12pF
水晶発振子
12.5MHz
C3
12pF
図2.13.1 クロックモジュールブロック図
2.14
リセットモジュール
本回路は、R0K572167C001BR上に実装されているSH7216のリセット信号の制御を行います。
図 2.14.1にR0K572167C001BRのリセット回路ブロック図を示します。
リセットIC出力遅延時間:td=0.34×Cd(pF)=34ms
*(Min:16ms、Max:70ms)
リセットIC出力検出電圧:Ra=10kΩ、Rb=10kΩ
Vs= 1.25×
Ra+Rb
= 2.5V
Rb
3.3V
3.3V
Ra
拡張コネクタ
3.3V
オープンコレクタ出力
リセットIC
M51957BFP
入力
Rb
RESET#
SH7216
RES
出力
遅延容量
Cd
0.1μF
リセット
スイッチ
(SW4)
H-UDIポートコネクタ(14ピン、36ピン)
RES#
図2.14.1 リセット回路ブロック図
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 2-17
SH7216 CPU ボードR0K572167C001BR
2.
機能仕様
レイアウトの都合上、このページは白紙です。
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 2-18
SH7216 CPU ボードR0K572167C001BR
3.
操作仕様
3.1
コネクタ概略
3.
操作仕様
図 3.1.1にR0K572167C001BRコネクタ配置図を示します。
<C面上面図>
J3
H-UDIコネクタ(14ピン)
JN5
拡張コネクタ
(未実装)
LCD1
LCDインタフェース
コネクタ
JN1
拡張コネクタ
(未実装)
JN3
拡張コネクタ
(未実装)
J2
H-UDI
コネクタ
(36ピン)
J4
電源ジャック
J6、J7、J10
外部電源供給
コネクタ(未実装)
J1
Ethernetポート
コネクタ
J5
USBポート
コネクタ
J8
シリアル
ポート
コネクタ
JN6
拡張コネクタ
(未実装)
<S面上面図>
JN2
拡張コネクタ
(未実装)
JN1
拡張コネクタ
(未実装)
J11
RCANポートコネクタ
J9
GNDコネクタ
JN5
拡張コネクタ
(未実装)
JN3
拡張コネクタ
(未実装)
JN2
拡張コネクタ
(未実装)
JN6
拡張コネクタ
(未実装)
図3.1.1 R0K572167C001BRコネクタ配置図
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-1
SH7216 CPU ボードR0K572167C001BR
3.1.1
3.
操作仕様
H-UDI ポートコネクタ(J2、J3)
R0K572167C001BRには、E10A-USBエミュレータ接続用の 36 ピンのH-UDIポートコネクタ(J2)と 14 ピン
のH-UDIポートコネクタ(J3)が実装されています。図 3.1.2にH-UDIポートコネクタ(J2)端子配置図を示し
ます。
35
1
36
2
C面上面図
基板端
J2
基板端
35
1
36
2
側面図
図3.1.2 H-UDI ポートコネクタ端子配置図(36 ピン)
表 3.1.1にH-UDIポートコネクタ(J2)端子名の一覧を示します。
表3.1.1 H-UDI ポートコネクタ端子一覧(36 ピン)
Pin No.
信号名
Pin No.
信号名
1
AUDCK *
19
TMS
2
GND
20
GND
3
AUDATA0 *
21
TRST#
4
GND
22
ASEMD# (GND)
5
AUDATA1 *
23
TDI
6
GND
24
GND
7
AUDATA2 *
25
TDO
8
GND
26
GND
9
AUDATA3 *
27
ASEBRKAK#/ASEBRK#
10
GND
28
GND
11
AUDSYNC# *
29
UVCC
12
GND
30
GND
13
NC
31
RES#
14
GND
32
GND
15
NC
33
GND
16
GND
34
GND
17
TCK
35
NC
18
GND
36
GND
* イーサネット使用時には、使用できません。
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-2
SH7216 CPU ボードR0K572167C001BR
3.
操作仕様
図 3.1.3にH-UDIポートコネクタ(J3)端子配置図を示します。
7
6
5
4
3
2
1
14
13
12
11
10
9
8
C面上面図
J3
側面図
【注】 本コネクタのピン番号の数え方は、コネクタ製造元のピン番号の数え方と異なり
ますのでご注意ください。
7
6
5
4
3
2
1
14
13
12
11
10
9
8
13
11
9
7
5
3
1
14
12
10
8
6
4
2
本コネクタの
ピン番号
コネクタ製造元の
ピン番号
図3.1.3 H-UDI ポートコネクタ端子配置図(14 ピン)
表3.1.2にH-UDIポートコネクタ(J3)端子名の一覧を示します。
表3.1.2 H-UDI ポートコネクタ端子名一覧(14 ピン)
Pin No.
信号名
Pin No.
信号名
1
TCK
8
NC
2
TRST#
9
ASEMD# (GND)
3
TDO
10
GND
4
ASEBRKAK#/ASEBRK#
11
UVCC
5
TMS
12
GND
6
TDI
13
GND
7
RES#
14
GND
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-3
SH7216 CPU ボードR0K572167C001BR
3.1.2
3.
操作仕様
シリアルポ-トコネクタ(J8)
R0K572167C001BRには、シリアルポートコネクタ(J8)が実装されています。図 3.1.4にシリアルポートコ
ネクタ端子配置図を示します。
1
6
5
9
基板端
C面上面図
J8
1
6
5
9
側面図
基板端
図3.1.4 シリアルポ-トコネクタ端子配置図
表 3.1.3にシリアルポ-トコネクタ端子名の一覧を示します。
表3.1.3 シリアルポ-トコネクタ端子名一覧
Pin No.
端子名
Pin No.
端子名
_______
1
NC
6
DSR
2
RXD
7
RTS
3
TXD
8
CTS
9
NC
_______
4
DTR
5
GND
_______
_______
4 ピン~6 ピン間、7 ピン~8 ピン間はループバック接続。
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-4
SH7216 CPU ボードR0K572167C001BR
3.1.3
3.
操作仕様
電源ジャック(J4)
R0K572167C001BRには、電源供給用コネクタ(J4)が実装されています。図 3.1.5に電源コネクタ端子配置
図を示します。
基板端
C面上面図
G
G
1
3
3
J4
2
V
V
図3.1.5
DC 電源ジャック端子配置図
表 3.1.4にR0K572167C001BR電源コネクタ端子名の一覧を示します。
表3.1.4 電源コネクタ端子名一覧(J4)
Pin No.
信号名
1
GND
2
GND
3
+5V
R0K572167C001BRの電源ジャックに AC アダプタのプラグを接続した状態で、100V のコンセント側で電源
の ON/OFF を行ってください。
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-5
SH7216 CPU ボードR0K572167C001BR
3.1.4
3.
操作仕様
SH7216 用外部電源供給コネクタ(J6、J7、J10)
R0K572167C001BRでは、3.3V用電源およびアナログ電源を外部から供給させるための外部電源供給用コネ
クタ端子を実装することが可能です。本コネクタを使用して電源を供給する場合は、外部電源切り替え用の 0
Ω抵抗を取り外し、開放状態にしてください(3.2.2 外部電源切り替え抵抗(R108、R119、R121)参照)。図
3.1.6に外部電源供給コネクタ端子配置図を示します。
C面上面図
1
2
3VCC
J10
1
1
2
AVREF
J7
2
AVCC
J6
基板端
図3.1.6 外部電源供給コネクタ端子配置図
表 3.1.5に 3.3V系外部電源供給コネクタ(J10)端子名の一覧を示します。
表3.1.5
3.3V 系外部電源供給コネクタ端子名一覧
Pin No.
1
Pin No.
信号名
3VCC
2
信号名
GND
表 3.1.6にアナログ(AVREF)用外部電源供給コネクタ(J7)端子名の一覧を示します。
表3.1.6 アナログ(AVREF)用外部電源供給コネクタ端子名一覧
Pin No.
1
Pin No.
信号名
AVREF
2
信号名
AVREFVSS
表 3.1.7にアナログ(AVCC)用外部電源供給コネクタ(J6)端子名の一覧を示します。
表3.1.7 アナログ(AVCC)用外部電源供給コネクタ端子名一覧
Pin No.
1
Pin No.
信号名
AVCC
R20UT0402JJ0101 Rev.1.01
2010.11.10
2
信号名
AGND
Page 3-6
SH7216 CPU ボードR0K572167C001BR
3.1.5
3.
操作仕様
拡張コネクタ(JN1、JN2、JN3、JN5、JN6)
R0K572167C001BRには、SH7216の入出力端子を接続した拡張コネクタ実装用のスルーホール(JN1、JN2、
JN3、JN5、JN6)を設けています。スルーホールには標準MILコネクタを接続することができ、拡張基板との
接続や、SH7216バス信号のモニタリング等に利用できます。図 3.1.7に拡張コネクタ端子配置図を示します。
C面上面図
2
JN1
JN3
JN5
1
50
2 26
49
26
2
1 25
1
25
JN6
JN2
25
1 25
1
26
2 26
2
S面上面図
1
2
25
26
1
2
25
26
JN5
1
2
JN3
49
50
JN1
JN6
JN2
1
2
25
26
1
2
25
26
[注] CPUボードのピン番号は拡張コネクタをC面側に実装することを前提に定義しています。S面に拡張コネクタ
を実装する場合、拡張コネクタ側とCPUボード側のピン番号の数え方は合致しません。
図3.1.7 拡張コネクタ端子配置図
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-7
SH7216 CPU ボードR0K572167C001BR
3.
操作仕様
表3.1.8に拡張コネクタ(JN1)端子名の一覧を示します。
表3.1.8 拡張コネクタ端子名一覧
Pin No.
信号名
他の接続先
1
5VCC
-
2
GND
-
3
3VCC
-
4
GND
-
5
AVCC
-
6
AGND
-
7
AVREF
-
8
___________
ADTRG
JN6
9
AN0
JN6
10
AN1
JN6
11
AN2
JN6
12
AN3
JN6
13
N.C.
-
14
N.C.
-
15
PB9
LCD1
16
PA19
JN3
17
PE1
LCD1
18
PE2
LCD1
19
PE3
LCD1
20
PA6
-
21
PD22
-
22
U6_PDX21
-
23
N.C.
-
24
N.C.
-
25
SDA
-
26
SCL
-
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-8
SH7216 CPU ボードR0K572167C001BR
3.
操作仕様
表 3.1.9に拡張コネクタ(JN2)端子名の一覧を示します。
表3.1.9 拡張コネクタ端子名一覧
Pin No.
信号名
他の接続先
1
RESET#
RESET BUS
2
EXTAL
-
3
NMI
-
4
GND
-
5
WDTOVF
6
U8_TXD0
-
7
U6_IRQ0
-
8
U8_RXD0
-
9
TCLKA
-
10
TCLKB
-
11
TIOC3C
-
12
TIOC3A
-
13
TIOC3B
LED
14
TIOC3D
LED
15
TIOC4A
LED
16
TIOC4C
LED
17
TIOC4B
LED
18
TIOC4D
LED
19
TIOC1A
-
20
TIOC1B
-
21
TIOC2A
-
22
TIOC2B
-
23
TIC5U
JN3
24
POE0
JN3
25
TIC5V
JN3
26
TIC5W
JN3
_____________
R20UT0402JJ0101 Rev.1.01
2010.11.10
-
Page 3-9
SH7216 CPU ボードR0K572167C001BR
3.
操作仕様
表 3.1.10に拡張コネクタ(JN3)端子名の一覧を示します。
表3.1.10 拡張コネクタ端子名一覧
Pin No.
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
信号名
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
A13
A14
A15
D0
D1
D2
D3
D4
D5
D6
D7
RD
______
A16/RD/ W R
______ ______ ______
CS6/CS2/CS0
______ ______ ______
CS7/CS3/CS1
D8
D9
D10
D11
D12
D13
D14
D15
______
A16/RD/ W R
A17
A18
A19
A20
A21
A22
CK
_________
WAIT
CKE
________
WRH/DQMLU
_______
WRL/DQMLL
_________
CASL
_________
RASL
R20UT0402JJ0101 Rev.1.01
2010.11.10
他の接続先
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
SDRAM
Page 3-10
SH7216 CPU ボードR0K572167C001BR
3.
操作仕様
表 3.1.11に拡張コネクタ(JN5)端子名の一覧を示します。
表3.1.11 拡張コネクタ端子名一覧
Pin No.
信号名
他の接続先
1
DREQ0
JN2
2
DACK0
JN1, LCD1
3
TEND0
JN6
4
N.C.
-
5
JP2_TXD1
-
6
JP4_RXD1
-
7
U8_RSPCK
-
8
U8_MOSI
-
9
U8_MISO
-
10
U6_SSL0
-
11
U6_SSL1
-
12
U6_SSL2
-
13
U6_SSL3
-
14
PE0
LCD1
15
PB14
USB Clock select
16
PB15
USB
17
N.C.
-
18
N.C.
-
19
MD0
SW5
20
MD1
SW5
21
FWE
SW5
22
N.C.
-
23
N.C.
-
24
GND
-
25
N.C.
-
26
N.C.
-
R20UT0402JJ0101 Rev.1.01
2010.11.10
LCD1
Page 3-11
SH7216 CPU ボードR0K572167C001BR
3.
操作仕様
表 3.1.12に拡張コネクタ(JN6)端子名の一覧を示します。
表3.1.12 拡張コネクタ端子名一覧
Pin No.
信号名
他の接続先
1
AN4
SW6
2
AN5
SW6
3
AN6
SW6
4
AN7
SW6
5
JP5_CTx0
-
6
JP6_CRx0
-
7
IRQ6IN
SW2
8
TIC5US
SDRAM
9
TIC5VS
SDRAM
10
TIC5WS
SDRAM
11
U6_POE4
JN1
12
TIOC0A
SDRAM
13
TIOC0B
SDRAM
14
TIOC0C
SDRAM
15
TIOC3AS
SDRAM
16
TIOC3CS
SDRAM
17
TCLKC
JN5
18
TCLKD
-
19
TIOC3BS
SDRAM
20
TIOC3DS
SDRAM
21
TIOC4AS
SDRAM
22
TIOC4CS
SDRAM
23
TIOC4BS
SDRAM
24
TIOC4DS
SDRAM
25
N.C.
-
26
N.C.
-
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-12
SH7216 CPU ボードR0K572167C001BR
3.1.6
3.
操作仕様
RCAN ポートコネクタ(J11)
R0K572167C001BRでは、RCAN の送信、受信を行うことができます。
図 3.1.8にRCANポートコネクタ端子配置図を示します。
J11
3
1
基板端
図3.1.8 RCAN ポートコネクタ端子配置図
表 3.1.13にRCANポートコネクタ端子名の一覧を示します。
表3.1.13 RCAN ポートコネクタ端子名一覧
Pin No.
信号名
1
CANH(U15)
2
GND
3
CANL(U15)
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-13
SH7216 CPU ボードR0K572167C001BR
3.1.7
3.
操作仕様
USB ポートコネクタ(J5)
R0K572167C001BRには、USB ポート用のコネクタ(シリーズ B レセプタクル)が実装されています。
図 3.1.9にUSBポートコネクタ端子配置図を示します。
C面上面図
1
4
2
3
J5
基板端
側面図
2
1
3
4
基板端
図3.1.9 USB ポートコネクタ端子配置図
表 3.1.14にUSBポートコネクタ端子名の一覧を示します。
表3.1.14 USB ポートコネクタ端子名一覧
Pin No.
信号名
1
Vbus
2
D−
3
D+
4
GND
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-14
SH7216 CPU ボードR0K572167C001BR
3.1.8
3.
操作仕様
Ethernet ポートコネクタ(J1)
R0K572167C001BRには、Ethernet ポートコネクタ(J1)が実装されています。
図 3.1.10にEthernetポートコネクタ端子配置図を示します。
C面上面図
S面上面図
基板端
基板端
J1
7 5 3 1
1 3 5 7
8 6 4 2
図3.1.10
2 4 6 8
Ethernet ポートコネクタ端子配置図
表 3.1.15にEthernetポートコネクタ端子名の一覧を示します。
表3.1.15
Ethernet コネクタ端子名一覧
Pin No.
信号名
Pin No.
信号名
1
TD+
2
TD−
3
TCT
4
RD+
5
RD−
6
RCT
7
NC
8
NC
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-15
SH7216 CPU ボードR0K572167C001BR
3.1.9
3.
操作仕様
LCD インタフェースコネクタ(LCD1)
R0K572167C001BRには、LCD インタフェース用のコネクタが実装されています。
図 3.1.11にLCDインタフェースコネクタ端子配置図を示します。
LCD1
C面上面図
14
13
12
11
10
9
8
7
6
5
4
3
2
1
図3.1.11 LCD インタフェースコネクタ端子配置図
表 3.1.16にLCDインタフェースコネクタ端子名の一覧を示します。
表3.1.16
LCD インタフェースコネクタ端子名一覧
Pin No.
他の接続先
信号名
1
GND
2
5VCC
3
N.C.
_______
4
PB9/A25/CS3/TCLKA/DACK0/TXD4
JN1
5
R /W(LOW 固定)
R213
6
PB14/IRQ6
JN5, USB クロックセレクト
7
N.C.
-
8
N.C.
-
9
N.C.
-
10
N.C.
-
11
PE0/TIOC0A/TIOC4AS/DREQ0/LNKSTA
JN5
12
PE1/TIOC0B/TIOC4BS/TEND0/MDC
JN1
13
PE2/TIOC0C/TIOC4CS/DREQ1/WOL
JN1
14
PE3/TIOC0D/TIOC4DS/TEND1/COL
JN1
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-16
SH7216 CPU ボードR0K572167C001BR
3.1.10
3.
操作仕様
GND コネクタ(J9)
R0K572167C001BRには、GND 用のコネクタ(J9)が実装されています。
図 3.1.12にGNDコネクタ端子配置図を示します。
1
3
J9 GND
JN3
基板端
C面上面図
図3.1.12 GND コネクタ(J9)端子配置図
表 3.1.17にGNDコネクタ端子名の一覧を示します。
表3.1.17 GND コネクタ(J9)端子名一覧
Pin No.
信号名
1
GND
2
GND
3
GND
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-17
SH7216 CPU ボードR0K572167C001BR
3.2
3.
操作仕様
スイッチ、LED の概要
R0K572167C001BRには、操作系部品としてスイッチ、接続切り替え用抵抗、ポテンショメータ、LED が実
装されています。実装されているポテンショメータの精度については、メーカのマニュアルを確認してくださ
い。
図 3.2.1にR0K572167C001BR操作系部品の配置図を示します。
<C面上面図>
SW4
リセット
スイッチ
SW7
PHY-LSI設定用
ディップスイッチ
LED6-10
PHY-LSI用
LED
LED0-5
ユーザ用LED
POWER
電源用LED
RV1
アナログ入力用
ポテンショメータ
SW6
ユーザ用ディップ
スイッチ
SW5
システム設定用
ディップスイッチ
SW1
IRQ0スイッチ
SW3
NMIスイッチ
SW2
IRQ6スイッチ
図3.2.1 R0K572167C001BR操作系部品配置図
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-18
SH7216 CPU ボードR0K572167C001BR
3.2.1
3.
操作仕様
USB ブートクロック切り替え抵抗(R20, R21)
USB ブートクロック切り替え抵抗(R20, R21)を実装もしくは取り外すことによりSH7216に供給される USB
ブート時のクロック源を、USB クロックまたはシステムクロックに切り替えます。システムクロックを選択す
る場合は、システムクロックを 12MHz にする必要があるので注意してください。
図 3.2.2にUSBブートクロック切り替え抵抗配置図、表 3.2.1にUSBブートクロック切り替え抵抗設定一覧を
示します。
S面上面図
CPUクロック選択用抵抗
USBクロック選択用抵抗
クロック切替抵抗
図3.2.2 USB ブートクロック切り替え抵抗配置図
表3.2.1 USB ブートクロック切り替え抵抗実装一覧
番号
機能
R20
USB ブートクロックにシステムクロックを使用
R21
USB ブートクロックに USB クロックを使用
【注】
:出荷時の設定です。
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-19
SH7216 CPU ボードR0K572167C001BR
3.2.2
3.
操作仕様
外部電源切り替え抵抗(R108、R119、R121)
外部電源切り替え抵抗(R108、R119、R121)を実装もしくは取り外すことにより、システム電源(3VCC)、
アナログ電源(AVCC)、A/D リファレンス電源(AVREF)に供給する電源電圧の供給元を切り替えます。
図3.2.3に外部電源切り替え抵抗配置図、表3.2.2に外部電源切り替え抵抗一覧を示します。
基板端
C面上面図
図3.2.3 外部電源切り替え抵抗配置図
表3.2.2 外部電源切り替え抵抗一覧
番号
設定
機能
R108
実装
SH7216 の 3V 系電源を J4 から供給(レギュレータ経由)
3VCC SEL
未実装
外部電源電圧(JN1 または、J10 から供給)
R119
実装
SH7216 の AVCC を 5V 固定電源電圧に接続
AVCCSEL
未実装
外部電源電圧(JN1、J6 または H17 から供給)
R121
実装
SH7216 の AVREF を 5V 固定電源電圧に接続
AVREFSEL
未実装
外部電源電圧(JN1、J7 または H18 から供給)
【注】
*1
*1
*1
:出荷時の設定です。
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-20
SH7216 CPU ボードR0K572167C001BR
3.2.3
3.
操作仕様
SDRAM CS# 切り離しジャンパ(JP1)
SDRAM CS# 切離しジャンパ(JP1)の設定により、SDRAM(U2)に接続するチップセレクトの有効/無効
を変更します。出荷時、チップセレクトは[有効]に接続されています。
図 3.2.4にSDRAM CS# 切り離しジャンパ配置図、表 3.2.3にSDRAM CS# 切り離しジャンパ設定一覧を示し
ます。
C面上面図
3
2
1
図3.2.4
SDRAM CS#切り離しジャンパ配置図
表3.2.3
SDRAM CS#切り離しジャンパ設定一覧
番号
設定
JN3
JP1
CS
機能
JP1
1-2
SH7216 の PB11/CS3 端子を SDRAM(U4)に接続
CS
2-3
SH7216 の PB11/CS3 端子を SDRAM(U4)から切り離し
【注】
:出荷時の設定です。
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-21
SH7216 CPU ボードR0K572167C001BR
3.2.4
3.
操作仕様
シリアルポート切り替えジャンパ(JP2、JP3)
シリアルポート切り替えジャンパ(JP2 および JP3)の設定により、シリアルポートコネクタ(J8)に接続
する RS-232C トランシーバの接続先を変更します。
出荷時、SCI チャネル 1 はシリアルポートコネクタ(J8)に接続されています。拡張コネクタ(JN5)の
RS232TX/RS232RX 端子を RS-232C トランシーバに接続する場合は、SCI チャネル 1 は使用できません。
SCI チャネル 1 は、拡張コネクタ(JN5)の RS232TX/RS232RX 端子に直接接続することもできます。
図 3.2.5にシリアルポート切り替えジャンパ配置図、表 3.2.4にシリアルポート切り替えジャンパ設定一覧を
示します。
JN3
C面上面図
JP3
RXD
SEL
1
3
2
4
1
3
JP2
2
TXD
4 SEL
RCAN
IRQ0
IRQ6
NMI
J11
SW1
SW2
SW3
基板端
図3.2.5 シリアルポート切り替えジャンパ配置図
表3.2.4 シリアルポート切り替えジャンパ設定一覧
番号
JP2
TXDSEL
JP3
RXD SEL
【注】 1.
設定
機能
1-2
SH7216 の PA4/TXD1 端子を RS-232C トランシーバ(U13)に接続
3-4
拡張コネクタ(JN6)の RS232TX 端子を RS-232C トランシーバ(U13)に接続
1-3
SH7216 の PA4/TXD1 端子を拡張コネクタ(JN6)の RS232TX 端子に接続
1-2
SH7216 の PA3/RXD1 端子を RS-232C トランシーバ(U13)に接続
3-4
拡張コネクタ(JN6)の RS232RX 端子を RS-232C トランシーバ(U13)に接続
1-3
SH7216 の PA3/RXD1 端子を拡張コネクタ(JN6)の RS232RX 端子に接続
:出荷時の設定です。
2. ジャンパはR0K572167C001BRの動作中に設定変更せず、必ず電源をオフにした状態で設定を変更して
ください。
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-22
SH7216 CPU ボードR0K572167C001BR
3.2.5
3.
操作仕様
RCAN ポート切り替えジャンパ(JP4、JP5)
RCAN ポート切り替えジャンパ(JP4 および JP5)の設定により、
RCAN トランシーバ
(U15)に接続するSH7216
の端子を切り替えます。
出荷時、RCAN トランシーバはレベルシフタ経由で SH7216 の PA1/CTx0 端子、PA0/CRx0 端子に接続され
ています。PA1/CTx0 端子、PA0/CRx0 端子を RCAN トランシーバ経由以外で使用する場合は、JP4、JP5 の設
定を 2-3 に切り替えてください。
図 3.2.6に RCAN ポート切り替えジャンパ配置図を示します。
C面上面図
3
1
JP5
CRx0
SEL
3
1
JP4
CTx0
SEL
JN2
基板端
図3.2.6 RCAN ポート切り替えジャンパ配置図
表 3.2.5にRCANポート切り替えジャンパ設定一覧を示します。
表3.2.5 RCAN ポート切り替えジャンパ設定一覧
番号
設定
機能
JP4
1-2
SH7216 の PA1/CTx0 端子を RCAN トランシーバ(U15)に接続
CTxDSEL
2-3
SH7216 の PA1/CTx0 端子を拡張コネクタ(JN5)に接続
JP5
1-2
SH7216 の PA0/CRx0 端子を RCAN トランシーバ(U15)に接続
CRxDSEL
2-3
SH7216 の PA0/CRx0 端子を拡張コネクタ(JN5)に接続
【注】 1.
*1
*1
:出荷時の設定です。
2. ジャンパはR0K572167C001BRの動作中に設定変更せず、必ず電源をオフにした状態で設定を変更して
ください。
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-23
SH7216 CPU ボードR0K572167C001BR
3.2.6
3.
操作仕様
スイッチ、LED の機能
R0K572167C001BRには、スイッチ 7 個、LED12 個が実装されています。
表 3.2.6にR0K572167C001BRに実装されているスイッチの一覧を示します。
表3.2.6 R0K572167C001BR実装スイッチ一覧表
番号
機能
備考
SW1
IRQ0 スイッチ
詳細は、項番 2.10 を参照してください。
SW2
IRQ6 スイッチ
詳細は、項番 2.10 を参照してください。
SW3
NMI スイッチ
詳細は、項番 2.10 を参照してください。
SW4
リセットスイッチ
詳細は、項番 2.14 を参照してください。
SW5
システム設定用ディップスイッチ(4 極)
機能一覧は、表 3.2.7を参照してください。
SW6
ユーザ用ディップスイッチ(4 極)
PF0、PF1、PF2、PF3 は、プルダウンされてい
SW6-1 OFF:PF0="L" ON:PF0="H"
ます。詳細は、項番 2.5 を参照してください。
SW6-2 OFF:PF1="L" ON:PF1="H"
SW6-3 OFF:PF2="L" ON:PF2="H"
SW6-4 OFF:PF3="L" ON:PF3="H"
SW7
PHY-LSI 設定用ディップスイッチ(6 極)
端子はプルアップされています。
SW7-1 ISOLATE
SW7-2 RPTR
SW7-3 SPEED
SW7-4 DUPLEX
SW7-5 ANE
SW7-6 LDPS
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-24
SH7216 CPU ボードR0K572167C001BR
3.
操作仕様
表 3.2.7にスイッチSW5 の機能一覧を示します。SH7216の動作モードは、FWE端子、MD0 端子およびMD1
________________________ ___________________
端子の組み合わせで設定します。FWE 端子は、ASEBRKAK/ASEBRK信号とマルチプレクスされています。
E10A-USB エミュレータを使用する場合、SW5-1(FWE)は、必ず"OFF"にしてください。
表3.2.7 スイッチ SW5 機能一覧表
番号
設定
機能
SW5-1
OFF
FWE="H"(内蔵フラッシュメモリの書き込み/消去プロテクト解除) *1
FWE
ON
FWE="L"(内蔵フラッシュメモリの書き込み/消去プロテクト)
SW5-2
OFF
MD1 端子状態"H" *1
MD1
ON
MD1 端子状態"L"
SW5-3
OFF
MD0 端子状態"H"
MD0
ON
MD0 端子状態"L" *1
SW5-4
OFF
AUD / RSPI / TXD0 / RXD0 イネーブル
Ethernet モード
ON
Ethernet / IRQ0 / ADTRIG イネーブル
【注】 1.
動作モード設定
信号線切り替え
*1
:出荷時の設定です。
2. SW5 はR0K572167C001BRの動作中に設定変更せず、必ず電源をオフにした状態で設定を変更してください。
表 3.2.8にSH7216動作モード設定一覧表を示します。
表3.2.8
SH7216動作モード設定一覧表
SW5-1
SW5-2
SW5-3
(FWE)
(MD1)
(MD0)
SH7216 動作モード
モード番号
ON
ON
ON
モード 0 *2
ON
ON
OFF
モード 1 *2
ON
OFF
ON
モード 2
ON
OFF
OFF
モード 3
OFF
ON
ON
トバス)
シングルチップモード(内蔵 ROM 有効)
モード 4
ブートモード(内蔵 ROM 有効)
*1 *2
ユーザブートモード(内蔵 ROM 有効)
OFF
モード 5
OFF
OFF
ON
モード 6 *1
OFF
MCU 拡張モード 1(内蔵 ROM 無効、CS0 空間:16 ビッ
*1
ON
OFF
トバス)
MCU 拡張モード 2(内蔵 ROM 有効)
OFF
OFF
モード名
MCU 拡張モード 0(内蔵 ROM 無効、CS0 空間:32 ビッ
モード 7
*1
ユーザプログラムモード(内蔵 ROM 有効)(出荷時の設
定)
USB ブートモード(内蔵 ROM 有効)
【注】 1. フラッシュメモリのプログラミングモードです。
2. これらのモードは本ボードの仕様範囲には含まれていません。
3. SW5 はR0K572167C001BRの動作中に設定変更せず、必ず電源をオフにした状態で設定を変更してください。
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-25
SH7216 CPU ボードR0K572167C001BR
3.
操作仕様
表 3.2.9にPHY動作モード設定一覧表を示します。
表3.2.9
PHY 動作モード設定一覧表
番号
設定
機能
SW7-1
ON
ISOLATE ="L" *1
Isolate Disable
ISOLATE
OFF
ISOLATE ="H"
Isolate Enable
*1
SW7-2
ON
RPTR ="L"
RPTR
OFF
RPTR ="H"
Repeater mode Enable
SW7-3
ON
SPEED ="L"
100Mbps Disable
SPEED
OFF
SPEED ="H" *1
100Mbps Enable
SW7-4
ON
DUPLEX ="L"
Full Duplex Disable
DUPLEX
OFF
DUPLEX ="H" *1
Full Duplex Enable
SW7-5
ON
ANE ="L"
Auto-negotiation Disable
ANE
OFF
ANE ="H" *1
Auto-negotiation Enable
SW7-6
ON
LDPS ="L" *1
LDPS mode Disable
LDPS
OFF
LDPS ="H"
LDPS mode Enable
【注】 1.
Repeater mode Disable
:出荷時の設定です。
2. SW7 はR0K572167C001BRの動作中に設定変更せず、必ず電源をオフにした状態で設定を変更してください。
表 3.2.10にR0K572167C001BRに実装されているLEDの一覧を示します。
表3.2.10 R0K572167C001BR実装 LED 一覧表
番号
色
機能・備考
LED0
緑
ユーザ用 LED(PE9 が"H"出力時に点灯)
LED1
黄
ユーザ用 LED(PE11 が"H"出力時に点灯)
LED2
橙
ユーザ用 LED(PE12 が"H"出力時に点灯)
LED3
赤
ユーザ用 LED(PE13 が"H"出力時に点灯)
LED4
赤
ユーザ用 LED(PE14 が"H"出力時に点灯)
LED5
赤
ユーザ用 LED(PE15 が"H"出力時に点灯)
LED6
黄
PHY-LSI 用 LED(LED_A)
LED7
黄
PHY-LSI 用 LED(LED_B)
LED8
黄
PHY-LSI 用 LED(LED_C)
LED9
黄
PHY-LSI 用 LED(LED_D)
LED10
黄
PHY-LSI 用 LED(LED_E)
POWER
緑
電源用 LED(電源電圧供給時に点灯)
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-26
SH7216 CPU ボードR0K572167C001BR
3.2.7
3.
操作仕様
開発ツール使用時のスイッチ設定
_____________________ ________________
SH7216のエミュレータ関連信号(FWE/ASEBRKAK/ASEBRK、TDI、TDO)は、内蔵フラッシュ書き込み制
御端子とマルチプレクスされています。このため、E10A-USBエミュレータやフラッシュ開発ツールキット
(Flash Development Toolkit、以下FDTと略します)などの開発ツールを使用する際は、表 3.2.11に従ってスイ
ッチを設定してください。
表3.2.11 各コネクタ使用時の設定
使用ツール
使用コネクタ
E10A-USB
設定
(1)
備考
SW5-1
SW5-2
SW5-3
SW5-4
H-UDI ポートコネクタ
OFF
OFF
ON
OFF
RSPI が使用できます。
(14 ピン)
(J3)
OFF
OFF
ON
ON
Ethernet が使用できます。
E10A-USB
H-UDI ポートコネクタ
(36 ピン)
(J2)
シリアルポート
FDT
OFF
ON
OFF
RSPI、AUD が使用できます。
OFF
ON
ON
Ethernet が使用できます。
OFF
ON
ON
-
モード 4
OFF
OFF
OFF
-
モード 7
AUD は使用できません。
コネクタ(J8)
USB ポートコネクタ
(J5)
【注】 1
OFF
OFF
ブートモード
USB ブートモード
SW5 は、R0K572167C001BRの動作中に設定変更せず、必ず電源をオフにした状態で変更してください。
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-27
SH7216 CPU ボードR0K572167C001BR
3.3
3.
操作仕様
外形寸法
図 3.3.1にR0K572167C001BRの外形寸法図を示します。
(単位:mm)
C面上面図
S面透視図
図3.3.1 R0K572167C001BR 外形寸法図
R20UT0402JJ0101 Rev.1.01
2010.11.10
Page 3-28
SH7216 CPU ボードR0K572167C001BR
付録
付録
R0K572167C001BR 接続図
R0K572167C001BR 接続図
R20UT0402JJ0101 Rev.1.01
Nov.10.2010
Page A-1
1
2
3
4
5
SH7216 CPU Board R0K572167 SCHEMATICS
A
A
PAGE
TITLE
INDEX
SH7216
SDRAM-Ether/AUD,H-UDI,Reset
USB/SERIAL/RCAN/Power
Connectors,PUSH/DIP_SW,LED
B
1
2
3
4
5
Default settings
Page 2 Mode switches
Page 3 JP-1 jumper
1-OFF
2-OFF
3-ON
4-ON
=
=
=
=
=
=
=
=
=
Digital 5V
3.3V
CPU Analog 5V
CPU Analog 5V Reference
CPU/etc. 3.3V
Ether Analog 3.3V
USB 3.3V
SDRAM 3.3V
CPU PLL 3.3V
B
1-2
Page 4 JP-2 jumper
Page 3 PHY switches
1-ON
2-ON
3-OFF
4-OFF
5-OFF
6-ON
C
Note:
5VCC
3VCC
AVCC
AVREF
VccQ
3AVCC
DrVCC
3VCC_SDRAM
PLLVCC
1-2
Page 4 JP-3 jumper
1-2
Page 4 JP-4 jumper
Page 5 User switches
R
RA
C
CE
CP
=
=
=
=
=
Fixed Resistors
Resister Array
Ceramic Caps
Electrolytic Caps
Decoupling Caps
(Put one cap
per each source pin)
CQ = Demitasse resonance Caps
L = Inductor
C
1-2
1-OFF
2-OFF
3-OFF
4-OFF
Page 4 JP-5 jumper
1-2
:not mounted
D
D
CHANGE
Ver. 1.00
RENESAS SOLUTIONS CORPORATION
ISS02
Signal Name PB7/A23/IRQ7/SCK4/TCLKC/TEND0
Changed to PB7/A23/IRQ7/SCK4/TCLKC/TEND0/RDWR
R213 10Kohm Changed to 1Kohm
DATE
1
2
DRAWN
SCALE
CHECKED
DESIGNED
INDEX
( 1
/ 5
DK30812-B
10-04-05
3
APPROVED
R0K572167C001BR
4
5
)
5
4
3
2
1
VccQ
Mode Switch
1-3
Ether Mode Switch 4
VccQ
[4]
0.1µFP
CP20
0.1µFP
CP21
AVREFVSS
SW5
8 ON
7
6
5
R1
22KΩ
FWE
MD1
MD0
Ether_Mode
1
2
3
4
[5]
[5]
[5]
[5]
[5]
[5]
[5]
[5]
Ether_Mode [3]
A6S-4104
VccQ
_22KΩ
R4
EXTAL
PF0/AN0
PF1/AN1
PF2/AN2
PF3/AN3
PF4/AN4
PF5/AN5
PF6/AN6
PF7/AN7
152
153
134
MD0
MD1
FWE/ASEBRKAK/ASEBRK
XIN
121
EXTAL
XOUT
119
XTAL
MD0
MD1
FWE/ASEBRKAK#/ASEBRK#
R2
[5]
138
139
140
141
146
147
148
149
PF0/AN0
PF1/AN1
PF2/AN2
PF3/AN3
PF4/AN4
PF5/AN5
PF6/AN6
PF7/AN7
_0Ω
R5
0Ω
R6
560Ω
R8
[12.5MHz:CPU]XTAL Type
U2A HD74LV2G14A
R7
1
7
560Ω
0.01µF
1MΩ
C
U2B HD74LV2G14A
6
2
133
19
38
51
65
85
95
104
130
163
174
0.1µFP
[5]
MD0
[5]
MD1
[3,5] FWE/ASEBRKAK#/ASEBRK#
PD0/D0
PD1/D1
PD2/D2/TIC5U/RXD2
PD3/D3/TIC5V/TXD2
PD4/D4/TIC5W/SCK2
PD5/D5/TIC5US
PD6/D6/TIC5VS
PD7/D7/TIC5WS
PD8/D8/TIOC3AS
PD9/D9/TIOC3CS
PD10/D10/TIOC3BS
PD11/D11/TIOC3DS
PD12/D12/TIOC4AS
PD13/D13/TIOC4BS
PD14/D14/TIOC4CS
PD15/D15/TIOC4DS
57
58
59
60
61
62
63
64
67
68
69
70
71
72
73
74
PD16/D16/IRQ0/POE0/UBCTRG/AUDATA0
PD17/D17/IRQ1/POE4/ADTRG/AUDATA1
PD18/D18/IRQ2/AUDATA2/MDIO
PD19/D19/IRQ3/AUDATA3/LINKSTA
PD20/D20/IRQ4/AUDSYNC/MDC
PD21/D21/IRQ5/TEND1/AUDCK/EXOUT
PD22/D22/IRQ6/DREQ1/WOL
PD23/D23/IRQ7/DACK1/COL
PD24/D24/TIOC4DS/CRS
PD25/D25/TIOC4CS/RX_CLK
PD26/D26/TIOC4BS/MII_RXD0
PD27/D27/TIOC4AS/MII_RXD1
PD28/D28/TIOC3DS/MII_RXD2
PD29/D29/TIOC3BS/MII_RXD3
PD30/D30/TIOC3CS/SSL3/RX_ER
PD31/D31/TIOC3AS/SSL2/RX_DV
77
78
79
80
81
82
83
84
87
88
89
90
91
92
93
94
RES
3
C2
12pF
U2C
3
1
[3]
RESETSIG
3
4
VccQ
[5] NMI
HD74LV2G14A
LED
5
8
U2D
CP23
CP22
R17
R18
0Ω
0Ω
R19
IIC
HD74LV1GW07A
USB
HD74LV2G14A
2
4
0.1µFP
0.1µFP
1MΩ
R9
6
HD74LV1GW07A
[5] PA20/IRQ6
VccQ
22KΩ
U3A
WDTOVF#
U3C
[3,5]
HD74LV1GW07A
C3
12pF
5
VccQ
RESET#
1
WDTOVF
PA20/WRL-DQMLL/CASU/BREQ/POE4/IRQ6/TXD1/AH
168
169
170
171
172
173
PE9/TIOC3B/DACK2/TX_EN
PE11/TIOC3D/DACK3/MII_TXD0
PE12/TIOC4A/MII_TXD1
PE13/TIOC4B/MRES/MII_TXD2
PE14/DACK0/TIOC4C/MII_TXD3
PE15/DACK1/TIOC4D/IRQOUT/TX_ER
110
111
PB12/SCL/POE1/IRQ2
PB13/SDA/POE2/IRQ3
USB_XOUT
107
USBXTAL
USB_XIN
109
USBEXTAL
[5] PB14/IRQ6
116
PB14/IRQ6
VBUS
118
VBUS
[4] DP
113
USD+
[4] DM
114
USD-
117
PB15/(PUPD)/IRQ7
[5]
[5]
[5]
[5]
[5]
[5]
PE9/TIOC3B
PE11/TIOC3D
PE12/TIOC4A
PE13/TIOC4B
PE14/TIOC4C
PE15/TIOC4D
[5] PB12/SCL
[5] PB13/SDA
PA12/IRQ0/TIC5U/CS0/SSL1/TX_CLK
PA11/IRQ1/TIC5V/CS1/TX_EN/CRx0/RXD0
PA10/IRQ2/TIC5W/CS2/MII_TXD0/CTx0/TXD0
PA9/IRQ3/TCLKD/CS3/MII_TXD1/SSL0/SCK0
PA8/IRQ4/TCLKC/CS4/MII_TXD2/MISO/RXD1
PA7/IRQ5/TCLKB/CS5/MII_TXD3/MOSI/TXD1
PA6/IRQ6/TCLKA/CS6/TX_ER/RSPCK/SCK1
_47KΩ
R20
47KΩ
R21
CSTCZ48M0X11R**-B0
DrVCC
CP24
0.001µFP
CP25
0.01µFP
112
CP26
0.1µFP
115
DrVCC
DrVSS
PLLVCC
CP28
0.01µFP
124
CP29
0.1µFP
122
PLLVCC
PLLVSS
CP7
0.1µFP
CP8
0.1µFP
CP9
0.1µFP
CP10
0.1µFP
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
A13
A14
A15
A16
A17
A18
A19
A20
A21
A22
A[22:0]
A16
VccQ
[3,5]
PB0/A16/IRQ0/RDWR/TIOC2A
[3,5]
D0
D1
D2
D3
RA1
4
3
2
1
5
6
7
8
D4
D5
D6
D7
RA2
4
3
2
1
A22KΩ
5
6
7
8
D8
D9
D10
D11
RA3
8
7
6
5
A22KΩ
1
2
3
4
D12
D13
D14
D15
RA4
8
7
6
5
A22KΩ
1
2
3
4
D
A22KΩ
D[15:0]
D[15:0]
[3,5]
D0
D1
D2
D3
D4
D5
D6
D7
D8
D9
D10
D11
D12
D13
D14
D15
PD16/D16/IRQ0/POE0/UBCTRG/AUDATA0 [3]
PD17/D17/IRQ1/POE4/ADTRG/WRxD/AUDATA1
PD18/D18/IRQ2/AUDATA2/WTxD/MDIO
[3]
PD19/D19/IRQ3/AUDATA3/WSCK/LINKSTA
[3]
PD20/D20/IRQ4/AUDSYNC/MDC
[3]
PD21/D21/IRQ5/TEND1/AUDCK/EXOUT [3]
PD22/D22/IRQ6/DREQ1/WOL [5]
PD23/D23/IRQ7/DACK1/COL [3]
PD24/D24/TIOC4DS/CRS [3]
PD25/D25/TIOC4CS/RX_CLK [3]
PD26/D26/TIOC4BS/MII_RXD0 [3]
PD27/D27/TIOC4AS/MII_RXD1 [3]
PD28/D28/TIOC3DS/MII_RXD2 [3]
PD29/D29/TIOC3BS/MII_RXD3 [3]
PD30/D30/TIOC3CS/SSL3/RX_ER [3]
PD31/D31/TIOC3AS/SSL2/RX_DV [3]
97
98
99
100
101
102
103
R10
R11
R12
R13
R14
R15
0Ω
0Ω
0Ω
0Ω
0Ω
0Ω
C
[3]
PA12/IRQ0/TIC5U/CS0/SSL1/TX_CLK [3]
PA11/IRQ1/TIC5V/CS1/TX_EN/CRx0/RXD0 [3]
PA10/IRQ2/TIC5W/CS2/MII_TXD0/CTx0/TXD0 [3]
PA9/IRQ3/TCLKD/CS3/MII_TXD1/SSL0/SCK0 [3]
PA8/IRQ4/TCLKC/CS4/MII_TXD2/MISO/RXD1 [3]
PA7/IRQ5/TCLKB/CS5/MII_TXD3/MOSI/TXD1 [3]
PA6/IRQ6/TCLKA/CS6/TX_ER/RSPCK/SCK1 [3]
14
15
16
12
PA14/WRHH-DQMUU/RASL
PA13/WRHL-DQMUL/CASL
PA21/RD/CKE/BACK/POE3/IRQ5/SCK1/FRAME
PB11/TXD2/CS7/CS3/CS1/IRQ1
PB10/RXD2/CS6/CS2/CS0/IRQ0
17
18
9
55
54
PA17/RD# [5]
PA16/WRL#/DQMLL [3,5]
PA15/WRH#/DQMLU [3,5]
PA18/CLK [3]
PA18/CK [5]
PA14/WRHH/DQMUU/RASL# [3,5]
PA13/WRHL/DQMUL/CASL# [3,5]
PA21/RD/CKE/BACK/POE3/IRQ5/SCK1/FRAME
PB11/TXD2/CS7#/CS3#/CS1#/IRQ1 [3,5]
PB10/RXD2/CS6#/CS2#/CS0#/IRQ0 [5]
ASEMD0
TDI
TDO
TCK
TMS
TRST
135
125
126
127
128
129
ASEMD# [3]
TDI
[3]
TDO
[3]
TCK
[3]
TMS
[3]
TRST# [3]
PA0/RXD0/CS0/CRx0/IRQ4/RX_CLK
PA1/TXD0/CS1/CTx0/IRQ5/MII_RXD0
PA2/SCK0/SSL0/CS2/TCLKD/MII_RXD1
PA3/RXD1/MISO/CS3/TCLKC/MII_RXD2
PA4/TXD1/MOSI/CS4/TCLKB/MII_RXD3
PA5/SCK1/RSPCK/CS5/TCLKA/RX_ER
PA19/WRH-DQMLU/RASU/WAIT/POE8/IRQ7/RXD1/BS
157
158
159
160
161
162
11
PA0/RXD0/CS0/CRx0/IRQ4/RX_CLK [4]
PA1/TXD0/CS1/CTx0/IRQ5/MII_RXD0 [4]
PA2/SCK0/SSL0/CS2/TCLKD/MII_RXD1 [5]
PA3/RXD1/MISO/CS3/TCLKC/MII_RXD2 [4]
PA4/TXD1/MOSI/CS4/TCLKB/MII_RXD3 [4]
PA5/SCK1/RSPCK/CS5/TCLKA/RX_ER [5]
PA19/WRH-DQMLU/RASU/WAIT/POE8/IRQ7/RXD1/BS
PE0/TIOC0A/TIOC4AS/DREQ0/LINKSTA
PE1/TIOC0B/TIOC4BS/TEND0/MDC
PE2/TIOC0C/TIOC4CS/DREQ1/WOL
PE3/TIOC0D/TIOC4DS/TEND1/COL
PE4/TIOC1A/SCK3/POE8/IRQ4/CRS
PE5/TIOC1B/TIOC3BS/TXD3/MDIO
PE6/TIOC2A/TIOC3DS/RXD3
PE7/TIOC2B/UBCTRG/RXD2/SSL1/RX_DV
PE8/TIOC3A/DREQ2/SCK2/SSL2/EXOUT
PE10/TIOC3C/DREQ3/TXD2/SSL3/TX_CLK
PB7/A23/IRQ7/SCK4/TCLKC/TEND0/RDWR
PB8/A24/CS2/TCLKB/DREQ0/RXD4
PB9/A25/CS3/TCLKA/DACK0/TXD4
176
1
2
3
4
5
6
165
166
167
48
52
53
PE0/TIOC0A/TIOC4AS/DREQ0/LINKSTA [5]
PE1/TIOC0B/TIOC4BS/TEND0/MDC [5]
PE2/TIOC0C/TIOC4CS/DREQ1/WOL [5]
PE3/TIOC0D/TIOC4DS/TEND1/COL [5]
PE4/TIOC1A/SCK3/POE8/IRQ4/CRS [5]
PE5/TIOC1B/TIOC3BS/TXD3/MDIO [5]
PE6/TIOC2A/TIOC3DS/RXD3 [5]
PE7/TIOC2B/UBCTRG/RXD2/SSL1/RX_DV [5]
PE8/TIOC3A/DREQ2/SCK2/SSL2/EXOUT [5]
PE10/TIOC3C/DREQ3/TXD2/SSL3/TX_CLK [5]
PB7/A23/IRQ7/SCK4/TCLKC/TEND0/RDWR
[5]
PB8/A24/CS2/TCLKB/DREQ0/RXD4 [5]
PB9/A25/CS3/TCLKA/DACK0/TXD4 [5]
CLKOUT
R16
22Ω
[3,5]
B
[5]
8
13
20
29
39
50
56
66
76
86
96
105
108
120
131
156
164
175
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
CP27
0.001µFP
CP6
0.1µFP
PA17/RD
PA16/WRL-DQMLL
PA15/WRH-DQMLU
PA18/CK
VccQ
1
2
[48MHz:USB]CERALOCK Type
X2
3
NMI
154
10
[4,5] PB15/(PUPD)/IRQ7
B
123
CP5
0.1µFP
A[22:0]
PC0/A0/POE0/IRQ4
PC1/A1
PC2/A2
PC3/A3
PC4/A4
PC5/A5
PC6/A6
PC7/A7
PC8/A8/CRx0/RXD0
PC9/A9/CTx0/TXD0
PC10/A10/TIOC1A/CRx0/RXD0
PC11/A11/TIOC1B/CTx0/TXD0
PC12/A12/TCLKA
PC13/A13/IRQ0/TCLKB
PC14/A14/IRQ1/TCLKC
PC15/A15/IRQ2/TCLKD
PB0/A16/IRQ0/RDWR/TIOC2A
PB1/A17/IRQOUT/ADTRG/TIOC0A/IRQ1
PB2/A18/RASL/IRQ2/RXD3/TIOC0B/BACK/FRAME
PB3/A19/CASL/IRQ3/TXD3/TIOC0C/BREQ/AH
PB4/A20/IRQ4/SCK3/TIOC0D/WAIT/BACK/BS
PB5/A21/IRQ5/RXD0/BREQ
PB6/A22/IRQ6/TXD0/TCLKD/WAIT
U3B
X1
CX49GFWB12500H0PESZ1
R5F72167ADFA
21
22
23
24
25
26
27
28
30
31
32
33
34
35
36
37
41
42
43
44
45
46
47
C1
CP4
0.1µFP
Decoupling Caps
SH7216
AGND
R3
22KΩ
MODE SW
CP3
0.1µFP
VccQ
VccQ
VccQ
VccQ
VccQ
VccQ
VccQ
VccQ
VccQ
VccQ
VccQ
0.1µFP
CP17
155
VCL
0.1µFP
CP16
132
0.1µFP
CP15
106
0.1µFP
CP14
0.1µFP
CP13
AVCC
AVCC
AVREF
AVREF
AVREFVSS
AVREFVSS
AVSS
AVSS
VCL
142
145
143
144
136
151
137
150
VCL
AVREF
[4,5] AVREF
CP11
U1
75
0.1µFP
CP19
VCL
0.1µFP
CP18
49
ON
OFF
VCL
Ether Mode
Ether Mode
AUD Mode
40
MD0
L
H
L
H
L
H
L
H
VCL
MD1
L
L
H
H
L
L
H
H
CP2
0.1µFP
H-UDI
D
FWE
L
L
L
L
H
H
H
H
7
MODE
0
1
2
3
4
5
6
7
AVCC
VCL
AVCC
0.1µFP
CP12
CP1
0.1µFP
:not mounted
A
CHANGE
A
RENESAS SOLUTIONS CORPORATION
Ver. 1.00 ISS02
DRAWN
Signal Name PB7/A23/IRQ7/SCK4/TCLKC/TEND0
Changed to PB7/A23/IRQ7/SCK4/TCLKC/TEND0/RDWR
R213 10Kohm Changed to 1Kohm
DESIGNED
APPROVED
CPU_SH7216
( 2
SCALE
DATE
5
CHECKED
R0K572167C001BR
4
DK30812-B
10-04-05
3
2
1
/ 5
)
1
2
19
18
17
16
CKE
DQMLU
DQMLL
DQMU
DQML
37
38
CKE
CLK
R62
22KΩ
R63
_22KΩ
R65
22KΩ
R66
_22KΩ
R67
22KΩ
R68
_22KΩ
22KΩ
1
Ether_Mode
7
HD74LV2G14A
CP42
0.1µFP
U7D
U7B
6
CP43
PD16
PD17
PD18
PD19
PD20
PD21
PD30
PD31
PA12
PA9
2
HD74LV2G14A
15
U6
2
3
4
5
6
7
9
10
11
12
1A1
1A2
1A3
1A4
1A5
1A6
1A7
1A8
1A9
1A10
13
14
16
18
19
20
21
22
23
24
2A1
2A2
2A3
2A4
2A5
2A6
2A7
2A8
2A9
2A10
48
47
1OE
2OE
SN74CBTLV16210
0.1µFP
54
41
28
VDDQ
VDDQ
VDDQ
VDDQ
3
9
43
49
VSSQ
VSSQ
VSSQ
VSSQ
52
46
12
6
0Ω
0Ω
0Ω
0Ω
0Ω
18
19
20
21
16
RXD3
RXD2
RXD1
RXD0
RXC
RX_DV R38
RX_ER R41
CRS
COL
0Ω
0Ω
22
24
23
1
RXDV
RXER/FXEN
CRS
COL
0Ω
R42
X3
CP33
0.1µFP
CP34
0.1µFP
CP36
CP35
0.1µFP
0.1µFP
4
VCC OUT
3
2
GND OE
1
LNKSTA
LED_A
LED_B
LED_C
LED_D
LED_E
SG-8002JF_25MHz_PCC
48
14
DVDD33
DVDD33
TPRX+
TPRX-
31
30
CP38
0.1µFP
CP39
0.1µFP
46
47
X1
X2
9
10
12
13
15
LED0/PHYAD0
LED1/PHYAD1
LED2/PHYAD2
LED3/PHYAD3
LED4/PHYAD4
PWFBIN
PWFBOUT
8
32
RTSET
ISOLATE
RPTR
SPEED
DUPLEX
ANE
LDPS
MII/SNIB
RESETB
28
43
40
39
38
37
41
44
42
NC
27
SN74CBTLV16210
TP1
_LED6
VccQ
LED_A
TD+
TDTCT
RD+
RDRCT
N.C.
N.C.
GND
GND
R27
5.1KΩ
LED_B
R37
5.1KΩ
TLA-6T718
R44
_5.1KΩ
R45
R46
R48
R49
R50
R51
1.5KΩ
5.1KΩ
5.1KΩ
5.1KΩ
5.1KΩ
2.00KΩ
R56
4.7KΩ
R57
4.7KΩ
R58
4.7KΩ
R59
4.7KΩ
TP3
SML-311YT
_LED8 YELLOW
LED_D
R43
5.1KΩ
TP4
_LED9 SML-311YT
YELLOW
YELLOW
LED_E
ISOLATE
RPTR
SPEED
DUPLEX
ANE
LDPS
ON 12
11
10
9
8
7
LED8
R47
510Ω
R53
5.1KΩ
LED9
R54
510Ω
TP5
_LED10SML-311YT
R60
4.7KΩ
LED7
R39
510Ω
LED_C
VccQ
R55
4.7KΩ
A
TP2
SML-311YT
_LED7 YELLOW
VccQ
+ CE1
22µF
MDC
LED6
R26
510Ω
R61
5.1KΩ
LED10
R64
510Ω
SML-311YT
YELLOW
B
IRQ0
ADTRG
MDIO
LNKSTA
MDC
2B1
2B2
2B3
2B4
2B5
2B6
2B7
2B8
2B9
2B10
35
34
33
31
30
29
28
27
26
25
AUDATA0
AUDATA1
AUDATA2
AUDATA3
AUDSYNC
AUDCK
SSL3
SSL2
SSL1
SSL0
NC
RX_ER
RX_DV
TX_CLK
MII_TXD1
IRQ0
[5]
POE4/ADTRG [5]
PDX21
[5]
ADTRG
R69
H-UDI Interface
22KΩ
VccQ
VccQ
RA13
A4.7KΩ
R70
_4.7KΩ
R71
4.7KΩ
R72
4.7KΩ
R73
4.7KΩ
RA14
A4.7KΩ
VccQ
SSL3
SSL2
SSL1
SSL0
[5]
[5]
[5]
[5]
SSL3
SSL2
SSL1
SSL0
R80
R81
R83
R84
22KΩ
22KΩ
22KΩ
22KΩ
1
AUDCK
AUDATA0
AUDATA1
AUDATA2
AUDATA3
AUDSYNC
R74
R76
R78
R75
R79
0Ω
0Ω
0Ω
0Ω
0Ω
1
3
5
7
9
R82
0Ω
11
17
19
21
23
25
27
31
[2] TCK
[2] TMS
[2] TRST#
[2] TDI
[2] TDO
ASEBRKAK#/ASEBRK# > [2,5] FWE/ASEBRKAK#/ASEBRK#
R86
1KΩ
CP44
37
38
VccQ
0.1µFP
46
45
44
43
42
40
39
38
37
36
MII_TXD2
MII_TXD3
TX_ER
MII_TXD0
TX_EN
2B1
2B2
2B3
2B4
2B5
2B6
2B7
2B8
2B9
2B10
35
34
33
31
30
29
28
27
26
25
MISO
MOSI
RSPCK
TX_ER
[5]
[5]
[5]
[5]
[5]
[5]
TX_ER
R87
22KΩ
2
4
6
8
10
12
14
16
18
20
22
24
26
28
30
32
33
34
36
AUDCK
AUDATA0
AUDATA1
AUDATA2
AUDATA3
MISO
MOSI
RSPCK
R89
R91
R92
11
R88
10KΩ
22KΩ
22KΩ
22KΩ
CP45
0.1µFP
2
R90
4.7KΩ
U9
IN
R95
10KΩ
H-UDI (36PIN)
VccQ
R85
4.7KΩ
ASEMD# [2]
C
J3
VccQ
OUT
6
R93
0Ω
Cd
5
R94
100Ω
M51957BFP
NC
GND
GND
GND
GND
_AUDSYNC GND
GND
TCK
GND
TMS
GND
_TRST
GND
TDI
GND
TDO
ASEMD
_ASEBRAK GND
_RES
GND
GND
GND
GND
GND
FRAME
GND
FRAME
GND
UVCC
DX10M-36SE
HIROSE
VccQ
MISO
MOSI
RSPCK
TXD0
RXD0
NC
NC
NC
15
13
35
Power On Reset
[2,5]
1
RESET#
1
2
3
4
5
6
7
UVCC
NC
8
E10A
TCK
_TRST
ASEMD
TDO
GND
_ASEBRAK GND
TMS
GND
TDI
GND
_RES
SW4
HTST-107-01-T-DV
Samtec
RES
14
7
8
1
9
10
12
13
14
RESETSIG [2]
2
1
1B1
1B2
1B3
1B4
1B5
1B6
1B7
1B8
1B9
1B10
AUD
J2
29
J3
H-UDI (14PIN)
CP46
0.1µFP
RESET#
B3SN-3012
4
3
1OE
2OE
R36
0Ω
MDIO
MII/SNIB
COL
CRS
RX_ER
RTSET
8
48
47
R31
49.9Ω
0.1µF
0.1µF
VccQ
46
45
44
43
42
40
39
38
37
36
7
2A1
2A2
2A3
2A4
2A5
2A6
2A7
2A8
2A9
2A10
1
2
3
4
5
6
7
8
9
10
SW7
GND
VCC
NC
NC NC
13
14
16
18
19
20
21
22
23
24
R33
49.9Ω
C9
0.1µF
PHY SW
1
3
PA8
PA7
PA6
PA10
PA11
1A1
1A2
1A3
1A4
1A5
1A6
1A7
1A8
1A9
1A10
J1
8
17
32
41
[2] PA8/IRQ4/TCLKC/CS4/MII_TXD2/MISO/RXD1
[2] PA7/IRQ5/TCLKB/CS5/MII_TXD3/MOSI/TXD1
[2] PA6/IRQ6/TCLKA/CS6/TX_ER/RSPCK/SCK1
[2] PA10/IRQ2/TIC5W/CS2/MII_TXD0/CTx0/TXD0
[2] PA11/IRQ1/TIC5V/CS1/TX_EN/CRx0/RXD0
ETHERNET
R23
47Ω
BLM18GG471SN
C8
RTSET
ISOLATE
RPTR
SPEED
DUPLEX
ANE
LDPS
MII/SNIB
RESET#
CP40
0.1µFP
4
15
U8
2
3
4
5
6
7
9
10
11
12
C7
L1
1
2
3
4
5
6
1B1
1B2
1B3
1B4
1B5
1B6
1B7
1B8
1B9
1B10
VccQ
PA8
PA7
PA6
PA10
PA11
R22
47Ω
R28
0Ω
0.1µF
5
VCC
4
3
HD74LV2G14A
0.1µF
C6
U7C
HD74LV2G14A
0.1µF
R24
0Ω
RTL8201CP
CP37
0.1µFP
C5
CP41
GND
GND
GND
GND
8
VccQ
VSS
VSS
VSS
VccQ
0.1µFP
VCC
PD16
PD17
PD18
PD19
PD20
PD21
PD30
PD31
PA12
PA9
U7A
[2] PD24/D24/TIOC4DS/CRS
[2] PD23/D23/IRQ7/DACK1/COL
8
17
32
41
R77
D3
D2
D1
D0
3VCC_SDRAM
1
14
27
VDD
VDD
VDD
R29
R30
R32
R34
R35
[2] PD29/D29/TIOC3BS/MII_RXD3
[2] PD28/D28/TIOC3DS/MII_RXD2
[2] PD27/D27/TIOC4AS/MII_RXD1
[2] PD26/D26/TIOC4BS/MII_RXD0
[2] PD25/D25/TIOC4CS/RX_CLK
34
33
C4
A6S-6104
GND
GND
GND
GND
Signal Switch
VccQ
DQ3
DQ2
DQ1
DQ0
7
5
4
2
D7
D6
D5
D4
TPTX+
TPTX-
K4S281632K-UC/L75
VccQ
[2] PD16/D16/IRQ0/POE0/UBCTRG/AUDATA0
[2] PD17/D17/IRQ1/POE4/ADTRG/WRxD/AUDATA1
[2] PD18/D18/IRQ2/AUDATA2/WTxD/MDIO
[2] PD19/D19/IRQ3/AUDATA3/WSCK/LINKSTA
[2] PD20/D20/IRQ4/AUDSYNC/MDC
[2] PD21/D21/IRQ5/TEND1/AUDCK/EXOUT
[2] PD30/D30/TIOC3CS/SSL3/RX_ER
[2] PD31/D31/TIOC3AS/SSL2/RX_DV
[2] PA12/IRQ0/TIC5U/CS0/SSL1/TX_CLK
[2] PA9/IRQ3/TCLKD/CS3/MII_TXD1/SSL0/SCK0
13
11
10
8
Ether
B
39
15
DQMLU
DQMLL
VccQ
CKE
22Ω
CS
RAS
CAS
WE
DQ7
DQ6
DQ5
DQ4
0Ω
0.1µFP
1
2
3
4
R52
[2,5] PB0/A16/IRQ0/RDWR/TIOC2A
[2,5] PA15/WRH#/DQMLU
[2,5] PA16/WRL#/DQMLL
NC
NC
XG8S-0331
[2,5] PA14/WRHH/DQMUU/RASL#
[2,5] PA13/WRHL/DQMUL/CASL#
[2,5] PA21/RD/CKE/BACK/POE3/IRQ5/SCK1/FRAME
[2]
PA18/CLK
A6
A5
A4
A3
A2
A1
A0
D11
D10
D9
D8
TXD3
TXD2
TXD1
TXD0
TXC
TXEN
CP32
0.1µFP
8
7
6
5
36
40
1
2
3
JP1
31
30
29
26
25
24
23
47
45
44
42
3
4
5
6
7
2
DGND
DGND
DGND
CS
[2,5] PB11/TXD2/CS7#/CS3#/CS1#/IRQ1
SA7
SA6
SA5
SA4
SA3
SA2
SA1
DQ11
DQ10
DQ9
DQ8
MII_TXD3
MII_TXD2
MII_TXD1
MII_TXD0
TX_CLK R25
TX_EN
0.1µFP
MDC
MDIO
CP30
11
17
45
R40
A22Ω
A22Ω
A22Ω
A22Ω
A22Ω
A22Ω
A22Ω
6
8
7
6
5
8
7
A11
A10
A9
A8
A7
25
26
8
7
6
5
3
1
2
3
4
1
2
4.7KΩ
35
22
34
33
32
MDC
MDIO
CP31
RJ45 Connector
Include
pulse transformer
VccQ
1
2
3
4
RA7C
RA9A
RA9B
RA9C
RA9D
RA11A
RA11B
SA12
SA11
SA10
SA9
SA8
DQ15
DQ14
DQ13
DQ12
D15
D14
D13
D12
AGND
AGND
VccQ
A22Ω
A22Ω
A22Ω
A22Ω
A22Ω
6
5
5
8
7
BA1
BA0
53
51
50
48
35
29
A7
A6
A5
A4
A3
A2
A1
3
4
4
1
2
21
20
U5
Ether
A
RA6C
RA6D
RA7D
RA7A
RA7B
SA14
SA13
A0Ω
4
3
2
1
A0Ω
4
3
2
1
A0Ω
8
7
6
5
A0Ω
8
7
6
5
AUD
A12
A11
A10
A9
A8
8 A22Ω
7 A22Ω
1
2
3AVCC
RA5
SD15 5
SD14 6
SD13 7
SD12 8
RA8
SD11 5
SD10 6
SD9 7
SD8 8
RA10
SD7 1
SD6 2
SD5 3
SD4 4
RA12
SD3 1
SD2 2
SD1 3
SD0 4
RSPI
A14 RA6A
A13 RA6B
C
VccQ
36
U4
RSPI
A[22:0]
[2]
3AVCC
AVDD33
A[22:0]
5
ETHER PHY-LSI
D[15:0]
D[15:0]
K4S281632K-UC/L75 SAMSUNG
[2,5]
4
SDRAM
16bit access = 16MB
SDRAM
[2,5]
3
:not mounted
D
CHANGE
D
RENESAS SOLUTIONS CORPORATION
Ver. 1.00 ISS02
DRAWN
Signal Name PB7/A23/IRQ7/SCK4/TCLKC/TEND0
Changed to PB7/A23/IRQ7/SCK4/TCLKC/TEND0/RDWR
R213 10Kohm Changed to 1Kohm
DESIGNED
APPROVED
SDRAM-Ether/AUD,H-UDI,Reset
( 3
/ 5
SCALE
DATE
1
CHECKED
R0K572167C001BR
2
DK30812-B
10-04-05
3
4
5
)
4
3
VccQ
VccQ
CP49
0.1µFP
U12
OE
A
GND
VCC
5
Y
4
R103
Short under the L3
Short under the L4
4
R100
1
2
VIN D
SW
8
FB
6
4
100KΩ
L4
_DLW21HN900SQ2
_HZM6.2Z4MFA
5
6
7
8
2
1
24Ω
+
VBUS-IN 1
2
3
4
USB-DM
USB-DP
1
DP
BOOST
USB
R105
1.5KΩ
[2]
L3
24Ω
R106
3
2
1
KLDX-SMT2-0202-A
Kycon
_BLM21PG600SN1
HD74LV1GT126ACME-E
DM
VIN C
D3
EN
7
1
2
3
1KΩ
VCC3V
3
CP48
J4
2
R101
5VCC
PWR
R98
20KΩ
C11
1µF
3
VccQ
C10
0.1µF
HD74LV1GT08ACME-E
BAT54-7-F
LM2738-YMY
Vbus
DD+
GND
GND
HD74LV1GT08ACME-E
D
[2]
10KΩ
3
R97
D1
U11
GND
1
2
4
Power
Connector
U10B
CP47
0.1µFP
5VCC
L2
0.01µFP
R99
1KΩ
CDRH6D28NP-120NC
D2
A
10KΩ
5
R96
VBUS
5V To 3.3V Switching Regulator
H1
_VBUS
U10A
1
SML-310MT
CE2
+ CE3
47µF
R104
10KΩ
10µF
D
POWER1
GREEN
R102
31.6KΩ
CRS08
K
USB Connector
[2,5] PB15/(PUPD)/IRQ7
2
5
5
Power LED
J5
FRAME
FRAME2
FRAME3
FRAME4
USB B
UBB-4R-D14T-4D(SN)(LF)
Short under the L5
3
4
5
Short under the L4
L5
_BLM21PG600SN1
5VCC
VccQ
CQ2
CQ1
0.1µFQ
CQ6
VccQ
CQ7
R112
22KΩ
VccQ
R113
22KΩ
2
VccQ
R114
22KΩ
C13
0.1µF
R115
22KΩ
C15
0.1µF
JP2
[2] PA4/TXD1/MOSI/CS4/TCLKB/MII_RXD3
1
2
[5] RS232TX
3
4
4
5
C1C2+
6
C2-
15
13
12
10
XG8T-0431
19
VCC
C1+
V+
R1OUT
T1IN
T2IN
R2OUT
R116
0Ω
JP3
[2] PA3/RXD1/MISO/CS3/TCLKC/MII_RXD2
1
2
[5] RS232RX
3
4
20
3
V-
7
NC
14
NC
11
R1IN
T1OUT
T2OUT
R12IN
16
17
8
9
R111 _0Ω
0.1µFQ
CQ13
0.1µFQ
C12 0.1µF
CQ16
C14 0.1µF
0.1µFQ
SERIAL
CQ19
10
VccQ
SHDN_
0.1µFQ
5
9
4
8
3
7
2
6
1
TxD
RxD
SP3222ECA-L
CQ22
CQ25
0.1µFQ
CQ28
154188
ENRI
0.1µFQ
3AVCC
CQ42
0.1µFQ
CQ46
0.1µFQ
Voltage Level Shifter 3.3V<->5V
VccQ
3.3V->5V
VccQ
R117
22KΩ
B
R118
22KΩ
VccQ
1
2
3
1
2
3
VCCA
GND
A
VCCB
DIR
B
VccQ
3.3V<-5V
CP54
0.1µFP
6
5
4
CTx0-5V
JP5
1
2
3
1
2
3
VCCA
GND
A
VCCB
DIR
B
5VCC
5VCC
CP55
0.1µFP
6
5
4
R120
22KΩ
5
TxD
RxD
NC
3
CQ14
GND
MODE
2
8
CANH
CANL
7
6
HA13721RPJE
0.1µFQ
CQ15
0.1µFQ
CQ17
0.1µFQ
CQ18
0.1µFQ
CQ20
0.1µFQ
CQ21
0.1µFQ
CQ23
0.1µFQ
CQ24
0.1µFQ
CQ26
0.1µFQ
CQ27
0.1µFQ
CQ29
0.1µFQ
CQ30
0.1µFQ
0.1µFQ
CQ33
0.1µFQ
CQ36
0.1µFQ
CQ37
0.1µFQ
CQ39
0.1µFQ
CQ40
0.1µFQ
CQ43
0.1µFQ
CQ44
0.1µFQ
0.1µFQ
AVCC
CQ31
VCC3V
0.1µFQ
CQ34
0.1µFQ
3VCC
R108
R107
0Ω
0Ω
DrVCC
POWER TEST PIN
CQ35
5VCC
0.1µFQ
CQ38
0.1µFQ
CP53
0.1µFP
RCAN
H4
_5V
_3V
H5
H6
_5V
_3V
AVCC
J6
1
2
_A2-2PA-2.54DSA
VccQ H7
R110
_VccQ
0Ω
AVREF EXTERNAL
+ CE5
10µF
[2,5]
C
AVREF
CQ45
0.1µFQ
J7
H8
0.1µFQ
H13
_3AVCC
BLM21PG300SN1
+ CE6
10µF
CQ53
_GND
0.1µFQ
_GND
H10
CQ54
0.1µFQ
_A2-2PA-2.54DSA
[2]
H14
_GND
CQ61
1
2
3AVCC H12
L6
CQ49
PLLVCC H15
L7
_GND
AVREFVSS
AVREFVSS
3VCC EXTERNAL
_PLLVCC
BLM21PG300SN1
J9
CQ62
1
2
3
0.1µFQ
CQ63
1
2
_A2-2PA-2.54DSA
GND
3VCC_SDRAM
H16
_3V_SDRAM
BLM21PG300SN1
+ CE8
XG8S-0331
0.1µFQ
3VCC
J10
+ CE7
10µF
0.1µFQ
L8
CQ64
0.1µFQ
CQ65
10µF
0.1µFQ
CQ48
5VCC
0.1µFQ
AVCC
CQ52
R119
0.1µFQ
0Ω
H17
L9
BLM21PG300SN1
+
B
_AVCC
CE9
10µF
0.1µFQ
CQ56
CANH0 1
2
CANL0 3
R122
120Ω
AVCC EXTERNAL
_DrVCC
3VCC
H2
0.1µFQ
CQ41
H3
+ CE4
10µF
CQ55
0.1µFQ
J11
AVREF
CQ57
XG8S-0331
R121
0.1µFQ
0Ω
CQ58
CRx0-5V
H18
L10
BLM21PG300SN1
_AVREF
CE10
+
10µF
AVREFVSS
0.1µFQ
CQ59
SN74LVC1T45DCK
XG8S-0331
[5]
0.1µFQ
0.1µFQ
VCC
0.1µFQ
CQ12
CQ51
U15
1
4
U16
0.1µFQ
CQ11
0.1µFQ
5VCC
SN74LVC1T45DCK
CTx0
[2] PA0/RXD0/CS0/CRx0/IRQ4/RX_CLK
RCAN Transceiver
0.1µFQ
CQ9
CQ47
XG8S-0331
[5]
0.1µFQ
CP52
0.1µFP
U14
JP4
[2] PA1/TXD0/CS1/CTx0/IRQ5/MII_RXD0
CQ50
5VCC
CP51
0.1µFP
0.1µFQ
CQ32
Serial connector
mount tab = GND
XG8T-0431
0.1µFQ
J8
11
VccQ
EN_
GND
Serial Port Connector(COM)
C
U13
18
1
CQ10
0.1µFQ
CQ5
CQ8
0.1µFQ
R109
22KΩ
0.1µFQ
CQ4
0.1µFQ
CP50 0.1µFP
3VCC
CQ3
0.1µFQ
CRx0
CQ60
3AGND
0.1µFQ
-
GND
L11
BLM21PG300SN1
-
AGND
L12
R123
BLM21PG300SN1
AVREFVSS
0Ω
:not mounted
CHANGE
A
A
RENESAS SOLUTIONS CORPORATION
Ver. 1.00 ISS02
DRAWN
Signal Name PB7/A23/IRQ7/SCK4/TCLKC/TEND0
Changed to PB7/A23/IRQ7/SCK4/TCLKC/TEND0/RDWR
R213 10Kohm Changed to 1Kohm
DESIGNED
APPROVED
USB/SERIAL/RCAN/Power
( 4
SCALE
DATE
5
CHECKED
R0K572167C001BR
4
DK30812-B
10-04-05
3
2
1
/ 5
)
1
2
3
4
5
5VCC
R0K507216 Expansion
YELLOW
ORANGE
SML-310MT
SML-310YT
SML-310DT
LED2
CP56
U17G
0.1µFP
HD74LV06ATELL
[2,4]
7
K
LED1
K
LED0
AVCC 3VCC 5VCC
14
GREEN
K
H19
H20
H21
_PE9 _PE11 _PE12
VccQ
R126
220Ω
A
R125
220Ω
A
R124
220Ω
A
LED&SW
AVREF
[3] POE4/ADTRG
PE12/TIOC4A
U17C
HD74LV06ATELL
2
3
HD74LV06ATELL
4
5
PE14/TIOC4C
U17D 13
U17E
PE15/TIOC4D
U17F
100KΩ R151
[2] PE15/TIOC4D
AVCC
USER SW
A
R142
220Ω
RED
SML-310LT
SML-310LT
SML-310LT
LED3
LED4
LED5
K
RED
K
RED
[2]
[2]
8
AVCC
1
2
3
4
R157
2
100KΩ
1
R158 1SS355
D4
R154 1SS355
4.7KΩ
R155 1SS355
4.7KΩ
D7
R156 1SS355
4.7KΩ
D8
1SS355
D5
1SS355
D9
1SS355
1SS355
D10
D11
D6
POE4/ADTRG
AN0
R131
AN1
R132
AN2
R133
R134
AN3
100Ω
100Ω
100Ω
100Ω
PB9
PA19
PE1
PE2
PE3
PA6
PD22
PDX21
R135
R136
R143
R144
R145
R146
R147
R148
0Ω
0Ω
0Ω
0Ω
0Ω
0Ω
0Ω
0Ω
SDA
SCL
R149
R150
0Ω
0Ω
PB13/SDA
PB12/SCL
[2,3]
A[22:0]
[2,3]
D[15:0]
CT-6ETV10KΩ
COPAL
R159
1SS355
100KΩ
D12
1SS355 R161
R160
1SS355
D13 100KΩ
100KΩ
1SS355
R162
D14
D15
100KΩ
R163
1SS355
D16
100KΩ
R164
1SS355
100KΩ
D17
R165
1SS355
1SS355
D18
D19
100KΩ
D0
D1
D2
D3
D4
D5
D6
D7
[2] PA17/RD#
[2,3] PB0/A16/IRQ0/RDWR/TIOC2A
[2] PB10/RXD2/CS6#/CS2#/CS0#/IRQ0
[2,3] PB11/TXD2/CS7#/CS3#/CS1#/IRQ1
VccQ
R166
22KΩ
NMIIN
NMI SWITCH CIRCUIT
R173
0Ω
U18A
U18B
4
3
2
1
SN74LVC14APW
SN74LVC14APW
+
VccQ
C
R172
10KΩ
R174
220Ω
CE11
2.2µF
22KΩ
PA20/IRQ6
R178
0Ω
U18E
10
U18F
11 12
13
SN74LVC14APW
SN74LVC14APW
+
10KΩ
CP57
R179
220Ω
0.1µFP
CE12
2.2µF
VccQ
SW2
IRQ6
SWITCH
B3SN-3012
2
1
R204
22KΩ
IRQ0
VccQ
R177
4
3
[2]
_0Ω
IRQ0IN
IRQ0 SWITCH CIRCUIT
IRQ0
R219
_0Ω
R228
0Ω
U18C
6
U18D
5
8
9
SN74LVC14APW
SN74LVC14APW
+
VSS
10KΩ
R229
220Ω
CE13
TXD0
RXD0
PA17/RD#
CS6#/CS2#/CS0#
CS7#/CS3#/CS1#
CAS
RAS
SCL
SDA
A0 (POE0)
R183
R186
R189
R192
R195
R198
R201
R205
R208
R209
22KΩ
22KΩ
22KΩ
22KΩ
22KΩ
22KΩ
22KΩ
22KΩ
22KΩ
22KΩ
CKE
WRH/DQMLU
WRL/DQMLL
CAS
RAS
PB9
PA19
PE1
PE2
PE3
PD22
PDX21
CK
PE0
TCLKC/TEND0
TCLKA
TCLKB
TIOC3C
TIOC3A
TIOC1A
TIOC1B
TIOC2A
TIOC2B
TCLKD
R184
R187
R190
R193
R196
R199
R202
R206
R214
R210
R212
R217
R221
R223
R225
R227
R231
R233
R235
2
1
WDTOVF#
TXD0
[3]
[2]
[2]
[2]
[2]
25
26
RESET#
EXTAL
[3]
RXD0
PA5/SCK1/RSPCK/CS5/TCLKA/RX_ER
PB8/A24/CS2/TCLKB/DREQ0/RXD4
PE10/TIOC3C/DREQ3/TXD2/SSL3/TX_CLK
PE8/TIOC3A/DREQ2/SCK2/SSL2/EXOUT
[2] PE4/TIOC1A/SCK3/POE8/IRQ4/CRS
[2] PE5/TIOC1B/TIOC3BS/TXD3/MDIO
[2] PE6/TIOC2A/TIOC3DS/RXD3
[2] PE7/TIOC2B/UBCTRG/RXD2/SSL1/RX_DV
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
WDTOVF
TXD0
IRQ0IN
RXD0
TCLKA
TCLKB
TIOC3C
TIOC3A
PE9/TIOC3B
PE11/TIOC3D
PE12/TIOC4A
PE14/TIOC4C
PE13/TIOC4B
PE15/TIOC4D
TIOC1A
TIOC1B
TIOC2A
TIOC2B
(TIC5U)
D2
(POE0)
A0
(TIC5V)
D3
(TIC5W)
D4
_TST-113-01-T-D
Samtec
FCN-744Q026-AU/0
FUJITSU
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
D
A
_TST-113-01-T-D
Samtec
FCN-744Q026-AU/0
FUJITSU
[2]
2
1
PB7/A23/IRQ7/SCK4/TCLKC/TEND0/RDWR
[4]
RS232TX
[4]
RS232RX
[3]
RSPCK
[3]
MOSI
[3]
MISO
[3]
SSL0
[3]
SSL1
[3]
SSL2
[3]
SSL3
[2] PE0/TIOC0A/TIOC4AS/DREQ0/LINKSTA
[2]
PB14/IRQ6
[2,4] PB15/(PUPD)/IRQ7
[2]
MD0
[2]
MD1
[2,3] FWE/ASEBRKAK#/ASEBRK#
TCLKB
PB9
TCLKC/TEND0
JN5
(DREQ0)
(DACK0)
RS232TX
RS232RX
RSPCK
MOSI
MISO
SSL0
SSL1
SSL2
SSL3
PE0
PB14
PB15
MD0
MD1
FWE
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
B
_TST-113-01-T-D
Samtec
FCN-744Q026-AU/0
FUJITSU
JN6
[4]
[4]
49
CTx0
CRx0
50
[2] PA2/SCK0/SSL0/CS2/TCLKD/MII_RXD1
_TST-125-01-T-D
Samtec
FCN-744Q050-AU/0
FUJITSU
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
JN2
RESET#
EXTAL
NMIIN
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
A13
A14
A15
A16
A17
A18
A19
A20
A21
A22
R180
R181
R182
R185
R188
R191
R194
R197
R200
R203
R207
R215
R211
R216
R218
R222
R224
R226
R230
R232
R234
R236
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
100KΩ
AN4
R167
AN5
R168
AN6
R169
AN7
R170
CTx0
CRx0
IRQ6IN
D5
D6
D7
POE4/ADTRG
A17
A18
A19
D8
D9
TCLKC/TEND0
TCLKD
D10
D11
D12
D14
D13
D15
100Ω
100Ω
100Ω
100Ω
(TIC5US)
(TIC5VS)
(TIC5WS)
(TIOC0A)
(TIOC0B)
(TIOC0C)
(TIOC3AS)
(TIOC3CS)
(TIOC3BS)
(TIOC3DS)
(TIOC4AS)
(TIOC4CS)
(TIOC4BS)
(TIOC4DS)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
C
_TST-113-01-T-D
Samtec
FCN-744Q026-AU/0
FUJITSU
5VCC
Top View
B3SN-3012
14
13
2
1
LCD1
GND
R213
1KΩ
PB9
R_W
PB14
PE0
PE1
PE2
PE3
1
2
3
4
5
6
7
8
9
10
11
12
13
14
SSM-107-LM-DV-P-TR
Samtec
2
1
2.2µF
SW1
IRQ0
SWITCH
CK
(WAIT)
VccQ
SN74LVC14APW
VccQ
R220
PA19
U18G
4
3
[3]
VCC
PA18/CK
[2,3] PA21/RD/CKE/BACK/POE3/IRQ5/SCK1/FRAME
[2,3] PA15/WRH#/DQMLU
[2,3] PA16/WRL#/DQMLL
[2,3] PA13/WRHL/DQMUL/CASL#
[2,3] PA14/WRHH/DQMUU/RASL#
VccQ
IRQ6IN
IRQ6 SWITCH CIRCUIT
R176
[2]
B3SN-3012
2
1
R175
IRQ6
SW3
NMI
SWITCH
14
_0Ω
4
3
NMI
R171
A16
A17
A18
A19
A20
A21
A22
VccQ
7
NMI
PA17/RD#
RDWR
CS6#/CS2#/CS0#
CS7#/CS3#/CS1#
D8
D9
D10
D11
D12
D13
D14
D15
[2,3]
[2]
JN3
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
A13
A14
A15
RV1
AN0
AN1
AN2
AN3
AN4
AN5
AN6
AN7
PF0/AN0
PF1/AN1
PF2/AN2
PF3/AN3
PF4/AN4
PF5/AN5
PF6/AN6
PF7/AN7
[2]
_0Ω
AVCC
4.7KΩ
[2]
[2]
[2]
[2]
[2]
[2]
[2]
[2]
_0Ω
R129
10 HD74LV06ATELL
HD74LV06ATELL
11
3
A6S-4104
B
_0Ω
R130
JN1
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
AGND
SW6
8 ON
7
6
5
R128
HD74LV06ATELL
12
9
[2] PB9/A25/CS3/TCLKA/DACK0/TXD4
[2] PA19/WRH-DQMLU/RASU/WAIT/POE8/IRQ7/RXD1/BS
[2] PE1/TIOC0B/TIOC4BS/TEND0/MDC
[2] PE2/TIOC0C/TIOC4CS/DREQ1/WOL
[2] PE3/TIOC0D/TIOC4DS/TEND1/COL
[3]
TX_ER
[2] PD22/D22/IRQ6/DREQ1/WOL
[3]
PDX21
100KΩ R153
[2] PE14/TIOC4C
100KΩ R152
PE13/TIOC4B
R141
220Ω
A
R140
220Ω
H22
H23
H24
_PE13 _PE14 _PE15
[2] PE13/TIOC4B
_0Ω
HD74LV06ATELL
6
A
U17B
1
K
PE11/TIOC3D
100KΩ R137
[2] PE12/TIOC4A
U17A
100KΩ R139
[2] PE11/TIOC3D
PE9/TIOC3B
100KΩ R138
[2] PE9/TIOC3B
A
R127
Connector
D
CHANGE
:not mounted
RENESAS SOLUTIONS CORPORATION
Ver. 1.00 ISS02
DRAWN
Signal Name PB7/A23/IRQ7/SCK4/TCLKC/TEND0
Changed to PB7/A23/IRQ7/SCK4/TCLKC/TEND0/RDWR
R213 10Kohm Changed to 1Kohm
DESIGNED
APPROVED
Connectors,PUSH/DIP_SW,LED
( 5
/ 5
SCALE
DATE
1
CHECKED
R0K572167C001BR
2
DK30812-B
10-04-05
3
4
5
)
改訂記録
SH7216 CPU ボード R0K572167C001BR ユーザーズマニュアル
Rev.
発行日
1.00
2010.07.05
-
初版発行
1.01
2010.11.10
-
ページ記載変更。P1-1 ヘッダ変更。
改訂内容
ページ
ポイント
SH7216 CPU ボード R0K572167C001BR ユーザーズマニュアル
発行年月日
2010 年 11 月 10 日 Rev.1.01
発行
ルネサス エレクトロニクス株式会社
〒211-8668 神奈川県川崎市中原区下沼部 1753
http://www.renesas.com
‫ع‬༡ᬺ߅໧วߖ⓹ญ
̪༡ᬺ߅໧วߖ⓹ญߩ૑ᚲ࡮㔚⹤⇟ภߪᄌᦝߦߥࠆߎߣ߇޽ࠅ߹ߔ‫ᦨޕ‬ᣂᖱႎߦߟ߈߹ߒߡߪ‫ޔ‬ᑷ␠ࡎ࡯ࡓࡍ࡯ࠫࠍߏⷩߊߛߐ޿‫ޕ‬
࡞ࡀࠨࠬ ࠛ࡟ࠢ࠻ࡠ࠾ࠢࠬ⽼ᄁᩣᑼળ␠‫ޥޓ‬100-0004‫ޓ‬ජઍ↰඙ᄢᚻ↸2-6-2㧔ᣣᧄࡆ࡞㧕
(03)5201-5307
‫ع‬ᛛⴚ⊛ߥ߅໧วߖ߅ࠃ߮⾗ᢱߩߏ⺧᳞ߪਅ⸥߳ߤ߁ߙ‫ޕ‬
‫✚ޓ‬ว߅໧วߖ⓹ญ㧦http://japan.renesas.com/inquiry
© 2010 Renesas Electronics Corporation. All rights reserved.
Colophon 1.0
16
SH7216 CPU ボード
R0K572167C001BR
R20UT0402JJ0101
Fly UP