...

MB96340 - Cypress Semiconductor

by user

on
Category: Documents
57

views

Report

Comments

Transcript

MB96340 - Cypress Semiconductor
本ドキュメントはCypress (サイプレス) 製品に関する情報が記載されております。
免責事項
本資料に記載された製品は、通常の産業用, 一般事務用, パーソナル用, 家庭用などの一般的用途 (ただし、用途の限定はありません) に使
用されることを意図して設計・製造されています。(1) 極めて高度な安全性が要求され、仮に当該安全性が確保されない場合、社会的に重
大な影響を与えかつ直接生命・身体に対する重大な危険性を伴う用途 (原子力施設における核反応制御, 航空機自動飛行制御, 航空交通管
制, 大量輸送システムにおける運行制御, 生命維持のための医療機器, 兵器システムにおけるミサイル発射制御等をいう) 、ならびに(2) 極
めて高い信頼性が要求される用途 (海底中継器, 宇宙衛星等をいう) に使用されるよう設計・製造されたものではありません。上記の製品
の使用法によって惹起されたいかなる請求または損害についても、Spansion は、お客様または第三者、あるいはその両方に対して責任を一
切負いません。半導体デバイスはある確率で故障が発生します。当社半導体デバイスが故障しても、結果的に人身事故, 火災事故, 社会的
な損害を生じさせないよう、お客様において、装置の冗長設計, 延焼対策設計, 過電流防止対策設計, 誤動作防止設計などの安全設計をお
願いします。本資料に記載された製品が、外国為替及び外国貿易法、米国輸出管理関連法規などの規制に基づき規制されている製品または
技術に該当する場合には、本製品の輸出に際して、同法に基づく許可が必要となります。
商標および注記
このドキュメントは、断りなく変更される場合があります。本資料には Spansion が開発中の Spansion 製品に関する情報が記載されている
場合があります。Spansion は、それらの製品に対し、予告なしに仕様を変更したり、開発を中止したりする権利を有します。このドキュメ
ントに含まれる情報は、現状のまま、保証なしに提供されるものであり、その正確性, 完全性, 実施可能性および特定の目的に対する適合
性やその市場性および他者の権利を侵害しない事を保証するものでなく、また、明示, 黙示または法定されているあらゆる保証をするもの
でもありません。Spansion は、このドキュメントに含まれる情報を使用することにより発生したいかなる損害に対しても責任を一切負いま
せん。
Copyright © 2013 Spansion Inc. All rights reserved.
商標:Spansion®, Spansion ロゴ (図形マーク), MirrorBit®, MirrorBit® Eclipse™, ORNAND™ 及びこれらの組合せは、米国・日本ほか諸外国に
おける Spansion LLC の商標です。第三者の社名・製品名等の記載はここでは情報提供を目的として表記したものであり、各権利者の商標
もしくは登録商標となっている場合があります。
FUJITSU SEMICONDUCTOR
DATA SHEET
DS07-13802-4
16 ビット・マイクロコントローラ
CMOS
®
MB96340 シリーズ
MB96345/346 MB96F345
MB96F346/F347/F348
■ 概要
MB96340 シリーズは , F2MC-16FX アーキテクチャをもとに設計された , RISC ライクな性能を実現するため , 命令パイプ
ライン処理を行う富士通 16 ビットマイクロコントローラです。F2MC-16FX は , 従来の F2MC-16LX ファミリと同じ CPU
の命令セットを使用しているため , F2MC-16LX 用のソフトウェアを容易に移植できます。従来の製品と比較して , F2MC16FX は同じ動作周波数でも動作が大幅に改善され , 低消費電力 , 起動時間の短縮を図っております。
低消費電力で高速の処理スピードを実現するために , 内部には PLL 回路を内蔵し , 外部発振器からの 4MHz 入力によっ
て , CPU に動作周波数 56 MHz を供給します。それにより , EMI への対策に優れ , 最小命令サイクルタイム 17.8 ns を実現
しています。また , オンチップクロックモジュレーション回路により , 周波数領域内の放射ノイズ発生ピークを大幅に抑
えています。この放射ノイズの電力も , 内部 CPU 電圧を縮小させるオンチップ電圧レギュレータにより最小限に抑えら
れます。柔軟性のあるクロックツリーにより , CPU のスピードとは独立して周辺リソースに見合う動作周波数が設定で
きます。
(注意事項)F2MC は FUJITSU Flexible Microcontroller の略で , 富士通セミコンダクター株式会社の登録商標です。
富士通セミコンダクターのマイコンを効率的に開発するための情報を下記 URL にてご紹介いたします。
ご採用を検討中 , またはご採用いただいたお客様に有益な情報を公開しています。
http://edevice.fujitsu.com/micom/jp-support/
Copyright©2007-2013 FUJITSU SEMICONDUCTOR LIMITED All rights reserved
2013.10
MB96340 シリーズ
■ 特長
特長
テクノロジ
説明
・ 0.18 m CMOS
• F2MC-16FX CPU
• 内部最大 56 MHz, 17.8 ns の命令サイクル時間
• コントローラアプリケーション用に最適化された命令セット ( 豊富なデータタイプ
( ビット , バイト , ワード , ロングワード ), 23 種類の豊富なアドレッシングモード
CPU
( バレルシフト , 多様なポインタ ))
• 8 バイトの命令実行キュー
• 符号付き乗算 (16 ビット× 16 ビット ) と除算 (32 ビット /16 ビット ) 命令が使用可能
• オンチップ PLL クロック逓倍 (x1 ~ x25, PLL 停止時 x1)
• 3 MHz ~ 16 MHz の水晶発振器クロック ( セラミック発振子使用時の最大周波数は
Q 係数によって決まる )
•
高速クロック入力機能付き最大 56 MHz の外部クロック
• 32 kHz ~ 100 kHz のサブシステム水晶クロック
システムクロック
• 高速で安全な起動のための , 100 kHz/2 MHz の内部 RC クロック , 発振器停止検出 ,
ウォッチドッグ
• CPU と周辺装置の 2 つのクロックドメインに対して , クロックソースをメイン
クロックとサブクロックの振動子 ( 型格に ”W” サフィックスがある製品 ), および
オンチップ RC 発振子から個別に選択可能。
• 13種類 (ランモード, スリープ, タイマモード, ストップモード ) の低消費電力モード
• クロックモジュレータ
オンチップ電圧
レギュレータ
• 内部電圧レギュレータは低電圧の内部 MCU をサポートしているため , EMI 値および
低電圧リセット
• 電源電圧が最小値を下回ると , リセットを実行
電力消費値の低減化を実現
コードセキュリティ •
メモリパッチ機能
DMA
ROM 内容が誤って読み出されないよう ROM 内容を保護可能
• ROM 内容の置換え
• 組込みデバッグサポートの実装にも使用可能
•
CPU に依存しない自動転送機能を内蔵 , 周辺リソースに自由に割当て可能
• 高速割込み処理
割込み
• 8 つのプログラマブルな優先レベル
• NMI ( マスク不可割込み )
• 3 つの独立したクロックタイマ (23 ビット RC クロックタイマ , 23 ビットメインク
タイマ
ロックタイマ , 17 ビットサブクロックタイマ )
• ウォッチドッグタイマ
2
DS07-13802-4
MB96340 シリーズ
特長
説明
• CAN 仕様 Ver2.0A および Ver.2.0B に準拠
• ISO16845 認証済み
• 最大 1 Mbps のビットレート
• 32 のメッセージオブジェクト
CAN
• 各メッセージオブジェクトには固有の識別子マスク
• プログラマブル FIFO モード ( メッセージオブジェクトの連結 )
• マスク可能割込み
•
タイマトリガ CAN アプリケーション用自動再送信無効モード
• 自己診断動作に対するプログラマブルループバックモード
• 全二重 USART (SCI/LIN)
USART
• 専用リロードタイマを使用して広範囲のボーレートを設定可能
• 各種シリアル同期プロトコルに対応する同期オプション
• マスタおよびスレーブとして動作する LIN 機能
I2C
• 最大 400 kbps
•
マスタおよびスレーブ機能 , 7 ビットおよび 10 ビットアドレッシング
• SAR タイプ
• 10 ビット分解能
A/D コンバータ
• コンバータエンド , 一系統コンバータモード , 連続コンバータモード , ストップ
コンバータモード , ソフトウェアによる起動 , 外部トリガーまたはリロードタイマ
での信号割込み
A/D コンバータ
基準電圧スイッチ
•
2 つの独立した A/D コンバータ基準電圧を使用可能
• 16 ビット幅
リロードタイマ
• 周辺クロック周波数の 1/21, 1/22, 1/23, 1/24, 1/25, 1/26 のプリスケーラが可能
• イベントカウント機能
• オーバフロー時に割込み信号送信。アウトプットコンペア (0, 4) との一致でタイマ
フリーランタイマ
クリア。
周辺クロック周波数の 1, 1/21, 1/22, 1/23, 1/24, 1/25, 1/26, 1/27,1/28 のプリスケーラが可能
• 16 ビット幅
インプット
キャプチャ部
• 外部イベント発生時に割込み信号送信
• 立上りエッジ , 立下りエッジまたは両エッジの対応可能
• 16 ビット幅
アウトプット
コンペアユニット
• 16 ビットの I/O タイマとの一致発生時に割込み信号を送信
• 1 ペアのコンペアレジスタを使って出力信号の生成が可能
DS07-13802-4
3
MB96340 シリーズ
特長
説明
• 16 ビットのダウンカウンタ , サイクル , デューティ設定レジスタ
• トリガ , カウンタボロー , デューティ一致発生時の割込み
•
プログラマブル
パルスジェネレータ
PWM 動作とワンショット動作
• 内部プリスケーラにより , カウンタクロックとしての周辺クロック , およびクロック
入力としてリロードタイマアンダフローの 1, 1/4, 1/16, 1/64 の分周が可能
• ソフトウェアまたはリロードタイマによるトリガが可能
• サブ発振子 ( サフィックス ”W”), メイン発振子 , または RC 発振子のいずれかから
クロックを選択可能
リアルタイム
クロック
• サブクロックまたは RC 振動子の振動誤差修正機能 ( クロック校正 )
• 秒 / 分 / 時レジスタの読み取り / 書き込みアクセス可能
• 0.5 秒 /1 秒 / 分 / 時 / 日ごとに割込み信号生成可能
• 内部クロック分周器とプリスケーラにより , 正確な 1 秒クロックを提供
• エッジまたはレベル対応可能
外部割込み
• チャネルごとに割込みマスクと保留ビット
• 使用可能な CAN チャネルの RX ごとにウェイクアップ用の外部割込み
• 選択した USART チャネル SIN にウェイクアップ用の外部割込み
• リセット後に無効
•
NMI
( マスク不可割込み ) •
有効にした後は , リセット以外の方法で無効にすることはできない
高レベルまたは低レベルで対応可能
• 外部割込み 0 と端子を共有
外部バスインタ
フェース
•
8 ビットまたは 16 ビット双方向データ
•
最大 24 ビットアドレス
•
6 チップセレクト信号
•
多重化アドレス / データライン
•
待ち状態要求
• 外部バスマスタが利用可能
•
タイミングがプログラム可能
• 外部電圧を監視し , 電圧が定義されているスレショルド値より低い , または高い場合に
アラーム
コンパレータ
割込みを発生
•
しきい値電圧は外部定義または内部生成
•
状態は読取り可能で , 割込みは個別にマスク可能
• 大部分の外部端子が汎用 I/O として使用可能
• すべてプッシュプル出力 ( I2C SDA/SCL ラインとして使用する場合を除く )
• ビット単位で入出力または周辺信号としてプログラム可能
I/O ポート
• ビット単位でプログラマブルな入力イネーブル
• ビット単位でプログラマブルな入力レベル : 車載用 /CMOS シュミットトリガ /
TTL (TTL レベルサポートしていない製品もあります )
• ビット単位でプログラマブルなプルアップ抵抗
• EMI を最適化するため , ビット単位でプログラム可能な出力駆動力
4
DS07-13802-4
MB96340 シリーズ
特長
パッケージ
説明
•
100 ピンのプラスチック QFP および , プラスチック LQFP
• 自動プログラミング , Embedded Algorithm をサポート
• 書込み / 消去 / 消去一時停止 / 再開コマンド
• 自動アルゴリズムの完了を示すフラグ
• 消去サイクル回数 :10,000 回
フラッシュメモリ
• データ保持時間 :20 年
• 消去はセクタ単位で個別に実行可能
• セクタ保護
• フラッシュメモリの内容を保護するフラッシュセキュリティ機能
• フラッシュ消去中の低電圧検出
DS07-13802-4
5
MB96340 シリーズ
■ 品種構成
特徴
MB96V300B
MB96(F)34x
製品の種類
評価サンプル
フラッシュ製品:MB96F34x
マスク ROM 製品:MB9634x
製品オプション
YS
低電圧リセット常時有効 /1 系統クロック品
RS
低電圧リセット禁止可能 /1 系統クロック品
YW
低電圧リセット常時有効 /2 系統クロック品
RW
低電圧リセット禁止可能 /2 系統クロック品
TS
独立型 32K バイトフラッシュ / 低電圧リセット常時有効 /
1 系統クロック品
HS
独立型 32K バイトフラッシュ / 低電圧リセット禁止可能 /
1 系統クロック品
TW
独立型 32K バイトフラッシュ / 低電圧リセット常時有効 /
2 系統クロック品
HW
独立型 32K バイトフラッシュ / 低電圧リセット禁止可能 /
2 系統クロック品
FS
6
NA
64KB データフラッシュ / 低電圧リセット常時有効 /
1系統クロック品
DS
64KB データフラッシュ / 低電圧リセット禁止可能 /
1系統クロック品
FW
64KB データフラッシュ / 低電圧リセット常時有効 /
2系統クロック品
DW
64KB データフラッシュ / 低電圧リセット禁止可能 /
2系統クロック品
AS
CAN なし / 低電圧リセット禁止可能 / 1系統クロック品
CS
CAN なし / 独立型 32KB フラッシュ / 低電圧リセット禁止
可能 / 1系統クロック品
AW
CAN なし / 低電圧リセット禁止可能 / 2系統クロッ品
CW
CAN なし / 独立型 32KB フラッシュ / 低電圧リセット禁止
可能 / 2系統クロック品
DS07-13802-4
MB96340 シリーズ
特徴
MB96V300B
MB96(F)34x
フラッシュ /ROM
RAM
160K バイト
8K バイト
MB96345YS/YW, MB96345RS/RW
8KB
MB96F345FS/FW, MB96F345DS/DW
224KB
[ フラッシュ A:
160KB, データ
フラッシュ A:
64KB]
288K バイト
16K バイト
416K バイト
16K バイト
544KB
24KB
576K バイト
[ フラッシュ A:
544K バイト,
フラッシュ B:
32K バイト ]
24KB
外部 RAM による
ROM/ フラッシュ
メモリのエミュ
レーション,
92K バイト内部
RAM
MB96346YS/YW, MB96346RS/RW,
MB96F346YS/YW, MB96F346RS/RW, MB96F346AS/AW
MB96F347YS/YW, MB96F347RS/RW, MB96F347AS/AW
MB96F348YS/YW, MB96F348RS/RW, MB96F348AS/AW
MB96F348TS/TW, MB96F348HS/HW, MB96F348CS/CW
パッケージ
BGA416
FPT-100P-M20 / FPT-100P-M22
DMA
16 チャネル
6 チャネル
USART
10 チャネル
7 チャネル
I2C
2 チャネル
2 チャネル
A/D コンバータ
40 チャネル
24 チャネル
A/D コンバータ基準電圧スイッチ
あり
あり (MB96F345Dyy および MB96F345Fyy を除く )
16 ビットリロードタイマ
6 チャネル + 1 チャ
ネル(PPG 用)
4 チャネル + 1 チャネル(PPG 用)
16 ビットフリーランタイマ
4 チャネル
2 チャネル
16 ビットアウトプットコンペア
12 チャネル
8 チャネル
16 ビットインプットキャプチャ
12 チャネル
8 チャネル
16 ビットプログラマブルパルス
ジェネレータ
20 チャネル
16 チャネル
CAN インタフェース
5 チャネル
MB96(F)34xAyy および MB96(F)34xCyy:なし
MB96F345Dyy および MB96F345Fyy:1 チャネル
上記製品以外:2 チャネル
外部割込み
16 チャネル
マスク不可割り込み
1 チャネル
リアルタイムクロック
1
I/O ポート
136
80 ( 型格の末尾が "W" )
82 ( 型格の末尾が "S" )
アラームコンパレータ
2 チャネル
MB96F345Dyy および MB96F345Fyy:なし
上記製品以外 : 2 チャネル
DS07-13802-4
7
MB96340 シリーズ
8
特徴
MB96V300B
MB96(F)34x
外部バスインタフェース
あり
あり ( 多重化アドレス / データ )
チップセレクト
6本
クロック出力機能
2 チャネル
低電圧リセット
あり
オンチップ RC 発振器
あり
DS07-13802-4
MB96340 シリーズ
■ ブロックダイヤグラム
MB96(F)34x のブロックダイヤグラム
AD00 ... AD15
A16 ... A23
ALE
RDX
WRX, WRLX, WRHX
HRQ
HAKX
NMI, NMI_R
RDY
ECLK
LBX,UBX
CS0 ... CS5
外部バス
インタフェース
16FX
CPU
割り込み
コントローラ
CKOT0, CKOT1
CKOTX0, CKOTX1
X1
X0,
X0A, X1A *1
RSTX
MD0...MD2
フラッシュ
メモリ A
フラッシュ メモリ B
あるいは
Data フラッシュ A *2
メモリパッチ
ユニット
クロックおよび
モードコントローラ
16FX コアバス (CLKB)
SDA0, SDA1
SCL0, SCL1
AVCC
AVSS
AVRH
AVRL/AVRH2 *5
AN0 ... AN23
ウォッチドッグ
周辺
バスブリッジ
周辺
バスブリッジ
I2C
2 チャネル
周辺バス 2 (CLKP2)
DMA
コントローラ
10 ビット ADC
24 チャネル
RAM
ブート ROM
電圧
レギュレータ
VCC
VSS
C
CAN
インタフェース
2 ch.
TX1 *3
TX0,
RX0,
RX1 *3
TIN0 ... TIN3
TOT0 ... TOT3
16 ビット
リロードタイマ
4 チャネル
FRCK0
IN0 ... IN3
OUT0 ... OUT3
I/O タイマ 0
ICU 0/1/2/3
OCU 0/1/2/3
FRCK1
IN4 ... IN7
OUT4 ... OUT7
I/O タイマ 1
ICU 4/5/6/7
OCU 4/5/6/7
INT0 ... INT15
INT0_R ... INT2_R
INT4_R, INT5_R
INT7_R ... INT15_R
INT3_R1
周辺バス 1 (CLKP1)
ADTG, ADTG_R
USART
7 チャネル
アラーム
コンパレータ
2 チャネル *4
ALARM0 *4
16 ビット PPG
16 チャネル
TTG0 ... TTG15
RLT6
外部
割込み
SIN0...SIN3, SIN2_R, SIN7_R...SIN9_R
SOT0...SOT3, SOT2_R, SOT7_R...SOT9_R
SCK0...SCK3, SCK2_R, SCK7_R...SCK9_R
リアルタイム
クロック
ALARM1 *4
PPG0 ... PPG15
WOT
*1: X0A, X1A は MB96(F)34xyWy でのみ有効
*2: フラッシュ B は MB96F34xCyy, MB96F34xHyy および MB96F34xTyy でのみ有効
データフラッシュ A は MB96F34xDyy および MB96F34xFyy でのみ有効
*3: CAN インターフェースは MB96(F)34xAyy および MB96(F)34xCyy では無効
CAN1 は MB96F345Dyy および MB96F345Fyy では無効
*4: アラームコンパレータは MB96F345Dyy および MB96F345Fyy では無効
*5: A/D コンバータ基準電圧スイッチは MB96F345Dyy および MB96F345Fyy では無効
DS07-13802-4
9
MB96340 シリーズ
■ 端子配列図
MD2
MD1
MD0
RSTX
P07_6/AN22/INT6/SOT9_R
P07_7/AN23/INT7/SIN9_R
P08_0/TIN0/CKOTX0/ADTG/INT12_R
P08_1/TOT0/CKOT0/INT13_R
P08_2/SIN0/TIN2/INT14_R
P08_3/SOT0/TOT2
P08_4/SCK0/INT15_R
P08_5/SIN1/INT1_R
P08_6/SOT1
P08_7/SCK1
Vcc
Vss
P09_0/PPG8/UBX
P09_1/PPG9/LBX
P09_2/PPG10/CS5
P09_3/PPG11/CS4
P09_4/OUT0/CS3
P09_5/OUT1/CS2
P09_6/OUT2/CS1
P09_7/OUT3/CS0
P10_0/RX0/INT8_R *2
P10_1/TX0 *2
P00_0/AD00/INT8/SCK7_R
P00_1/AD01/INT9/SOT7_R
P00_2/AD02/INT10/SIN7_R
P00_3/AD03/INT11/SCK8_R
MB96(F)34x (FPT-100P-M22) の端子配列図
80 79 78 77 76 75 74 73 72 71 70 69 68 67 66 65 64 63 62 61 60 59 58 57 56 55 54 53 52 51
P00_4/AD04/INT12/SOT8_R
81
50
P07_5/AN21/INT5/SCK9_R
P00_5/AD05/INT13/SIN8_R
82
49
P07_4/AN20/INT4
P00_6/AD06/INT14
83
48
P07_3/AN19/INT3
P00_7/AD07/INT15
84
47
P07_2/AN18/INT2
P01_0/AD08/CKOT1/TIN1
85
46
P07_1/AN17/INT1
P01_1/AD09/CKOTX1/TOT1
86
45
P07_0/AN16/INT0/NMI
P01_2/AD10/INT11_R/SIN3
87
44
Vss
P01_3/AD11/SOT3
88
43
P06_7/AN7/PPG7
P01_4/AD12/SCK3
89
42
P06_6/AN6/PPG6
Vcc
90
41
P06_5/AN5/PPG5
Vss
91
40
P06_4/AN4/PPG4
X1
92
39
P06_3/AN3/PPG3
X0
93
38
P06_2/AN2/PPG2
P01_5/AD13/INT7_R/SIN2_R
94
37
P06_1/AN1/PPG1
P01_6/AD14/SOT2_R
95
36
P06_0/AN0/PPG0
P01_7/AD15/SCK2_R
96
35
AVss
P02_0/A16/PPG12
97
34
AVRL/AVRH2 *4
P02_1/A17/PPG13
98
33
AVRH
P02_2/A18/PPG14
99
32
P02_3/A19/PPG15
100
AVcc
P05_7/AN15/INT5_R
QFP - 100
P05_6/AN14/INT4_R
P05_5/AN13/INT0_R/NMI_R
P05_4/AN12/TOT3/INT2_R
P05_3/AN11/TIN3/WOT
P05_2/AN10/SCK2
P05_1/AN9/ALARM1/SOT2 *3
P05_0/AN8/ALARM0/SIN2/INT3_R1 *3
P04_7/SCL1
P04_6/SDA1
P04_5/SCL0/FRCK1
P04_4/SDA0/FRCK0
P04_3/IN7/TX1/TTG7/TTG15 *2
P04_2/IN6/RX1/INT9_R/TTG6/TTG14 *2
C
Vss
Vcc
X1A/P04_1
*1
X0A/P04_0 *1
P03_7/ECLK/OUT7
9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30
P03_6/RDY/OUT6
8
P03_5/HAKX/OUT5
P02_7/A23/IN3/TTG3/TTG11
7
P03_4/HRQ/OUT4
P02_6/A22/IN2/TTG2/TTG10
6
P03_3/WRHX
P02_4/A20/TTG8/TTG0/IN0
5
P03_2/WRLX/WRX/INT10_R
4
P03_0/ALE/IN4/TTG4/TTG12
3
P03_1/RDX/IN5/TTG5/TTG13
2
P02_5/A21/TTG9/TTG1/IN1/ADTG_R
31
1
*1: MB96(F)34xyWy: X0A, X1A
MB96(F)34xySy: P04_0, P04_1
*2: TX0, RX0, TX1, RX1 は MB96(F)34xAyy および MB96(F)34xCyy では無効
TX1, RX1 は MB96F345Dyy および MB96F345Fyy では無効
*3: ALARM0, ALARM1 は MB96F345Dyy および MB96F345Fyy では無効
*4: AVRH2 は MB96F345Dyy および MB96F345Fyy では無効
(FPT-100P-M22)
Remark:
MB96(F)34x は F2MC-16LX ファミリ MB90340 シリーズと端子間の互換性があります。
10
DS07-13802-4
MB96340 シリーズ
MD0
RSTX
P07_6/AN22/INT6/SOT9_R
P07_7/AN23/INT7/SIN9_R
P08_0/TIN0/CKOTX0/ADTG/INT12_R
P08_1/TOT0/CKOT0/INT13_R
P08_2/SIN0/TIN2/INT14_R
P08_3/SOT0/TOT2
P08_4/SCK0/INT15_R
P08_5/SIN1/INT1_R
P08_6/SOT1
P08_7/SCK1
Vcc
Vss
P09_0/PPG8/UBX
P09_1/PPG9/LBX
P09_2/PPG10/CS5
P09_3/PPG11/CS4
P09_4/OUT0/CS3
P09_5/OUT1/CS2
P09_6/OUT2/CS1
*2
P09_7/OUT3/CS0
*2
P10_0/RX0/INT8_R
P10_1/TX0
P00_0/AD00/INT8/SCK7_R
MB96(F)34x (FPT-100P-M20) の端子配列図
P00_1AD01/INT9/SOT7_R
76
75 74 73 72 71 70 69 68 67 66 65 64 63 62 61 60 59 58 57 56 55 54 53 52 51
50
MD1
P00_2/AD02/INT10/SIN7_R
77
49
MD2
P00_3/AD03/INT11/SCK8_R
78
48
P07_5/AN21/INT5/SCK9_R
P00_4/AD04/INT12/SOT8_R
79
47
P07_4/AN20/INT4
P00_5/AD05/INT13/SIN8_R
80
46
P07_3/AN19/INT3
P00_6/AD06/INT14
81
45
P07_2/AN18/INT2
P00_7/AD07/INT15
82
44
P07_1/AN17/INT1
P01_0/AD08/CKOT1/TIN1
83
43
P07_0/AN16/INT0/NMI
P01_1/AD09/CKOTX1/TOT1
84
42
Vss
P01_2/AD10/INT11_R/SIN3
85
41
P06_7/AN7/PPG7
P01_3/AD11/SOT3
86
40
P06_6/AN6/PPG6
P01_4/AD12/SCK3
87
39
P06_5/AN5/PPG5
Vcc
88
38
P06_4/AN4/PPG4
Vss
89
37
P06_3/AN3/PPG3
X1
90
36
P06_2/AN2/PPG2
X0
91
35
P06_1/AN1/PPG1
P01_5/AD13/INT7_R/SIN2_R
92
34
P06_0/AN0/PPG0
P01_6/AD14/SOT2_R
93
33
AVss
P01_7/AD15/SCK2_R
94
32
AVRL/AVRH2 *4
P02_0/A16/PPG12
95
31
AVRH
P02_1/A17/PPG13
96
30
AVcc
P02_2/A18/PPG14
97
29
P05_7/AN15/INT5_R
P02_3/A19/PPG15
98
28
P05_6/AN14/INT4_R
P02_4/A20/TTG8/TTG0/IN0
99
27
P05_5/AN13/INT0_R/NMI_R
P05_4/AN12/TOT3/INT2_R
P05_3/AN11/TIN3/WOT
P05_2/AN10/SCK2
P05_1/AN9/ALARM1/SOT2 *3
P05_0/AN8/ALARM0/SIN2/INT3_R1 *3
P04_7/SCL1
P04_6/SDA1
P04_5/SCL0/FRCK1
P04_4/SDA0/FRCK0
P04_3/IN7/TX1/TTG7/TTG15 *2
P04_2/IN6/RX1/INT9_R/TTG6/TTG14 *2
C
Vss
Vcc
*1
X1A/P04_1
P03_4/HRQ/OUT4
26
9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25
X0A/P04_0 *
7 8
1
6
P03_7/ECLK/OUT7
5
P03_6/RDY/OUT6
4
P03_3/WRHX
2
P03_5/HAKX/OUT5
3
P03_2/WRLX/WRX/INT10_R
P02_6/A22/IN2/TTG2/TTG10
1
P03_1/RDX/IN5/TTG5/TTG13
100
P02_7/A23/IN3/TTG3/TTG11
P03_0/ALE/IN4/TTG4/TTG12
P02_5/A21/TTG9/TTG1/IN1/ADTG_R
LQFP - 100
*1: MB96(F)34xyWy: X0A, X1A
MB96(F)34xySy: P04_0, P04_1
*2: TX0, RX0, TX1, RX1 は MB96(F)34xAyy および MB96(F)34xCyy では無効
TX1, RX1 は MB96F345Dyy および MB96F345Fyy では無効
*3: ALARM0, ALARM1 は MB96F345Dyy および MB96F345Fyy では無効
*4: AVRH2 は MB96F345Dyy および MB96F345Fyy では無効
(FPT-100P-M20)
Remark:
MB96(F)34x は F2MC-16LX ファミリ MB90340 シリーズと端子間の互換性があります。
DS07-13802-4
11
MB96340 シリーズ
■ 端子機能説明
端子機能説明 (1/3)
端子記号
機能
説明
ADn
外部バス
ADTG
ADC
A/D コンバータのトリガ入力
ADTG_R
ADC
再配置 A/D コンバータトリガ入力
ALARMn
アラームコンパレータ
ALE
外部バス
外部バスのアドレスラッチイネーブル出力
An
外部バス
外部バスアドレス出力
ANn
ADC
A/D コンバータのチャネル n 入力
AVCC
電源
アナログ回路電源
AVRH
ADC
A/D コンバータ高基準電圧入力
AVRH2
ADC
代替 A/D コンバータ高基準電圧入力
AVRL
ADC
A/D コンバータ低基準電圧入力
AVSS
電源
アナログ回路電源
C
電圧レギュレータ
内部制御電源安定化コンデンサ端子
CKOTn
クロック出力機能
クロック出力機能 n 出力
CKOTXn
クロック出力機能
クロック出力機能 n 反転出力
ECLK
外部バス
外部バスクロック出力
CSn
外部バス
外部バスチップセレクト n 出力
FRCKn
フリーランタイマ
HAKX
外部バス
外部バスホールドアクノリッジ
HRQ
外部バス
外部バスホールド要求
INn
ICU
INTn
外部割込み
外部割込み n 入力
INTn_R
外部割込み
再配置外部割込み n 入力
LBX
外部バス
外部バスインタフェース ( 多重化モード ) の
アドレス出力およびデータ入力 / 出力
アラームコンパレータ n 入力
フリーランタイマ n 入力
インプットキャプチャユニット n 入力
外部バスインタフェース下位バイト選択ストローブ出力
(続く)
12
DS07-13802-4
MB96340 シリーズ
端子機能説明 (2/3)
端子記号
機能
説明
MDn
コア
NMI
外部割込み
マスク不可割込み入力
NMI_R
外部割込み
再配置マスク不可割込み入力
OUTn
OCU
アウトプットコンペアユニット n 波形出力
Pxx_n
GPIO
汎用入出力
PPGn
PPG
プログラマブルパルスジェネレータ n 出力
RDX
外部バス
外部バスインタフェースリードストローブ出力
RDY
外部バス
外部バスインタフェース外部待ち状態要求入力
RSTX
コア
リセット入力
RXn
CAN
CAN インタフェース n RX 入力
SCKn
USART
USART n シリアルクロック入力 / 出力
SCKn_R
USART
再配置 USART n シリアルクロック入力 / 出力
SCLn
I2C
I2C インタフェース n クロック I/O 入力 / 出力
SDAn
I2C
I2C インタフェース n シリアルデータ I/O 入力 / 出力
SINn
USART
USART n シリアルデータ入力
SINn_R
USART
再配置 USART n シリアルデータ入力
SOTn
USART
USART n シリアルデータ出力
SOTn_R
USART
再配置 USART n シリアルデータ出力
TINn
リロードタイマ
リロードタイマ n イベント入力
TOTn
リロードタイマ
リロードタイマ n 出力
TTGn
PPG
プログラマブルパルスジェネレータ n トリガ入力
TXn
CAN
CAN インタフェース n TX 出力
UBX
外部バス
動作モードを指定するための入力端子
外部バスインタフェース上位バイト選択ストローブ出力
(続く)
DS07-13802-4
13
MB96340 シリーズ
( 続き )
端子機能説明 (3/3)
端子記号
機能
VCC
電源
電源
VSS
電源
電源
WOT
RTC
リアルタイマクロック出力
WRHX
外部バス
外部バス上位バイトライトストローブ出力
WRLX/WRX
外部バス
外部バス下位バイト / ワードライトストローブ出力
X0
クロック
発振入力
X0A
クロック
サブクロック発振入力 ( 型格に ”W” サフィックスがある製品のみ )
X1
クロック
発振出力
X1A
クロック
サブクロック発振出力 ( 型格に ”W” サフィックスがある製品のみ )
14
説明
DS07-13802-4
MB96340 シリーズ
■ 端子回路形式
端子回路形式
FPT-100P-M20
端子番号
回路形式 *1
FPT-100P-M22
端子番号
回路形式 *1
1-10
H
1-12
H
11,12
B *2
13, 14
B *2
11,12
H *3
13, 14
H *3
13,14
電源
15,16
電源
15
F
17
F
16,17
H
18,19
H
18-21
N
20-23
N
22-29
I
24-31
I
30
電源
32
電源
31-32
G
33-34
G
33
電源
35
電源
34 to 41
I
36 to 43
I
42
電源
44
電源
43 to 48
I
45 to 50
I
49 to 51
C
51 to 53
C
52
E
54
E
53 to 54
I
55 to 56
I
55 to 62
H
57 to 64
H
63, 64
電源
65, 66
電源
65 to 87
H
67 to 89
H
88,89
電源
90, 91
電源
90, 91
A
92, 93
A
92-100
H
94 to 100
H
*1: 入出力回路形式の詳細は「■入出力回路形式」を参照してください。
*2: "W" サフィックス付きの製品
*3: "W" サフィックス無しの製品
DS07-13802-4
15
MB96340 シリーズ
■ 入出力回路形式
形式
回路
備考
X1
R
A
0
Xout
MRFBE
1
高速発振回路:
• X0/X1 端子 に外部発振子あるいは共振子
を接続する発振モードと , X0 端子に外部
クロック接続する高速外部クロック入力
(FCI) モード との切り替え可能
・ プログラマブル帰還抵抗 = 約 2 * 0.5 M。
帰還抵抗は、発振子が使用禁止またはFCI
モードのときに中央で接地されます。
FCI
R
X0
FCI または発振子無効
Xout
X1A
R
B
低速発振回路:
・プログラマブル帰還抵抗
= 約 20 MX1:19.5M, X0:0.5M。
帰還抵抗は、発振子が使用禁止のときに
中央で接地されます。
SRFBE
R
X0A
発振子無効
C
R
ࡅࠬ࠹࡝ࠪࠬ
౉ജ
• マスク ROM および評価用品:
CMOS ヒステリシス入力端子
• フラッシュデバイス:
CMOS 入力端子
• CMOS ヒステリシス入力端子
・ プルアップ抵抗値:約 50 k
E
ࡊ࡞ࠕ࠶ࡊ
ᛶ᛫
R
16
ࡅࠬ࠹࡝ࠪࠬ
౉ജ
DS07-13802-4
MB96340 シリーズ
形式
回路
備考
• 電源入力保護回路
P-ch
F
N-ch
ANE
P-ch
AVR
G
N-ch
ANE
プルアップ制御
P-ch
P-ch
Pout
N-ch
Nout
R
H
入力シャットダウンのた
めのスタンドバイ制御
ヒステリシス入力
入力シャットダウンのた
めのスタンドバイ制御
ヒステリシス入力
入力シャットダウンのた
めのスタンドバイ制御
オートモーティブ
入力
入力シャットダウンのた
めのスタンドバイ制御
TTL 入力
DS07-13802-4
• 保護回路無しA/D コンバータ ref+ (AVRH/
AVRH2) 電源入力端子
• フラッシュデバイスには,端子 AVRH/
AVRH2 の VCC に対する保護回路があり
ません。
• AVRH 基準スイッチをもたないデバイス
には,AVRL 端子用のアナログスイッチ
がありません。
• CMOS レベル出力 ( プログラマブル IOL =
5mA, IOH = -5mA および IOL = 2mA, IOH = 2mA)
• 入力シャットダウン機能付きの 2 入力
CMOS ヒステリシス入力 *
• 入力シャットダウン機能付きのオート
モーティブ入力
• 入力シャットダウン機能付きの TTL 入力
*
・ プログラマブルプルアップ抵抗:約 50k
* MB96F345Dyy あるいは MB96F345Fyy では
オートモーティブ入力と CMOS ヒステリシ
ス入力 (0.7/0.3) のみサポート
17
MB96340 シリーズ
形式
回路
備考
プルアップ制御
P-ch
P-ch
N-ch
Pout
Nout
R
I
ヒステリシス入力
入力シャットダウンのた
めのスタンドバイ制御
• CMOS レベル出力 (IOL = 5mA, IOH = -5mA
か IOL = 2mA, IOH = -2mA でプログラマブ
ル)
• 入力シャットダウン機能付きの 2 入力
CMOS ヒステリシス入力 *
• 入力シャットダウン機能付きのオート
モーティブ入力
• 入力シャットダウン機能付きの TTL 入力
*
・ プログラマブルプルアップ抵抗 : 約 50k
• アナログ入力
ヒステリシス入力
入力シャットダウンのた
めのスタンドバイ制御
めのスタンドバイ制御
オートモーティブ
入力
入力シャットダウンのた
TTL 入力
入力シャットダウンのた
* MB96F345Dyy または MB96F345Fyy:
オートモーティブ入力と CMOS ヒステリシ
ス入力 (0.7/0.3) のみサポート
めのスタンドバイ制御
アナログ入力
プルアップ制御
P-ch
P-ch
Pout
N-ch
Nout
R
N
入力シャットダウンのた
ヒステリシス入力
めのスタンドバイ制御
入力シャットダウンのた
ヒステリシス入力
めのスタンドバイ制御
入力シャットダウンのた
めのスタンドバイ制御
入力シャットダウンのた
めのスタンドバイ制御
18
• CMOS レベル出力 (IOL = 3mA, IOH = -3mA)
• 入力シャットダウン機能付きの 2 入力
CMOS ヒステリシス入力 *
• 入力シャットダウン機能付きのオート
モーティブ入力
• 入力シャットダウン機能付きの TTL 入力
*
・ プログラマブルプルアップレジスタ : 約
50k
* MB96F345Dyy または MB96F345Fyy:
オートモーティブ入力と CMOS ヒステリシ
ス入力 (0.7/0.3) のみサポート
オートモーティブ
入力
TTL 入力
DS07-13802-4
MB96340 シリーズ
■ メモリマップ
MB96V300B
MB96(F)34x
エミュレーション
ROM
ユーザ ROM /
外部バス
外部バス
ブート ROM
ブート ROM
FF:FFFFH
外部バス *4
DE:0000H
10:0000H
0F:E000H
0F:0000H
予約
予約
データ フラッシュ /
0E:0000H
予約 *4
外部 RAM
0C:0000H
予約
02:0000H
内部 RAM
バンク 1
予約
内部 RAM
RAMEND1*2
RAMSTART1*2
01:0000H
ROM/RAM ミラー
バンク 1
予約
ROM/RAM ミラー
00:8000H
内部 RAM
内部 RAM
*2
RAMSTART0
バンク 0
予約
外部バスエンドアドレ
ス *2
バンク 0
外部バス
RAMSTART0*3
00:0C00H
RAM 使用可否はデバイス
によって異なります
外部バス
周辺
周辺
GPR*1
GPR*1
DMA
DMA
外部バス
外部バス
周辺
周辺
00:0380H
00:0180H
00:0100H
00:00F0H
00:0000H
*1: 未使用の GPR バンクは RAM 領域として使用できます。
*2: 外部バスエンドアドレスと RAMSTART/END アドレスについては次ページの表を参照してください。
*3: 評価用デバイスの RAMSTART0 は,エミュレートしたデバイスの設計によって異なります。
*4: ユーザ ROM 領域および データ フラッシュ領域の詳細は , ■ フラッシュデバイスのユーザ ROM メモリマップ
と ■ マスク ROM デバイスのユーザ ROM メモリマップ のページを参照してください。
外部バス領域および DMA 領域は,デバイスに対応するリソースが組み込まれている場合にのみ使用可能と
なります。
RAM と ROM の使用可能な領域はデバイス構成によって異なります。
DS07-13802-4
19
MB96340 シリーズ
■ RAMSTART/END と外部バスエンドアドレス
デバイス
20
バンク 0 RAM バンク 1 RAM
サイズ
サイズ
外部バスエンド
アドレス
RAMSTART0
RAMSTART1
RAMEND1
MB96(F)345
8 K バイト
-
00:21FFH
00:6240H
-
-
MB96(F)346,
MB96F347
16 K バイト
-
00:21FFH
00:4240H
-
-
MB96F348
24K バイト
-
00:21FFH
00:2240H
-
-
DS07-13802-4
MB96340 シリーズ
■ フラッシュデバイスのユーザ ROM メモリマップ
MB96F345D
MB96F345F
CPU モード
アドレス
FF:FFFFH
FF:0000H
FE:FFFFH
FE:0000H
FD:FFFFH
FD:0000H
FC:FFFFH
FC:0000H
FB:FFFFH
FB:0000H
FA:FFFFH
FA:0000H
F9:FFFFH
F9:0000H
F8:FFFFH
F8:0000H
F7:FFFFH
F7:0000H
F6:FFFFH
F6:0000H
F5:FFFFH
F5:0000H
F4:FFFFH
F4:0000H
F3:FFFFH
F3:0000H
F2:FFFFH
F2:0000H
F1:FFFFH
F1:0000H
F0:FFFFH
F0:0000H
E0:FFFFH
フラッシュサイズ 160kByte
フラッシュメモリ
モードアドレス +64KByte データ フラッシュ
3F:FFFFH
3F:0000H
3E:FFFFH
3E:0000H
3D:FFFFH
3D:0000H
3C:FFFFH
3C:0000H
3B:FFFFH
3B:0000H
3A:FFFFH
3A:0000H
39:FFFFH
39:0000H
38:FFFFH
38:0000H
37:FFFFH
37:0000H
36:FFFFH
36:0000H
35:FFFFH
35:0000H
34:FFFFH
34:0000H
33:FFFFH
33:0000H
32:FFFFH
32:0000H
31:FFFFH
31:0000H
30:FFFFH
30:0000H
DF:FFFFH
DF:8000H
DF:7FFFH
DF:6000H
DF:5FFFH
DF:4000H
DF:3FFFH
DF:2000H
DF:1FFFH
DF:0000H
DE:FFFFH
S39 - 64K
S38 - 64K
フラッシュ A
外部バス
予約
1F:7FFFH
1F:6000H
1F:5FFFH
1F:4000H
1F:3FFFH
1F:2000H
1F:1FFFH
1F:0000H
SA3 - 8K
SA2 - 8K
SA1 - 8K
フラッシュ A
SA0 - 8K *1
予約
DE:0000H
0E:FFFFH
0E:FF00H
(0E:FFFFH)
(0E:FF00H)
0E:FEFFH
0E:0000H
0D:FFFFH
0D:C000H
0D:BFFFH
0D:8000H
0D:7FFFH
0D:4000H
0D:3FFFH
0D:0000H
0C:FFFFH
0C:0000H
(0F:FFFFH)
(0F:C000H)
(0F:BFFFH)
(0F:8000H)
(0F:7FFFH)
(0F:4000H)
(0F:3FFFH)
(0F:0000H)
SDA0-256 *2
データ フラッ
シュ A
予約
SDA4-16K
SDA3-16K
SDA2-16K
データ フラッ
シュ A
SDA1-16K
予約
*1: セクタ SA0 は CPU アドレス DF:0000H - DF:007FH の ROM 構成ブロック
RCBA を含みます。
*2: セクタ SDA0 は CPU アドレス DE:FF00H - DE:FF2FH の ROM 構成ブロック
RCBDA を含みます。
DS07-13802-4
21
MB96340 シリーズ
MB96F346Y
MB96F346R
MB96F346A
MB96F347Y
MB96F347R
MB96F347A
CPU モード
アドレス
フラッシュ メモリ
モード アドレス
フラッシュサイズ
288 K バイト
フラッシュサイズ
416 K バイト
FF:FFFFH
FF:0000H
FE:FFFFH
FE:0000H
FD:FFFFH
FD:0000H
FC:FFFFH
FC:0000H
FB:FFFFH
FB:0000H
FA:FFFFH
FA:0000H
F9:FFFFH
F9:0000H
F8:FFFFH
F8:0000H
F7:FFFFH
F7:0000H
F6:FFFFH
F6:0000H
F5:FFFFH
F5:0000H
F4:FFFFH
F4:0000H
F3:FFFFH
F3:0000H
F2:FFFFH
F2:0000H
F1:FFFFH
F1:0000H
F0:FFFFH
F0:0000H
E0:FFFFH
3F:FFFFH
3F:0000H
3E:FFFFH
3E:0000H
3D:FFFFH
3D:0000H
3C:FFFFH
3C:0000H
3B:FFFFH
3B:0000H
3A:FFFFH
3A:0000H
39:FFFFH
39:0000H
38:FFFFH
38:0000H
37:FFFFH
37:0000H
36:FFFFH
36:0000H
35:FFFFH
35:0000H
34:FFFFH
34:0000H
33:FFFFH
33:0000H
32:FFFFH
32:0000H
31:FFFFH
31:0000H
30:FFFFH
30:0000H
S39 - 64K
S39 - 64K
S38 - 64K
S38 - 64K
S37 - 64K
S37 - 64K
S36 - 64K
S36 - 64K
DF:FFFFH
DF:8000H
DF:7FFFH
DF:6000H
DF:5FFFH
DF:4000H
DF:3FFFH
DF:2000H
DF:1FFFH
DF:0000H
DE:FFFFH
1F:7FFFH
1F:6000H
1F:5FFFH
1F:4000H
1F:3FFFH
1F:2000H
1F:1FFFH
1F:0000H
フラッシュ A
S35 - 64K
S34 - 64K
外部バス
外部バス
予約
予約
SA3 - 8K
SA3 - 8K
SA2 - 8K
SA2 - 8K
SA1 - 8K
SA1 - 8K
SA0 - 8K *1
SA0 - 8K *1
予約
予約
フラッシュ A
DE:0000H
*1: セクタ SA0 は CPU アドレス DF:0000H - DF:007FH の ROM 構成ブロック RCBA を
含みます。
22
DS07-13802-4
MB96340 シリーズ
MB96F348Y
MB96F348R
MB96F348A
MB96F348T
MB96F348H
MB96F348C
CPU モード
アドレス
フラッシュ メモリ
モード アドレス
フラッシュサイズ
544kByte
フラッシュサイズ
576 K バイト
FF:FFFFH
FF:0000H
FE:FFFFH
FE:0000H
FD:FFFFH
FD:0000H
FC:FFFFH
FC:0000H
FB:FFFFH
FB:0000H
FA:FFFFH
FA:0000H
F9:FFFFH
F9:0000H
F8:FFFFH
F8:0000H
F7:FFFFH
F7:0000H
F6:FFFFH
F6:0000H
F5:FFFFH
F5:0000H
F4:FFFFH
F4:0000H
F3:FFFFH
F3:0000H
F2:FFFFH
F2:0000H
F1:FFFFH
F1:0000H
F0:FFFFH
F0:0000H
E0:FFFFH
3F:FFFFH
3F:0000H
3E:FFFFH
3E:0000H
3D:FFFFH
3D:0000H
3C:FFFFH
3C:0000H
3B:FFFFH
3B:0000H
3A:FFFFH
3A:0000H
39:FFFFH
39:0000H
38:FFFFH
38:0000H
37:FFFFH
37:0000H
36:FFFFH
36:0000H
35:FFFFH
35:0000H
34:FFFFH
34:0000H
33:FFFFH
33:0000H
32:FFFFH
32:0000H
31:FFFFH
31:0000H
30:FFFFH
30:0000H
S39 - 64K
S39 - 64K
S38 - 64K
S38 - 64K
S37 - 64K
S37 - 64K
S36 - 64K
S36 - 64K
S35 - 64K
S35 - 64K
S34 - 64K
S34 - 64K
S33 - 64K
S33 - 64K
S32 - 64K
S32 - 64K
外部バス
外部バス
予約
予約
SA3 - 8K
SA3 - 8K
SA2 - 8K
SA2 - 8K
SA1 - 8K
SA1 - 8K
SA0 - 8K *1
SA0 - 8K *1
DF:FFFFH
DF:8000H
DF:7FFFH
DF:6000H
DF:5FFFH
DF:4000H
DF:3FFFH
DF:2000H
DF:1FFFH
DF:0000H
DE:FFFFH
DE:8000H
DE:7FFFH
DE:6000H
DE:5FFFH
DE:4000H
DE:3FFFH
DE:2000H
DE:1FFFH
DE:0000H
1F:7FFFH
1F:6000H
1F:5FFFH
1F:4000H
1F:3FFFH
1F:2000H
1F:1FFFH
1F:0000H
フラッシュ A
フラッシュ A
予約
1E:7FFFH
1E:6000H
1E:5FFFH
1E:4000H
1E:3FFFH
1E:2000H
1E:1FFFH
1E:0000H
SB3 - 8K
予約
SB2 - 8K
SB1 - 8K
フラッシュ B
SB0 - 8K *2
*1: セクタ SA0 は CPU アドレス DF:0000H - DF:007FH の ROM 構成ブロック RCBA を
含みます。
*2: セクタ SB0 は CPU アドレス DE:0000H - DE:002FH の ROM 構成ブロック RCBB を
含みます。
DS07-13802-4
23
MB96340 シリーズ
■ マスク ROM デバイスのユーザ ROM メモリマップ
CPU アドレス
MB96345
MB96346
ROM サイズ
160 K バイト
ROM サイス
288K バイト
FF:FFFFH
FF:0000H
FE:FFFFH
128 K ROM
FE:0000H
FD:FFFFH
FD:0000H
FC:FFFFH
256K ROM
予約
FC:0000H
FB:FFFFH
DF:FFFFH
外部バス
外部バス
予約
予約
32 K ROM
32K ROM
ROM 構成ブロッ
ク RCB
ROM 構成ブロッ
ク RCB
予約
予約
DF:8000H
DF:7FFFH
DF:0080H
DF:007FH
DF:0000H
DE:FFFFH
DE:0000H
24
DS07-13802-4
MB96340 シリーズ
■ シリアルプログラミング通信インタフェース
フラッシュのシリアルプログラミング用 USART 端子 (MD[2:0] = 010,シリアル通信モード )
MB96F34x
端子番号
端子番号
USART のチャネル
通常機能
LQFP-100
QFP-100
57
59
58
60
59
61
SCK0
60
62
SIN1
61
63
62
64
SCK1
22
24
SIN2
23
25
24
26
SCK2
85
87
SIN3
86
88
87
89
SIN0
USART0
USART1
USART2
USART3
SOT0
SOT1
SOT2
SOT3
SCK3
( 注意事項 ) フラッシュプログラマとそのソフトウェアでハンドシェイク用の端子を使用しなければならない場合 ,
少なくとも端子 76/78 の P00_1 ポートをツールベンダがサポートすることを推奨します。
プログラミング・ツールでハンドシェイクが使われているにもかかわらず P00_1 ポート がお客様のアプリ
ケーションで使用できない場合 , フラッシュプログラマのマニュアルを確認されるか,ハンドシェイク用の
代替端子がないかツールベンダにお問い合わせください。
DS07-13802-4
25
MB96340 シリーズ
■ I/O マップ
MB96(F)34x の I/O マップ (1 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
略称 16 ビット
アクセス
アクセス
000000H
I/O ポート P00 - ポートデータレジスタ
PDR00
R/W
000001H
I/O ポート P01 - ポートデータレジスタ
PDR01
R/W
000002H
I/O ポート P02 - ポートデータレジスタ
PDR02
R/W
000003H
I/O ポート P03 - ポートデータレジスタ
PDR03
R/W
000004H
I/O ポート P04 - ポートデータレジスタ
PDR04
R/W
000005H
I/O ポート P05 - ポートデータレジスタ
PDR05
R/W
000006H
I/O ポート P06 - ポートデータレジスタ
PDR06
R/W
000007H
I/O ポート P07 - ポートデータレジスタ
PDR07
R/W
000008H
I/O ポート P08 - ポートデータレジスタ
PDR08
R/W
000009H
I/O ポート P09 - ポートデータレジスタ
PDR09
R/W
00000AH
I/O ポート P10 - ポートデータレジスタ
PDR10
R/W
00000BH000017H
予約
000018H
ADC0 - コントロールステータスレジスタ下位
ADCSL
000019H
ADC0 - コントロールステータスレジスタ上位
ADCSH
00001AH
ADC0 - データレジスタ下位
ADCRL
00001BH
ADC0 - データレジスタ上位
ADCRH
00001CH
ADC0 - 設定レジスタ
00001DH
ADC0 - 設定レジスタ
00001EH
ADC0 - 拡張構成レジスタ
00001FH
予約
000020H
FRT0 - フリーランタイマのデータレジスタ
000021H
FRT0 - フリーランタイマのデータレジスタ
000022H
FRT0 - フリーランタイマコントロールステータスレ
ジスタ下位
TCCSL0
000023H
FRT0 - フリーランタイマコントロールステータスレ
ジスタ上位
TCCSH0
000024H
FRT1 - フリーランタイマのデータレジスタ
000025H
FRT1 - フリーランタイマのデータレジスタ
000026H
FRT1 - フリーランタイマコントロールステータスレ
ジスタ下位
TCCSL1
000027H
FRT1 - フリーランタイマコントロールステータスレ
ジスタ上位
TCCSH1
R/W
000028H
OCU0 - アウトプットコンペア制御ステータス
OCS0
R/W
26
ADCS
R/W
R/W
ADCR
R
R
ADSR
R/W
R/W
ADECR
R/W
TCDT0
R/W
R/W
TCCS0
R/W
R/W
TCDT1
R/W
R/W
TCCS1
R/W
DS07-13802-4
MB96340 シリーズ
MB96(F)34x の I/O マップ (2 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
略称 16 ビット
アクセス
アクセス
000029H
OCU1 - アウトプットコンペア制御ステータス
00002AH
OCU0 - コンペアレジスタ
00002BH
OCU0 - コンペアレジスタ
00002CH
OCU1 - コンペアレジスタ
00002DH
OCU1 - コンペアレジスタ
00002EH
OCU2 - アウトプットコンペア制御ステータス
OCS2
R/W
00002FH
OCU3 - アウトプットコンペア制御ステータス
OCS3
R/W
000030H
OCU2 - コンペアレジスタ
000031H
OCU2 - コンペアレジスタ
000032H
OCU3 - コンペアレジスタ
000033H
OCU3 - コンペアレジスタ
000034H
OCU4 - アウトプットコンペア制御ステータス
OCS4
R/W
000035H
OCU5 - アウトプットコンペア制御ステータス
OCS5
R/W
000036H
OCU4 - コンペアレジスタ
000037H
OCU4 - コンペアレジスタ
000038H
OCU5 - コンペアレジスタ
000039H
OCU5 - コンペアレジスタ
00003AH
OCU6 - アウトプットコンペア制御ステータス
OCS6
R/W
00003BH
OCU7 - アウトプットコンペア制御ステータス
OCS7
R/W
00003CH
OCU6 - コンペアレジスタ
00003DH
OCU6 - コンペアレジスタ
00003EH
OCU7 - コンペアレジスタ
00003FH
OCU7 - コンペアレジスタ
000040H
ICU0/ICU1 - コントロールステータスレジスタ
ICS01
R/W
000041H
ICU0/ICU1 - エッジレジスタ
ICE01
R/W
000042H
ICU0 - キャプチャレジスタ下位
IPCPL0
000043H
ICU0 - キャプチャレジスタ上位
IPCPH0
000044H
ICU1 - キャプチャレジスタ下位
IPCPL1
000045H
ICU1 - キャプチャレジスタ上位
IPCPH1
R
000046H
ICU2/ICU3 - コントロールステータスレジスタ
ICS23
R/W
000047H
ICU2/ICU3 - エッジレジスタ
ICE23
R/W
000048H
ICU2 - キャプチャレジスタ下位
IPCPL2
000049H
ICU2 - キャプチャレジスタ上位
IPCPH2
00004AH
ICU3 - キャプチャレジスタ下位
IPCPL3
DS07-13802-4
OCS1
R/W
OCCP0
R/W
R/W
OCCP1
R/W
R/W
OCCP2
R/W
R/W
OCCP3
R/W
R/W
OCCP4
R/W
R/W
OCCP5
R/W
R/W
OCCP6
R/W
R/W
OCCP7
R/W
R/W
IPCP0
R
R
IPCP1
IPCP2
R
R
R
IPCP3
R
27
MB96340 シリーズ
MB96(F)34x の I/O マップ (3 / 27)
アドレス
レジスタ
00004BH
ICU3 - キャプチャレジスタ上位
00004CH
略称 8 ビット
アクセス
略称 16 ビット
アクセス
アクセス
IPCPH3
R
ICU4/ICU5 - コントロールステータスレジスタ
ICS45
R/W
00004DH
ICU4/ICU5 - エッジレジスタ
ICE45
R/W
00004EH
ICU4 - キャプチャレジスタ下位
IPCPL4
00004FH
ICU4 - キャプチャレジスタ上位
IPCPH4
000050H
ICU5 - キャプチャレジスタ下位
IPCPL5
000051H
ICU5 - キャプチャレジスタ上位
IPCPH5
R
000052H
ICU6/ICU7 - コントロールステータスレジスタ
ICS67
R/W
000053H
ICU6/ICU7 - エッジレジスタ
ICE67
R/W
000054H
ICU6 - キャプチャレジスタ下位
IPCPL6
000055H
ICU6 - キャプチャレジスタ上位
IPCPH6
000056H
ICU7 - キャプチャレジスタ下位
IPCPL7
000057H
ICU7 - キャプチャレジスタ上位
IPCPH7
R
000058H
EXTINT0 - 外部割込み許可レジスタ
ENIR0
R/W
000059H
EXTINT0 - 外部割込み・割込み要求レジスタ
EIRR0
R/W
00005AH
EXTINT0 - 外部割込み・レベル選択下位
ELVRL0
00005BH
EXTINT0 - 外部割込み・レベル選択上位
ELVRH0
R/W
00005CH
EXTINT1 - 外部割込み許可レジスタ
ENIR1
R/W
00005DH
EXTINT1 - 外部割込み・割込み要求レジスタ
EIRR1
R/W
00005EH
EXTINT1 - 外部割込み・レベル選択下位
ELVRL1
00005FH
EXTINT1 - 外部割込み・レベル選択上位
ELVRH1
000060H
RLT0 - タイマコントロールステータスレジスタ下位
TMCSRL0
000061H
RLT0 - タイマコントロールステータスレジスタ上位
TMCSRH0
000062H
RLT0 - リロードレジスタ - 書込み用
TMRLR0
W
000062H
RLT0 - リロードレジスタ - 読出し用
TMR0
R
000063H
RLT0 - リロードレジスタ - 書込み用
W
000063H
RLT0 - リロードレジスタ - 読出し用
R
000064H
RLT1 - タイマコントロールステータスレジスタ下位
TMCSRL1
000065H
RLT1 - タイマコントロールステータスレジスタ上位
TMCSRH1
000066H
RLT1 - リロードレジスタ - 書込み用
TMRLR1
W
000066H
RLT1 - リロードレジスタ - 読出し用
TMR1
R
000067H
RLT1 - リロードレジスタ - 書込み用
W
000067H
RLT1 - リロードレジスタ - 読出し用
R
000068H
RLT2 - タイマコントロールステータスレジスタ下位
28
TMCSRL2
IPCP4
R
R
IPCP5
IPCP6
R
R
R
IPCP7
ELVR0
ELVR1
R
R/W
R/W
R/W
TMCSR0
R/W
R/W
TMCSR1
R/W
R/W
TMCSR2
R/W
DS07-13802-4
MB96340 シリーズ
MB96(F)34x の I/O マップ (4 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
略称 16 ビット
アクセス
アクセス
000069H
RLT2 - タイマコントロールステータスレジスタ上位
00006AH
RLT2 - リロードレジスタ - 書込み用
TMRLR2
W
00006AH
RLT2 - リロードレジスタ - 読出し用
TMR2
R
00006BH
RLT2 - リロードレジスタ - 書込み用
W
00006BH
RLT2 - リロードレジスタ - 読出し用
R
00006CH
RLT3 - タイマコントロールステータスレジスタ下位
TMCSRL3
00006DH
RLT3 - タイマコントロールステータスレジスタ上位
TMCSRH3
00006EH
RLT3 - リロードレジスタ - 書込み用
TMRLR3
W
00006EH
RLT3 - リロードレジスタ - 読出し用
TMR3
R
00006FH
RLT3 - リロードレジスタ - 書込み用
W
00006FH
RLT3 - リロードレジスタ - 読出し用
R
000070H
RLT6 - タイマコントロールステータスレジスタ下位
(PPG 専用の RLT)
TMCSRL6
000071H
RLT6 - タイマコントロールステータスレジスタ上位
(PPG 専用の RLT)
TMCSRH6
000072H
RLT6 - リロードレジスタ (PPG 専用の RLT) - 書込み用
TMRLR6
W
000072H
RLT6 - リロードレジスタ (PPG 専用の RLT) - 読出し用
TMR6
R
000073H
RLT6 - リロードレジスタ (PPG 専用の RLT) - 書込み用
W
000073H
RLT6 - リロードレジスタ (PPG 専用の RLT) - 読出し用
R
000074H
PPG3-PPG0 - 汎用制御レジスタ 1 下位
GCN1L0
000075H
PPG3-PPG0 - 汎用制御レジスタ 1 上位
GCN1H0
000076H
PPG3-PPG0 - 汎用制御レジスタ 2 下位
GCN2L0
000077H
PPG3-PPG0 - 汎用制御レジスタ 2 上位
GCN2H0
000078H
PPG0 - タイマレジスタ
000079H
PPG0 - タイマレジスタ
00007AH
PPG0 - 周期設定レジスタ
00007BH
PPG0 - 周期設定レジスタ
00007CH
PPG0 - デューティ周期レジスタ
00007DH
PPG0 - デューティ周期レジスタ
00007EH
PPG0 - コントロールステータスレジスタ下位
PCNL0
00007FH
PPG0 - コントロールステータスレジスタ上位
PCNH0
000080H
PPG1 - タイマレジスタ
000081H
PPG1 - タイマレジスタ
000082H
PPG1 - 周期設定レジスタ
000083H
PPG1 - 周期設定レジスタ
DS07-13802-4
TMCSRH2
R/W
TMCSR3
R/W
R/W
TMCSR6
R/W
R/W
GCN10
R/W
R/W
GCN20
R/W
R/W
PTMR0
R
R
PCSR0
W
W
PDUT0
W
W
PCN0
R/W
R/W
PTMR1
R
R
PCSR1
W
W
29
MB96340 シリーズ
MB96(F)34x の I/O マップ (5 / 27)
略称 8 ビット
アクセス
アドレス
レジスタ
000084H
PPG1 - デューティ周期レジスタ
000085H
PPG1 - デューティ周期レジスタ
000086H
PPG1 - コントロールステータスレジスタ下位
PCNL1
000087H
PPG1 - コントロールステータスレジスタ上位
PCNH1
000088H
PPG2 - タイマレジスタ
000089H
PPG2 - タイマレジスタ
00008AH
PPG2 - 周期設定レジスタ
00008BH
PPG2 - 周期設定レジスタ
00008CH
PPG2 - デューティ周期レジスタ
00008DH
PPG2 - デューティ周期レジスタ
00008EH
PPG2 - コントロールステータスレジスタ下位
PCNL2
00008FH
PPG2 - コントロールステータスレジスタ上位
PCNH2
000090H
PPG3 - タイマレジスタ
000091H
PPG3 - タイマレジスタ
000092H
PPG3 - 周期設定レジスタ
000093H
PPG3 - 周期設定レジスタ
000094H
PPG3 - デューティ周期レジスタ
000095H
PPG3 - デューティ周期レジスタ
000096H
PPG3 - コントロールステータスレジスタ下位
PCNL3
000097H
PPG3 - コントロールステータスレジスタ上位
PCNH3
000098H
PPG7-PPG4 - 汎用制御レジスタ 1 下位
GCN1L1
000099H
PPG7-PPG4 - 汎用制御レジスタ 1 上位
GCN1H1
00009AH
PPG7-PPG4 - 汎用制御レジスタ 2 下位
GCN2L1
00009BH
PPG7-PPG4 - 汎用制御レジスタ 2 上位
GCN2H1
00009CH
PPG4 - タイマレジスタ
00009DH
PPG4 - タイマレジスタ
00009EH
PPG4 - 周期設定レジスタ
00009FH
PPG4 - 周期設定レジスタ
0000A0H
PPG4 - デューティ周期レジスタ
0000A1H
PPG4 - デューティ周期レジスタ
0000A2H
PPG4 - コントロールステータスレジスタ下位
PCNL4
0000A3H
PPG4 - コントロールステータスレジスタ上位
PCNH4
0000A4H
PPG5 - タイマレジスタ
0000A5H
PPG5 - タイマレジスタ
30
略称 16 ビット
アクセス
アクセス
PDUT1
W
W
PCN1
R/W
R/W
PTMR2
R
R
PCSR2
W
W
PDUT2
W
W
PCN2
R/W
R/W
PTMR3
R
R
PCSR3
W
W
PDUT3
W
W
PCN3
R/W
R/W
GCN11
R/W
R/W
GCN21
R/W
R/W
PTMR4
R
R
PCSR4
W
W
PDUT4
W
W
PCN4
R/W
R/W
PTMR5
R
R
DS07-13802-4
MB96340 シリーズ
MB96(F)34x の I/O マップ (6 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
略称 16 ビット
アクセス
アクセス
PCSR5
W
0000A6H
PPG5 - 周期設定レジスタ
0000A7H
PPG5 - 周期設定レジスタ
0000A8H
PPG5 - デューティ周期レジスタ
0000A9H
PPG5 - デューティ周期レジスタ
0000AAH
PPG5 - コントロールステータスレジスタ下位
PCNL5
0000ABH
PPG5 - コントロールステータスレジスタ上位
PCNH5
R/W
0000ACH
I2C0 - バスステータスレジスタ
IBSR0
R
0000ADH
I2C0 - バス制御レジスタ
IBCR0
R/W
0000AEH
I2C0 - 10 ビットスレーブアドレスレジスタ下位
ITBAL0
0000AFH
I2C0 - 10 ビットスレーブアドレスレジスタ上位
ITBAH0
0000B0H
I2C0 - 10 ビットアドレスマスクレジスタ下位
ITMKL0
0000B1H
I2C0 - 10 ビットアドレスマスクレジスタ上位
ITMKH0
R/W
0000B2H
I2C0 - 7 ビットスレーブアドレスレジスタ
ISBA0
R/W
0000B3H
I2C0 - 7 ビットアドレスマスクレジスタ
ISMK0
R/W
0000B4H
I2C0 - データレジスタ
IDAR0
R/W
0000B5H
I2C0 - クロック制御レジスタ
ICCR0
R/W
0000B6H
I2C1 - バスステータスレジスタ
IBSR1
R
0000B7H
I2C1 - バス制御レジスタ
IBCR1
R/W
0000B8H
I2C1 - 10 ビットスレーブアドレスレジスタ下位
ITBAL1
0000B9H
I2C1 - 10 ビットスレーブアドレスレジスタ上位
ITBAH1
0000BAH
I2C1 - 10 ビットアドレスマスクレジスタ下位
ITMKL1
0000BBH
I2C1 - 10 ビットアドレスマスクレジスタ上位
ITMKH1
R/W
0000BCH
I2C1 - 7 ビットスレーブアドレスレジスタ
ISBA1
R/W
0000BDH
I2C1 - 7 ビットアドレスマスクレジスタ
ISMK1
R/W
0000BEH
I2C1 - データレジスタ
IDAR1
R/W
0000BFH
I2C1 - クロック制御レジスタ
ICCR1
R/W
0000C0H
USART0 - シリアルモードレジスタ
SMR0
R/W
0000C1H
USART0 - シリアル制御レジスタ
SCR0
R/W
0000C2H
USART0 - TX レジスタ
TDR0
W
0000C2H
USART0 - RX レジスタ
RDR0
R
0000C3H
USART0 - シリアルステータス
SSR0
R/W
0000C4H
USART0 - 通信制御レジスタ
ECCR0
R/W
0000C5H
USART0 - 拡張ステータスレジスタ
ESCR0
R/W
0000C6H
USART0 - ボーレートジェネレータレジスタ下位
BGRL0
DS07-13802-4
W
PDUT5
W
W
PCN5
ITBA0
R/W
R/W
R/W
ITMK0
ITBA1
R/W
R/W
R/W
ITMK1
BGR0
R/W
R/W
31
MB96340 シリーズ
MB96(F)34x の I/O マップ (7 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
略称 16 ビット
アクセス
アクセス
0000C7H
USART0 - ボーレートジェネレータレジスタ上位
0000C8H
USART0 - 拡張シリアル割込みレジスタ
0000C9H
予約
0000CAH
USART1 - シリアルモードレジスタ
SMR1
R/W
0000CBH
USART1 - シリアル制御レジスタ
SCR1
R/W
0000CCH
USART1 - TX レジスタ
TDR1
W
0000CCH
USART1 - RX レジスタ
RDR1
R
0000CDH
USART1 - シリアルステータス
SSR1
R/W
0000CEH
USART1 - 通信制御レジスタ
ECCR1
R/W
0000CFH
USART1 - 拡張ステータスレジスタ
ESCR1
R/W
0000D0H
USART1 - ボーレートジェネレータレジスタ下位
BGRL1
0000D1H
USART1 - ボーレートジェネレータレジスタ上位
BGRH1
R/W
0000D2H
USART1 - 拡張シリアル割込みレジスタ
ESIR1
R/W
0000D3H
予約
0000D4H
USART2 - シリアルモードレジスタ
SMR2
R/W
0000D5H
USART2 - シリアル制御レジスタ
SCR2
R/W
0000D6H
USART2 - TX レジスタ
TDR2
W
0000D6H
USART2 - RX レジスタ
RDR2
R
0000D7H
USART2 - シリアルステータス
SSR2
R/W
0000D8H
USART2 - 通信制御レジスタ
ECCR2
R/W
0000D9H
USART2 - 拡張ステータスレジスタ
ESCR2
R/W
0000DAH
USART2 - ボーレートジェネレータレジスタ下位
BGRL2
0000DBH
USART2 - ボーレートジェネレータレジスタ上位
BGRH2
R/W
0000DCH
USART2 - 拡張シリアル割込みレジスタ
ESIR2
R/W
0000DDH
予約
0000DEH
USART3 - シリアルモードレジスタ
SMR3
R/W
0000DFH
USART3 - シリアル制御レジスタ
SCR3
R/W
0000E0H
USART3 - TX レジスタ
TDR3
W
0000E0H
USART3 - RX レジスタ
RDR3
R
0000E1H
USART3 - シリアルステータス
SSR3
R/W
0000E2H
USART3 - 通信制御レジスタ
ECCR3
R/W
0000E3H
USART3 - 拡張ステータスレジスタ
ESCR3
R/W
0000E4H
USART3 - ボーレートジェネレータレジスタ下位
BGRL3
0000E5H
USART3 - ボーレートジェネレータレジスタ上位
BGRH3
32
BGRH0
R/W
ESIR0
R/W
-
BGR1
R/W
-
BGR2
R/W
-
BGR3
R/W
R/W
DS07-13802-4
MB96340 シリーズ
MB96(F)34x の I/O マップ (8 / 27)
アドレス
レジスタ
0000E6H
USART3 - 拡張シリアル割込みレジスタ
0000E7H0000EFH
予約
0000F0H0000FFH
外部バス領域
000100H
略称 8 ビット
アクセス
略称 16 ビット
アクセス
ESIR3
アクセス
R/W
-
EXTBUS0
R/W
DMA0 - バッファアドレスポインタ下位バイト
BAPL0
R/W
000101H
DMA0 - バッファアドレスポインタ中位バイト
BAPM0
R/W
000102H
DMA0 - バッファアドレスポインタ上位バイト
BAPH0
R/W
000103H
DMA0 - DMA 制御レジスタ
DMACS0
R/W
000104H
DMA0 - I/O レジスタアドレスポインタ下位バイト
IOAL0
000105H
DMA0 - I/O レジスタアドレスポインタ上位バイト
IOAH0
000106H
DMA0 - データカウンタ下位バイト
DCTL0
000107H
DMA0 - データカウンタ上位バイト
DCTH0
R/W
000108H
DMA1 - バッファアドレスポインタ下位バイト
BAPL1
R/W
000109H
DMA1 - バッファアドレスポインタ中位バイト
BAPM1
R/W
00010AH
DMA1 - バッファアドレスポインタ上位バイト
BAPH1
R/W
00010BH
DMA1 - DMA 制御レジスタ
DMACS1
R/W
00010CH
DMA1 - I/O レジスタアドレスポインタ下位バイト
IOAL1
00010DH
DMA1 - I/O レジスタアドレスポインタ上位バイト
IOAH1
00010EH
DMA1 - データカウンタ下位バイト
DCTL1
00010FH
DMA1 - データカウンタ上位バイト
DCTH1
R/W
000110H
DMA2 - バッファアドレスポインタ下位バイト
BAPL2
R/W
000111H
DMA2 - バッファアドレスポインタ中位バイト
BAPM2
R/W
000112H
DMA2 - バッファアドレスポインタ上位バイト
BAPH2
R/W
000113H
DMA2 - DMA 制御レジスタ
DMACS2
R/W
000114H
DMA2 - I/O レジスタアドレスポインタ下位バイト
IOAL2
000115H
DMA2 - I/O レジスタアドレスポインタ上位バイト
IOAH2
000116H
DMA2 - データカウンタ下位バイト
DCTL2
000117H
DMA2 - データカウンタ上位バイト
DCTH2
R/W
000118H
DMA3 - バッファアドレスポインタ下位バイト
BAPL3
R/W
000119H
DMA3 - バッファアドレスポインタ中位バイト
BAPM3
R/W
00011AH
DMA3 - バッファアドレスポインタ上位バイト
BAPH3
R/W
00011BH
DMA3 - DMA 制御レジスタ
DMACS3
R/W
00011CH
DMA3 - I/O レジスタアドレスポインタ下位バイト
DS07-13802-4
IOAL3
IOA0
R/W
R/W
DCT0
IOA1
R/W
R/W
R/W
DCT1
IOA2
R/W
R/W
R/W
DCT2
IOA3
R/W
R/W
33
MB96340 シリーズ
MB96(F)34x の I/O マップ (9 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
略称 16 ビット
アクセス
アクセス
00011DH
DMA3 - I/O レジスタアドレスポインタ上位バイト
IOAH3
00011EH
DMA3 - データカウンタ下位バイト
DCTL3
00011FH
DMA3 - データカウンタ上位バイト
DCTH3
R/W
000120H
DMA4 - バッファアドレスポインタ下位バイト
BAPL4
R/W
000121H
DMA4 - バッファアドレスポインタ中位バイト
BAPM4
R/W
000122H
DMA4 - バッファアドレスポインタ上位バイト
BAPH4
R/W
000123H
DMA4 - DMA 制御レジスタ
DMACS4
R/W
000124H
DMA4 - I/O レジスタアドレスポインタ下位バイト
IOAL4
000125H
DMA4 - I/O レジスタアドレスポインタ上位バイト
IOAH4
000126H
DMA4 - データカウンタ下位バイト
DCTL4
000127H
DMA4 - データカウンタ上位バイト
DCTH4
R/W
000128H
DMA5 - バッファアドレスポインタ下位バイト
BAPL5
R/W
000129H
DMA5 - バッファアドレスポインタ中位バイト
BAPM5
R/W
00012AH
DMA5 - バッファアドレスポインタ上位バイト
BAPH5
R/W
00012BH
DMA5 - DMA 制御レジスタ
DMACS5
R/W
00012CH
DMA5 - I/O レジスタアドレスポインタ下位バイト
IOAL5
00012DH
DMA5 - I/O レジスタアドレスポインタ上位バイト
IOAH5
00012EH
DMA5 - データカウンタ下位バイト
DCTL5
00012FH
DMA5 - データカウンタ上位バイト
DCTH5
000130H00017FH
予約
000180H00037FH
CPU - 汎用レジスタ (RAM アクセス )
000380H
R/W
DCT3
IOA4
R/W
R/W
R/W
DCT4
IOA5
R/W
R/W
R/W
DCT5
R/W
R/W
-
GPR_RAM
R/W
DMA0 - 割込み選択
DISEL0
R/W
000381H
DMA1 - 割込み選択
DISEL1
R/W
000382H
DMA2 - 割込み選択
DISEL2
R/W
000383H
DMA3 - 割込み選択
DISEL3
R/W
000384H
DMA4 - 割込み選択
DISEL4
R/W
000385H
DMA5 - 割込み選択
DISEL5
R/W
000386H00038FH
予約
000390H
DMA - ステータスレジスタ下位バイト
DSRL
000391H
DMA - ステータスレジスタ上位バイト
DSRH
000392H
DMA - 停止ステータスレジスタ下位バイト
DSSRL
000393H
DMA - 停止ステータスレジスタ上位バイト
DSSRH
34
DSR
R/W
R/W
DSSR
R/W
R/W
DS07-13802-4
MB96340 シリーズ
MB96(F)34x の I/O マップ (10 / 27)
略称 8 ビット
アクセス
略称 16 ビット
アクセス
アクセス
DMA - 許可レジスタ下位バイト
DERL
DER
R/W
000395H
DMA - 許可レジスタ上位バイト
DERH
000396H00039FH
予約
0003A0H
割込みレベルレジスタ
ILR
0003A1H
割込みインデックスレジスタ
IDX
0003A2H
割込みベクタテーブルベースレジスタ下位
TBRL
0003A3H
割込みベクタテーブルベースレジスタ上位
TBRH
R/W
0003A4H
遅延割込みレジスタ
DIRR
R/W
0003A5H
マスク不可能割込みレジスタ
NMI
R/W
0003A6H0003ABH
予約
0003ACH
EDSU 通信割込み選択レジスタ下位
EDSU2L
0003ADH
EDSU 通信割込み選択レジスタ上位
EDSU2H
R/W
0003AEH
ROM ミラー制御レジスタ
ROMM
R/W
0003AFH
EDSU 構成レジスタ
EDSU
R/W
0003B0H
メモリパッチ制御 / ステータスレジスタ ch.0/1
0003B1H
メモリパッチ制御 / ステータスレジスタ 0/1
0003B2H
メモリパッチ制御 / ステータスレジスタ ch.2/3
0003B3H
メモリパッチ制御 / ステータスレジスタ ch 2/3
0003B4H
メモリパッチ制御 / ステータスレジスタ ch.4/5
0003B5H
メモリパッチ制御 / ステータスレジスタ ch 4/5
0003B6H
メモリパッチ制御 / ステータスレジスタ ch.6/7
0003B7H
メモリパッチ制御 / ステータスレジスタ ch 6/7
0003B8H
メモリパッチ機能 - パッチアドレスレジスタ 0 下位
PFAL0
R/W
0003B9H
メモリパッチ機能 - パッチアドレスレジスタ 0 中位
PFAM0
R/W
0003BAH
メモリパッチ機能 - パッチアドレスレジスタ 0 上位
PFAH0
R/W
0003BBH
メモリパッチ機能 - パッチアドレスレジスタ 1 下位
PFAL1
R/W
0003BCH
メモリパッチ機能 - パッチアドレスレジスタ 1 中位
PFAM1
R/W
0003BDH
メモリパッチ機能 - パッチアドレスレジスタ 1 上位
PFAH1
R/W
0003BEH
メモリパッチ機能 - パッチアドレスレジスタ 2 下位
PFAL2
R/W
0003BFH
メモリパッチ機能 - パッチアドレスレジスタ 2 中位
PFAM2
R/W
0003C0H
メモリパッチ機能 - パッチアドレスレジスタ 2 上位
PFAH2
R/W
0003C1H
メモリパッチ機能 - パッチアドレスレジスタ 3 下位
PFAL3
R/W
アドレス
レジスタ
000394H
DS07-13802-4
R/W
ICR
R/W
R/W
TBR
R/W
EDSU2
PFCS0
R/W
R/W
R/W
PFCS1
R/W
R/W
PFCS2
R/W
R/W
PFCS3
R/W
R/W
35
MB96340 シリーズ
MB96(F)34x の I/O マップ (11 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
略称 16 ビット
アクセス
アクセス
0003C2H
メモリパッチ機能 - パッチアドレスレジスタ 3 中位
PFAM3
R/W
0003C3H
メモリパッチ機能 - パッチアドレスレジスタ 3 上位
PFAH3
R/W
0003C4H
メモリパッチ機能 - パッチアドレスレジスタ 4 下位
PFAL4
R/W
0003C5H
メモリパッチ機能 - パッチアドレスレジスタ 4 中位
PFAM4
R/W
0003C6H
メモリパッチ機能 - パッチアドレスレジスタ 4 上位
PFAH4
R/W
0003C7H
メモリパッチ機能 - パッチアドレスレジスタ 5 下位
PFAL5
R/W
0003C8H
メモリパッチ機能 - パッチアドレスレジスタ 5 中位
PFAM5
R/W
0003C9H
メモリパッチ機能 - パッチアドレスレジスタ 5 上位
PFAH5
R/W
0003CAH
メモリパッチ機能 - パッチアドレスレジスタ 6 下位
PFAL6
R/W
0003CBH
メモリパッチ機能 - パッチアドレスレジスタ 6 中位
PFAM6
R/W
0003CCH
メモリパッチ機能 - パッチアドレスレジスタ 6 上位
PFAH6
R/W
0003CDH
メモリパッチ機能 - パッチアドレスレジスタ 7 下位
PFAL7
R/W
0003CEH
メモリパッチ機能 - パッチアドレスレジスタ 7 中位
PFAM7
R/W
0003CFH
メモリパッチ機能 - パッチアドレスレジスタ 7 上位
PFAH7
R/W
0003D0H
メモリパッチ機能 - パッチデータ 0 下位
PFDL0
0003D1H
メモリパッチ機能 - パッチデータ 0 上位
PFDH0
0003D2H
メモリパッチ機能 - パッチデータ 1 下位
PFDL1
0003D3H
メモリパッチ機能 - パッチデータ 1 上位
PFDH1
0003D4H
メモリパッチ機能 - パッチデータ 2 下位
PFDL2
0003D5H
メモリパッチ機能 - パッチデータ 2 上位
PFDH2
0003D6H
メモリパッチ機能 - パッチデータ 3 下位
PFDL3
0003D7H
メモリパッチ機能 - パッチデータ 3 上位
PFDH3
0003D8H
メモリパッチ機能 - パッチデータ 4 下位
PFDL4
0003D9H
メモリパッチ機能 - パッチデータ 4 上位
PFDH4
0003DAH
メモリパッチ機能 - パッチデータ 5 下位
PFDL5
0003DBH
メモリパッチ機能 - パッチデータ 5 上位
PFDH5
0003DCH
メモリパッチ機能 - パッチデータ 6 下位
PFDL6
0003DDH
メモリパッチ機能 - パッチデータ 6 上位
PFDH6
0003DEH
メモリパッチ機能 - パッチデータ 7 下位
PFDL7
0003DFH
メモリパッチ機能 - パッチデータ 7 上位
PFDH7
R/W
0003E0H
データ フラッシュ 制御およびステータスレジスタ A
DFCSA
R/W
0003E1H
データ フラッシュ 書込みコマンドシーケンサ制御レ
ジスタ A
DFWCA
R/W
0003E2H
データ フラッシュ 書込みコマンドシーケンサステー
タスレジスタ A
DFWSA
R/W
36
PFD0
R/W
R/W
PFD1
R/W
R/W
PFD2
R/W
R/W
PFD3
R/W
R/W
PFD4
R/W
R/W
PFD5
R/W
R/W
PFD6
R/W
R/W
PFD7
R/W
DS07-13802-4
MB96340 シリーズ
MB96(F)34x の I/O マップ (12 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
略称 16 ビット
アクセス
アクセス
0003E3H0003F0H
予約
0003F1H
メモリコントロールステータスレジスタ A
0003F2H
メモリタイミング構成レジスタ A 下位
MTCRAL
0003F3H
メモリタイミング構成レジスタ A 上位
MTCRAH
0003F4H
予約
0003F5H
メモリコントロールステータスレジスタ B
0003F6H
メモリタイミング構成レジスタ B 下位
MTCRBL
0003F7H
メモリタイミング構成レジスタ B 上位
MTCRBH
R/W
0003F8H
フラッシュメモリ書込み制御レジスタ 0
FMWC0
R/W
0003F9H
フラッシュメモリ書込み制御レジスタ 1
FMWC1
R/W
0003FAH
フラッシュメモリ書込み制御レジスタ 2
FMWC2
R/W
0003FBH
フラッシュメモリ書込み制御レジスタ 3
FMWC3
R/W
0003FCH
フラッシュメモリ書込み制御レジスタ 4
FMWC4
R/W
0003FDH
フラッシュメモリ書込み制御レジスタ 5
FMWC5
R/W
0003FEH0003FFH
予約
000400H
スタンバイモード制御レジスタ
SMCR
R/W
000401H
クロック選択レジスタ
CKSR
R/W
000402H
クロック安定化選択レジスタ
CKSSR
R/W
000403H
クロックモニタレジスタ
CKMR
R
000404H
クロック周波数制御レジスタ下位
CKFCRL
000405H
クロック周波数制御レジスタ上位
CKFCRH
000406H
PLL 制御レジスタ下位
PLLCRL
000407H
PLL 制御レジスタ上位
PLLCRH
R/W
000408H
RC クロックタイマ制御レジスタ
RCTCR
R/W
000409H
メインクロックタイマ制御レジスタ
MCTCR
R/W
00040AH
サブクロックタイマ制御レジスタ
SCTCR
R/W
00040BH
クリア機能のあるリセット要因およびクロックス
テータスレジスタ
RCCSRC
R
00040CH
リセット構成レジスタ
RCR
R/W
00040DH
リセット要因およびクロックステータスレジスタ
RCCSR
R
00040EH
ウォッチドッグタイマ構成レジスタ
WDTC
R/W
00040FH
ウォッチドッグタイマクリアパターンレジスタ
WDTCP
W
DS07-13802-4
MCSRA
R/W
MTCRA
R/W
R/W
-
MCSRB
R/W
MTCRB
R/W
-
CKFCR
R/W
R/W
PLLCR
R/W
37
MB96340 シリーズ
MB96(F)34x の I/O マップ (13 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
略称 16 ビット
アクセス
アクセス
000410H000414H
予約
000415H
クロック出力起動レジスタ
COAR
R/W
000416H
クロック出力構成レジスタ 0
COCR0
R/W
000417H
クロック出力構成レジスタ 1
COCR1
R/W
000418H
クロックモジュレータ制御レジスタ
CMCR
R/W
000419H
予約
00041AH
クロック変調パラメータレジスタ下位
CMPRL
00041BH
クロック変調パラメータレジスタ上位
CMPRH
00041CH00042BH
予約
00042CH
電圧レギュレータ制御レジスタ
VRCR
R/W
00042DH
クロック入力および LVD 制御レジスタ
CILCR
R/W
00042EH00042FH
予約
000430H
I/O ポート P00 - データ方向レジスタ
DDR00
R/W
000431H
I/O ポート P01 - データ方向レジスタ
DDR01
R/W
000432H
I/O ポート P02 - データ方向レジスタ
DDR02
R/W
000433H
I/O ポート P03 - データ方向レジスタ
DDR03
R/W
000434H
I/O ポート P04 - データ方向レジスタ
DDR04
R/W
000435H
I/O ポート P05 - データ方向レジスタ
DDR05
R/W
000436H
I/O ポート P06 - データ方向レジスタ
DDR06
R/W
000437H
I/O ポート P07 - データ方向レジスタ
DDR07
R/W
000438H
I/O ポート P08 - データ方向レジスタ
DDR08
R/W
000439H
I/O ポート P09 - データ方向レジスタ
DDR09
R/W
00043AH
I/O ポート P10 - データ方向レジスタ
DDR10
R/W
00043BH000443H
予約
000444H
I/O ポート P00 - ポート入力許可レジスタ
PIER00
R/W
000445H
I/O ポート P01 - ポート入力許可レジスタ
PIER01
R/W
000446H
I/O ポート P02 - ポート入力許可レジスタ
PIER02
R/W
000447H
I/O ポート P03 - ポート入力許可レジスタ
PIER03
R/W
000448H
I/O ポート P04 - ポート入力許可レジスタ
PIER04
R/W
000449H
I/O ポート P05 - ポート入力許可レジスタ
PIER05
R/W
00044AH
I/O ポート P06 - ポート入力許可レジスタ
PIER06
R/W
38
-
CMPR
R/W
R/W
-
-
-
DS07-13802-4
MB96340 シリーズ
MB96(F)34x の I/O マップ (14 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
略称 16 ビット
アクセス
アクセス
00044BH
I/O ポート P07 - ポート入力許可レジスタ
PIER07
R/W
00044CH
I/O ポート P08 - ポート入力許可レジスタ
PIER08
R/W
00044DH
I/O ポート P09 - ポート入力許可レジスタ
PIER09
R/W
00044EH
I/O ポート P10 - ポート入力許可レジスタ
PIER10
R/W
00044FH000457H
予約
000458H
I/O ポート P00 - ポート入力レベルレジスタ
PILR00
R/W
000459H
I/O ポート P01 - ポート入力レベルレジスタ
PILR01
R/W
00045AH
I/O ポート P02 - ポート入力レベルレジスタ
PILR02
R/W
00045BH
I/O ポート P03 - ポート入力レベルレジスタ
PILR03
R/W
00045CH
I/O ポート P04 - ポート入力レベルレジスタ
PILR04
R/W
00045DH
I/O ポート P05 - ポート入力レベルレジスタ
PILR05
R/W
00045EH
I/O ポート P06 - ポート入力レベルレジスタ
PILR06
R/W
00045FH
I/O ポート P07 - ポート入力レベルレジスタ
PILR07
R/W
000460H
I/O ポート P08 - ポート入力レベルレジスタ
PILR08
R/W
000461H
I/O ポート P09 - ポート入力レベルレジスタ
PILR09
R/W
000462H
I/O ポート P10 - ポート入力レベルレジスタ
PILR10
R/W
000463H00046BH
予約
00046CH
I/O ポート P00 - 拡張ポート入力レベルレジスタ
EPILR00
R/W
00046DH
I/O ポート P01 - 拡張ポート入力レベルレジスタ
EPILR01
R/W
00046EH
I/O ポート P02 - 拡張ポート入力レベルレジスタ
EPILR02
R/W
00046FH
I/O ポート P03 - 拡張ポート入力レベルレジスタ
EPILR03
R/W
000470H
I/O ポート P04 - 拡張ポート入力レベルレジスタ
EPILR04
R/W
000471H
I/O ポート P05 - 拡張ポート入力レベルレジスタ
EPILR05
R/W
000472H
I/O ポート P06 - 拡張ポート入力レベルレジスタ
EPILR06
R/W
000473H
I/O ポート P07 - 拡張ポート入力レベルレジスタ
EPILR07
R/W
000474H
I/O ポート P08 - 拡張ポート入力レベルレジスタ
EPILR08
R/W
000475H
I/O ポート P09 - 拡張ポート入力レベルレジスタ
EPILR09
R/W
000476H
I/O ポート P10 - 拡張ポート入力レベルレジスタ
EPILR10
R/W
000477H00047FH
予約
000480H
I/O ポート P00 - ポート出力駆動レジスタ
PODR00
R/W
000481H
I/O ポート P01 - ポート出力駆動レジスタ
PODR01
R/W
000482H
I/O ポート P02 - ポート出力駆動レジスタ
PODR02
R/W
DS07-13802-4
-
-
-
39
MB96340 シリーズ
MB96(F)34x の I/O マップ (15 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
略称 16 ビット
アクセス
アクセス
000483H
I/O ポート P03 - ポート出力駆動レジスタ
PODR03
R/W
000484H
I/O ポート P04 - ポート出力駆動レジスタ
PODR04
R/W
000485H
I/O ポート P05 - ポート出力駆動レジスタ
PODR05
R/W
000486H
I/O ポート P06 - ポート出力駆動レジスタ
PODR06
R/W
000487H
I/O ポート P07 - ポート出力駆動レジスタ
PODR07
R/W
000488H
I/O ポート P08 - ポート出力駆動レジスタ
PODR08
R/W
000489H
I/O ポート P09 - ポート出力駆動レジスタ
PODR09
R/W
00048AH
I/O ポート P10 - ポート出力駆動レジスタ
PODR10
R/W
00048BH0004A7H
予約
0004A8H
I/O ポート P00 - プルアップ抵抗制御レジスタ
PUCR00
R/W
0004A9H
I/O ポート P01 - プルアップ抵抗制御レジスタ
PUCR01
R/W
0004AAH
I/O ポート P02 - プルアップ抵抗制御レジスタ
PUCR02
R/W
0004ABH
I/O ポート P03 - プルアップ抵抗制御レジスタ
PUCR03
R/W
0004ACH
I/O ポート P04 - プルアップ抵抗制御レジスタ
PUCR04
R/W
0004ADH
I/O ポート P05 - プルアップ抵抗制御レジスタ
PUCR05
R/W
0004AEH
I/O ポート P06 - プルアップ抵抗制御レジスタ
PUCR06
R/W
0004AFH
I/O ポート P07 - プルアップ抵抗制御レジスタ
PUCR07
R/W
0004B0H
I/O ポート P08 - プルアップ抵抗制御レジスタ
PUCR08
R/W
0004B1H
I/O ポート P09 - プルアップ抵抗制御レジスタ
PUCR09
R/W
0004B2H
I/O ポート P10 - プルアップ抵抗制御レジスタ
PUCR10
R/W
0004B3H0004BBH
予約
0004BCH
I/O ポート P00 - 外部端子状態レジスタ
EPSR00
R
0004BDH
I/O ポート P01 - 外部端子状態レジスタ
EPSR01
R
0004BEH
I/O ポート P02 - 外部端子状態レジスタ
EPSR02
R
0004BFH
I/O ポート P03 - 外部端子状態レジスタ
EPSR03
R
0004C0H
I/O ポート P04 - 外部端子状態レジスタ
EPSR04
R
0004C1H
I/O ポート P05 - 外部端子状態レジスタ
EPSR05
R
0004C2H
I/O ポート P06 - 外部端子状態レジスタ
EPSR06
R
0004C3H
I/O ポート P07 - 外部端子状態レジスタ
EPSR07
R
0004C4H
I/O ポート P08 - 外部端子状態レジスタ
EPSR08
R
0004C5H
I/O ポート P09 - 外部端子状態レジスタ
EPSR09
R
0004C6H
I/O ポート P10 - 外部端子状態レジスタ
EPSR10
R
40
-
-
DS07-13802-4
MB96340 シリーズ
MB96(F)34x の I/O マップ (16 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
略称 16 ビット
アクセス
アクセス
0004C7H0004CFH
予約
0004D0H
ADC アナログ入力許可レジスタ 0
ADER0
R/W
0004D1H
ADC アナログ入力許可レジスタ 1
ADER1
R/W
0004D2H
ADC アナログ入力許可レジスタ 2
ADER2
R/W
0004D3H
ADC アナログ入力許可レジスタ 3
ADER3
R/W
0004D4H
ADC アナログ入力許可レジスタ 4
ADER4
R/W
0004D5H
予約
0004D6H
周辺リソースリロケーションレジスタ 0
PRRR0
R/W
0004D7H
周辺リソースリロケーションレジスタ 1
PRRR1
R/W
0004D8H
周辺リソースリロケーションレジスタ 2
PRRR2
R/W
0004D9H
周辺リソースリロケーションレジスタ 3
PRRR3
R/W
0004DAH
周辺リソースリロケーションレジスタ 4
PRRR4
R/W
0004DBH
周辺リソースリロケーションレジスタ 5
PRRR5
R/W
0004DCH
周辺リソースリロケーションレジスタ 6
PRRR6
R/W
0004DDH
周辺リソースリロケーションレジスタ 7
PRRR7
R/W
0004DEH
周辺リソースリロケーションレジスタ 8
PRRR8
R/W
0004DFH
周辺リソースリロケーションレジスタ 9
PRRR9
R/W
0004E0H
RTC - サブセカンドレジスタ L
WTBRL0
0004E1H
RTC - サブセカンドレジスタ M
WTBRH0
R/W
0004E2H
RTC - サブセカンドレジスタ H
WTBR1
R/W
0004E3H
RTC - セカンドレジスタ
WTSR
R/W
0004E4H
RTC - 分
WTMR
R/W
0004E5H
RTC - 時
WTHR
R/W
0004E6H
RTC - タイマ制御拡張レジスタ
WTCER
R/W
0004E7H
RTC - クロック選択レジスタ
WTCKSR
R/W
0004E8H
RTC - タイマ制御レジスタ下位
WTCRL
0004E9H
RTC - タイマ制御レジスタ上位
WTCRH
R/W
0004EAH
CAL - 補正ユニット制御レジスタ
CUCR
R/W
0004EBH
予約
0004ECH
CAL - 経過時間タイマデータレジスタ下位
CUTDL
0004EDH
CAL - 経過時間タイマデータレジスタ上位
CUTDH
0004EEH
CAL - 補正タイマレジスタ 2 下位
CUTR2L
0004EFH
CAL - 補正タイマレジスタ 2 上位
CUTR2H
DS07-13802-4
-
-
WTBR0
WTCR
R/W
R/W
CUTD
R/W
R/W
CUTR2
R
R
41
MB96340 シリーズ
MB96(F)34x の I/O マップ (17 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
略称 16 ビット
アクセス
アクセス
CUTR1
R
0004F0H
CAL - 補正タイマレジスタ 1 下位
CUTR1L
0004F1H
CAL - 補正タイマレジスタ 1 上位
CUTR1H
0004F2H0004F9H
予約
0004FAH
RLT - タイマ入力選択 ( カスケード用 )
0004FBH00053DH
予約
00053EH
USART7 - シリアルモードレジスタ
SMR7
R/W
00053FH
USART7 - シリアル制御レジスタ
SCR7
R/W
000540H
USART7 - シリアル送信レジスタ
TDR7
W
000540H
USART7 - シリアル受信レジスタ
RDR7
R
000541H
USART7 - シリアル状態レジスタ
SSR7
R/W
000542H
USART7 - 拡張通信制御レジスタ
ECCR7
R/W
000543H
USART7 - 拡張通信制御レジスタ
ESCR7
R/W
000544H
USART7 - ボーレートジェネレータレジスタ 下位
BGRL7
000545H
USART7 - ボーレートジェネレータレジスタ 上位
BGRH7
R/W
000546H
USART7 - 拡張シリアル割込みレジスタ
ESIR7
R/W
000547H
予約
000548H
USART8 - シリアルモードレジスタ
SMR8
R/W
000549H
USART8 - シリアル制御レジスタ
SCR8
R/W
00054AH
USART8 - シリアル送信レジスタ
TDR8
W
00054AH
USART8 - シリアル受信レジスタ
RDR8
R
00054BH
USART8 - シリアル状態レジスタ
SSR8
R/W
00054CH
USART8 - 拡張通信制御レジスタ
ECCR8
R/W
00054DH
USART8 - 拡張通信制御レジスタ
ESCR8
R/W
00054EH
USART8 - ボーレートジェネレータレジスタ 下位
BGRL8
00054FH
USART8 - ボーレートジェネレータレジスタ 上位
BGRH8
R/W
000550H
USART8 - 拡張シリアル割込みレジスタ
ESIR8
R/W
000551H
予約
000552H
USART9 - シリアルモードレジスタ
SMR9
R/W
000553H
USART9 - シリアル制御レジスタ
SCR9
R/W
000554H
USART9 - シリアル送信レジスタ
TDR9
W
000554H
USART9 - シリアル受信レジスタ
RDR9
R
000555H
USART9 - シリアル状態レジスタ
SSR9
R/W
42
R
-
TMISR
R/W
-
BGR7
R/W
-
BGR8
R/W
-
DS07-13802-4
MB96340 シリーズ
MB96(F)34x の I/O マップ (18 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
略称 16 ビット
アクセス
アクセス
000556H
USART9 - 拡張通信制御レジスタ
ECCR9
R/W
000557H
USART9 - 拡張通信制御レジスタ
ESCR9
R/W
000558H
USART9 - ボーレートジェネレータレジスタ 下位
BGRL9
000559H
USART9 - ボーレートジェネレータレジスタ 上位
BGRH9
R/W
00055AH
USART9 - 拡張シリアル割込みレジスタ
ESIR9
R/W
00055BH00055FH
予約
000560H
ALARM0 - コントロールステータスレジスタ
000561H
ALARM0 - 拡張コントロールステータスレジスタ
000562H
ALARM1 - コントロールステータスレジスタ
000563H
ALARM1 - 拡張コントロールステータスレジスタ
000564H
PPG6 - タイマレジスタ
000565H
PPG6 - タイマレジスタ
000566H
PPG6 - 周期設定レジスタ
000567H
PPG6 - 周期設定レジスタ
000568H
PPG6 - デューティ周期レジスタ
000569H
PPG6 - デューティ周期レジスタ
00056AH
PPG6 - コントロールステータスレジスタ下位
PCNL6
00056BH
PPG6 - コントロールステータスレジスタ上位
PCNH6
00056CH
PPG7 - タイマレジスタ
00056DH
PPG7 - タイマレジスタ
00056EH
PPG7 - 周期設定レジスタ
00056FH
PPG7 - 周期設定レジスタ
000570H
PPG7 - デューティ周期レジスタ
000571H
PPG7 - デューティ周期レジスタ
000572H
PPG7 - コントロールステータスレジスタ下位
PCNL7
000573H
PPG7 - コントロールステータスレジスタ上位
PCNH7
000574H
PPG11-PPG8 - ゼネラルコントロールレジスタ 1 下位
GCN1L2
000575H
PPG11-PPG8 - ゼネラルコントロールレジスタ 1 上位
GCN1H2
000576H
PPG11-PPG8 - ゼネラルコントロールレジスタ 2 下位
GCN2L2
000577H
PPG11-PPG8 - ゼネラルコントロールレジスタ 2 上位
GCN2H2
000578H
PPG8 - タイマレジスタ
000579H
PPG8 - タイマレジスタ
00057AH
PPG8 - 周期設定レジスタ
DS07-13802-4
BGR9
R/W
ACSR0
R/W
AECSR0
R/W
ACSR1
R/W
AECSR1
R/W
PTMR6
R
R
PCSR6
W
W
PDUT6
W
W
PCN6
R/W
R/W
PTMR7
R
R
PCSR7
W
W
PDUT7
W
W
PCN7
R/W
R/W
GCN12
R/W
R/W
GCN22
R/W
R/W
PTMR8
R
R
PCSR8
W
43
MB96340 シリーズ
MB96(F)34x の I/O マップ (19 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
00057BH
PPG8 - 周期設定レジスタ
00057CH
PPG8 - デューティ周期レジスタ
00057DH
PPG8 - デューティ周期レジスタ
00057EH
PPG8 - コントロールステータスレジスタ下位
PCNL8
00057FH
PPG8 - コントロールステータスレジスタ上位
PCNH8
000580H
PPG9 - タイマレジスタ
000581H
PPG9 - タイマレジスタ
000582H
PPG9 - 周期設定レジスタ
000583H
PPG9 - 周期設定レジスタ
000584H
PPG9 - デューティ周期レジスタ
000585H
PPG9 - デューティ周期レジスタ
000586H
PPG9 - コントロールステータスレジスタ下位
PCNL9
000587H
PPG9 - コントロールステータスレジスタ上位
PCNH9
000588H
PPG10 - タイマレジスタ
000589H
PPG10 - タイマレジスタ
00058AH
PPG10 - 周期設定レジスタ
00058BH
PPG10 - 周期設定レジスタ
00058CH
PPG10 - デューティ周期レジスタ
00058DH
PPG10 - デューティ周期レジスタ
00058EH
PPG10 - コントロールステータスレジスタ下位
PCNL10
00058FH
PPG10 - コントロールステータスレジスタ上位
PCNH10
000590H
PPG11 - タイマレジスタ
000591H
PPG11 - タイマレジスタ
000592H
PPG11 - 周期設定レジスタ
000593H
PPG11 - 周期設定レジスタ
000594H
PPG11 - デューティ周期レジスタ
000595H
PPG11 - デューティ周期レジスタ
000596H
PPG11 - コントロールステータスレジスタ下位
PCNL11
000597H
PPG11 - コントロールステータスレジスタ上位
PCNH11
000598H
PPG15-PPG12 - ゼネラルコントロールレジスタ 1 下位
GCN1L3
000599H
PPG15-PPG12 - ゼネラルコントロールレジスタ 1 上位
GCN1H3
00059AH
PPG15-PPG12 - ゼネラルコントロールレジスタ 2 下位
GCN2L3
00059BH
PPG15-PPG12 - ゼネラルコントロールレジスタ 2 上位
GCN2H3
00059CH
PPG12 - タイマレジスタ
44
略称 16 ビット
アクセス
アクセス
W
PDUT8
W
W
PCN8
R/W
R/W
PTMR9
R
R
PCSR9
W
W
PDUT9
W
W
PCN9
R/W
R/W
PTMR10
R
R
PCSR10
W
W
PDUT10
W
W
PCN10
R/W
R/W
PTMR11
R
R
PCSR11
W
W
PDUT11
W
W
PCN11
R/W
R/W
GCN13
R/W
R/W
GCN23
R/W
R/W
PTMR12
R
DS07-13802-4
MB96340 シリーズ
MB96(F)34x の I/O マップ (20 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
00059DH
PPG12 - タイマレジスタ
00059EH
PPG12 - 周期設定レジスタ
00059FH
PPG12 - 周期設定レジスタ
0005A0H
PPG12 - デューティ周期レジスタ
0005A1H
PPG12 - デューティ周期レジスタ
0005A2H
PPG12 - コントロールステータスレジスタ下位
PCNL12
0005A3H
PPG12 - コントロールステータスレジスタ上位
PCNH12
0005A4H
PPG13 - タイマレジスタ
0005A5H
PPG13 - タイマレジスタ
0005A6H
PPG13 - 周期設定レジスタ
0005A7H
PPG13 - 周期設定レジスタ
0005A8H
PPG13 - デューティ周期レジスタ
0005A9H
PPG13 - デューティ周期レジスタ
0005AAH
PPG13 - コントロールステータスレジスタ下位
PCNL13
0005ABH
PPG13 - コントロールステータスレジスタ上位
PCNH13
0005ACH
PPG14 - タイマレジスタ
0005ADH
PPG14 - タイマレジスタ
0005AEH
PPG14 - 周期設定レジスタ
0005AFH
PPG14 - 周期設定レジスタ
0005B0H
PPG14 - デューティ周期レジスタ
0005B1H
PPG14 - デューティ周期レジスタ
0005B2H
PPG14 - コントロールステータスレジスタ下位
PCNL14
0005B3H
PPG14 - コントロールステータスレジスタ上位
PCNH14
0005B4H
PPG15 - タイマレジスタ
0005B5H
PPG15 - タイマレジスタ
0005B6H
PPG15 - 周期設定レジスタ
0005B7H
PPG15 - 周期設定レジスタ
0005B8H
PPG15 - デューティ周期レジスタ
0005B9H
PPG15 - デューティ周期レジスタ
0005BAH
PPG15 - コントロールステータスレジスタ下位
PCNL15
0005BBH
PPG15 - コントロールステータスレジスタ上位
PCNH15
0005BCH00065FH
予約
000660H
周辺リソースリロケーションレジスタ 10
DS07-13802-4
略称 16 ビット
アクセス
アクセス
R
PCSR12
W
W
PDUT12
W
W
PCN12
R/W
R/W
PTMR13
R
R
PCSR13
W
W
PDUT13
W
W
PCN13
R/W
R/W
PTMR14
R
R
PCSR14
W
W
PDUT14
W
W
PCN14
R/W
R/W
PTMR15
R
R
PCSR15
W
W
PDUT15
W
W
PCN15
R/W
R/W
-
PRRR10
R/W
45
MB96340 シリーズ
MB96(F)34x の I/O マップ (21 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
略称 16 ビット
アクセス
アクセス
000661H
周辺リソースリロケーションレジスタ 11
PRRR11
R/W
000662H
周辺リソースリロケーションレジスタ 12
PRRR12
R/W
000663H
周辺リソースリロケーションレジスタ 13
PRRR13
W
000664H0006DFH
予約
0006E0H
外部バス - 領域構成レジスタ 0 下位
EACL0
0006E1H
外部バス - 領域構成レジスタ 0 上位
EACH0
0006E2H
外部バス - 領域構成レジスタ 1 下位
EACL1
0006E3H
外部バス - 領域構成レジスタ 1 上位
EACH1
0006E4H
外部バス - 領域構成レジスタ 2 下位
EACL2
0006E5H
外部バス - 領域構成レジスタ 2 上位
EACH2
0006E6H
外部バス - 領域構成レジスタ 3 下位
EACL3
0006E7H
外部バス - 領域構成レジスタ 3 上位
EACH3
0006E8H
外部バス - 領域構成レジスタ 4 下位
EACL4
0006E9H
外部バス - 領域構成レジスタ 4 上位
EACH4
0006EAH
外部バス - 領域構成レジスタ 5 下位
EACL5
0006EBH
外部バス - 領域構成レジスタ 5 上位
EACH5
R/W
0006ECH
外部バス - 領域選択レジスタ 2
EAS2
R/W
0006EDH
外部バス - 領域選択レジスタ 3
EAS3
R/W
0006EEH
外部バス - 領域選択レジスタ 4
EAS4
R/W
0006EFH
外部バス - 領域選択レジスタ 5
EAS5
R/W
0006F0H
外部バス - モードレジスタ
EBM
R/W
0006F1H
外部バス - クロックおよび機能レジスタ
EBCF
R/W
0006F2H
外部バス - アドレス出力許可レジスタ 0
EBAE0
R/W
0006F3H
外部バス - アドレス出力許可レジスタ 1
EBAE1
R/W
0006F4H
外部バス - アドレス出力許可レジスタ 2
EBAE2
R/W
0006F5H
外部バス - 制御信号レジスタ
EBCS
R/W
0006F6H0006FFH
予約
000700H
CAN0 - 制御レジスタ下位
CTRLRL0
000701H
CAN0 - 制御レジスタ上位 ( 予約 )
CTRLRH0
000702H
CAN0 - ステータスレジスタ下位
STATRL0
000703H
CAN0 - ステータスレジスタ上位 ( 予約 )
STATRH0
000704H
CAN0 - エラーカウンタ下位 ( 送信 )
46
EAC0
R/W
R/W
EAC1
R/W
R/W
EAC2
R/W
R/W
EAC3
R/W
R/W
EAC4
R/W
R/W
EAC5
R/W
-
ERRCNTL0
CTRLR0
R/W
R
STATR0
R/W
R
ERRCNT0
R
DS07-13802-4
MB96340 シリーズ
MB96(F)34x の I/O マップ (22 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
000705H
CAN0 - エラーカウンタ上位 ( 受信 )
000706H
CAN0 - ビットタイミングレジスタ下位
BTRL0
000707H
CAN0 - ビットタイミングレジスタ上位
BTRH0
000708H
CAN0 - 割込みレジスタ下位
INTRL0
000709H
CAN0 - 割込みレジスタ上位
INTRH0
00070AH
CAN0 - テストレジスタ下位
TESTRL0
00070BH
CAN0 - テストレジスタ上位 ( 予約 )
TESTRH0
00070CH
CAN0 - BRP 拡張レジスタ下位
BRPERL0
00070DH
CAN0 - BRP 拡張レジスタ上位 ( 予約 )
BRPERH0
00070EH00070FH
予約
000710H
CAN0 - IF1 コマンドリクエストレジスタ下位
IF1CREQL0
000711H
CAN0 - IF1 コマンドリクエストレジスタ上位
IF1CREQH0
000712H
CAN0 - IF1 コマンドマスクレジスタ下位
IF1CMSKL0
000713H
CAN0 - IF1 コマンドマスクレジスタ上位 ( 予約 )
IF1CMSKH0
000714H
CAN0 - IF1 マスク 1 レジスタ下位
IF1MSK1L0
000715H
CAN0 - IF1 マスク 1 レジスタ上位
IF1MSK1H0
000716H
CAN0 - IF1 マスク 2 レジスタ下位
IF1MSK2L0
000717H
CAN0 - IF1 マスク 2 レジスタ上位
IF1MSK2H0
000718H
CAN0 - IF1 アービトレーション 1 レジスタ下位
IF1ARB1L0
000719H
CAN0 - IF1 アービトレーション 1 レジスタ上位
IF1ARB1H0
00071AH
CAN0 - IF1 アービトレーション 2 レジスタ下位
IF1ARB2L0
00071BH
CAN0 - IF1 アービトレーション 2 レジスタ上位
IF1ARB2H0
00071CH
CAN0 - IF1 メッセージ制御レジスタ下位
IF1MCTRL0
00071DH
CAN0 - IF1 メッセージ制御レジスタ上位
IF1MCTRH0
00071EH
CAN0 - IF1 データ A1 下位
IF1DTA1L0
00071FH
CAN0 - IF1 データ A1 上位
IF1DTA1H0
000720H
CAN0 - IF1 データ A2 下位
IF1DTA2L0
000721H
CAN0 - IF1 データ A2 上位
IF1DTA2H0
000722H
CAN0 - IF1 データ B1 下位
IF1DTB1L0
000723H
CAN0 - IF1 データ B1 上位
IF1DTB1H0
000724H
CAN0 - IF1 データ B2 下位
IF1DTB2L0
000725H
CAN0 - IF1 データ B2 上位
IF1DTB2H0
DS07-13802-4
略称 16 ビット
アクセス
ERRCNTH0
アクセス
R
BTR0
R/W
R/W
INTR0
R
R
TESTR0
R/W
R
BRPER0
R/W
R
-
IF1CREQ0
R/W
R/W
IF1CMSK0
R/W
R
IF1MSK10
R/W
R/W
IF1MSK20
R/W
R/W
IF1ARB10
R/W
R/W
IF1ARB20
R/W
R/W
IF1MCTR0
R/W
R/W
IF1DTA10
R/W
R/W
IF1DTA20
R/W
R/W
IF1DTB10
R/W
R/W
IF1DTB20
R/W
R/W
47
MB96340 シリーズ
MB96(F)34x の I/O マップ (23 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
000726H00073FH
予約
000740H
CAN0 - IF2 コマンドリクエストレジスタ下位
IF2CREQL0
000741H
CAN0 - IF2 コマンドリクエストレジスタ上位
IF2CREQH0
000742H
CAN0 - IF2 コマンドマスクレジスタ下位
IF2CMSKL0
000743H
CAN0 - IF2 コマンドマスクレジスタ上位 ( 予約 )
IF2CMSKH0
000744H
CAN0 - IF2 マスク 1 レジスタ下位
IF2MSK1L0
000745H
CAN0 - IF2 マスク 1 レジスタ上位
IF2MSK1H0
000746H
CAN0 - IF2 マスク 2 レジスタ下位
IF2MSK2L0
000747H
CAN0 - IF2 マスク 2 レジスタ上位
IF2MSK2H0
000748H
CAN0 - IF2 アービトレーション 1 レジスタ下位
IF2ARB1L0
000749H
CAN0 - IF2 アービトレーション 1 レジスタ上位
IF2ARB1H0
00074AH
CAN0 - IF2 アービトレーション 2 レジスタ下位
IF2ARB2L0
00074BH
CAN0 - IF2 アービトレーション 2 レジスタ上位
IF2ARB2H0
00074CH
CAN0 - IF2 メッセージ制御レジスタ下位
IF2MCTRL0
00074DH
CAN0 - IF2 メッセージ制御レジスタ上位
IF2MCTRH0
00074EH
CAN0 - IF2 データ A1 下位
IF2DTA1L0
00074FH
CAN0 - IF2 データ A1 上位
IF2DTA1H0
000750H
CAN0 - IF2 データ A2 下位
IF2DTA2L0
000751H
CAN0 - IF2 データ A2 上位
IF2DTA2H0
000752H
CAN0 - IF2 データ B1 下位
IF2DTB1L0
000753H
CAN0 - IF2 データ B1 上位
IF2DTB1H0
000754H
CAN0 - IF2 データ B2 下位
IF2DTB2L0
000755H
CAN0 - IF2 データ B2 上位
IF2DTB2H0
000756H00077FH
予約
000780H
CAN0 - 送信リクエスト 1 レジスタ下位
TREQR1L0
000781H
CAN0 - 送信リクエスト 1 レジスタ上位
TREQR1H0
000782H
CAN0 - 送信リクエスト 2 レジスタ下位
TREQR2L0
000783H
CAN0 - 送信リクエスト 2 レジスタ上位
TREQR2H0
000784H00078FH
予約
000790H
CAN0 - 新規データ 1 レジスタ下位
NEWDT1L0
000791H
CAN0 - 新規データ 1 レジスタ上位
NEWDT1H0
000792H
CAN0 - 新規データ 2 レジスタ下位
NEWDT2L0
48
略称 16 ビット
アクセス
アクセス
IF2CREQ0
R/W
R/W
IF2CMSK0
R/W
R
IF2MSK10
R/W
R/W
IF2MSK20
R/W
R/W
IF2ARB10
R/W
R/W
IF2ARB20
R/W
R/W
IF2MCTR0
R/W
R/W
IF2DTA10
R/W
R/W
IF2DTA20
R/W
R/W
IF2DTB10
R/W
R/W
IF2DTB20
R/W
R/W
-
TREQR10
R
R
TREQR20
R
R
-
NEWDT10
R
R
NEWDT20
R
DS07-13802-4
MB96340 シリーズ
MB96(F)34x の I/O マップ (24 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
000793H
CAN0 - 新規データ 2 レジスタ上位
000794H00079FH
予約
0007A0H
CAN0 - 割込み保留 1 レジスタ下位
INTPND1L0
0007A1H
CAN0 - 割込み保留 1 レジスタ上位
INTPND1H0
0007A2H
CAN0 - 割込み保留 2 レジスタ下位
INTPND2L0
0007A3H
CAN0 - 割込み保留 2 レジスタ上位
INTPND2H0
0007A4H0007AFH
予約
0007B0H
CAN0 - メッセージ有効 1 レジスタ下位
MSGVAL1L0
0007B1H
CAN0 - メッセージ有効 1 レジスタ上位
MSGVAL1H0
0007B2H
CAN0 - メッセージ有効 2 レジスタ下位
MSGVAL2L0
0007B3H
CAN0 - メッセージ有効 2 レジスタ上位
MSGVAL2H0
0007B4H0007CDH
予約
0007CEH
CAN0 - 出力許可レジスタ
0007CFH0007FFH
予約
000800H
CAN1 - 制御レジスタ下位
CTRLRL1
000801H
CAN1 - 制御レジスタ上位 ( 予約 )
CTRLRH1
000802H
CAN1 - ステータスレジスタ下位
STATRL1
000803H
CAN1 - ステータスレジスタ上位 ( 予約 )
STATRH1
000804H
CAN1 - エラーカウンタ下位 ( 送信 )
ERRCNTL1
000805H
CAN1 - エラーカウンタ上位 ( 受信 )
ERRCNTH1
000806H
CAN1 - ビットタイミングレジスタ下位
BTRL1
000807H
CAN1 - ビットタイミングレジスタ上位
BTRH1
000808H
CAN1 - 割込みレジスタ下位
INTRL1
000809H
CAN1 - 割込みレジスタ上位
INTRH1
00080AH
CAN1 - テストレジスタ下位
TESTRL1
00080BH
CAN1 - テストレジスタ上位 ( 予約 )
TESTRH1
00080CH
CAN1 - BRP 拡張レジスタ下位
BRPERL1
00080DH
CAN1 - BRP 拡張レジスタ上位 ( 予約 )
BRPERH1
00080EH00080FH
予約
000810H
CAN1 - IF1 コマンドリクエストレジスタ下位
DS07-13802-4
略称 16 ビット
アクセス
NEWDT2H0
アクセス
R
-
INTPND10
R
R
INTPND20
R
R
-
MSGVAL10
R
R
MSGVAL20
R
R
-
COER0
R/W
CTRLR1
R/W
R
STATR1
R/W
R
ERRCNT1
R
R
BTR1
R/W
R/W
INTR1
R
R
TESTR1
R/W
R
BRPER1
R/W
R
-
IF1CREQL1
IF1CREQ1
R/W
49
MB96340 シリーズ
MB96(F)34x の I/O マップ (25 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
000811H
CAN1 - IF1 コマンドリクエストレジスタ上位
IF1CREQH1
000812H
CAN1 - IF1 コマンドマスクレジスタ下位
IF1CMSKL1
000813H
CAN1 - IF1 コマンドマスクレジスタ上位 ( 予約 )
IF1CMSKH1
000814H
CAN1 - IF1 マスク 1 レジスタ下位
IF1MSK1L1
000815H
CAN1 - IF1 マスク 1 レジスタ上位
IF1MSK1H1
000816H
CAN1 - IF1 マスク 2 レジスタ下位
IF1MSK2L1
000817H
CAN1 - IF1 マスク 2 レジスタ上位
IF1MSK2H1
000818H
CAN1 - IF1 アービトレーション 1 レジスタ下位
IF1ARB1L1
000819H
CAN1 - IF1 アービトレーション 1 レジスタ上位
IF1ARB1H1
00081AH
CAN1 - IF1 アービトレーション 2 レジスタ下位
IF1ARB2L1
00081BH
CAN1 - IF1 アービトレーション 2 レジスタ上位
IF1ARB2H1
00081CH
CAN1 - IF1 メッセージ制御レジスタ下位
IF1MCTRL1
00081DH
CAN1 - IF1 メッセージ制御レジスタ上位
IF1MCTRH1
00081EH
CAN1 - IF1 データ A1 下位
IF1DTA1L1
00081FH
CAN1 - IF1 データ A1 上位
IF1DTA1H1
000820H
CAN1 - IF1 データ A2 下位
IF1DTA2L1
000821H
CAN1 - IF1 データ A2 上位
IF1DTA2H1
000822H
CAN1 - IF1 データ B1 下位
IF1DTB1L1
000823H
CAN1 - IF1 データ B1 上位
IF1DTB1H1
000824H
CAN1 - IF1 データ B2 下位
IF1DTB2L1
000825H
CAN1 - IF1 データ B2 上位
IF1DTB2H1
000826H00083FH
予約
000840H
CAN1 - IF2 コマンドリクエストレジスタ下位
IF2CREQL1
000841H
CAN1 - IF2 コマンドリクエストレジスタ上位
IF2CREQH1
000842H
CAN1 - IF2 コマンドマスクレジスタ下位
IF2CMSKL1
000843H
CAN1 - IF2 コマンドマスクレジスタ上位 ( 予約 )
IF2CMSKH1
000844H
CAN1 - IF2 マスク 1 レジスタ下位
IF2MSK1L1
000845H
CAN1 - IF2 マスク 1 レジスタ上位
IF2MSK1H1
000846H
CAN1 - IF2 マスク 2 レジスタ下位
IF2MSK2L1
000847H
CAN1 - IF2 マスク 2 レジスタ上位
IF2MSK2H1
000848H
CAN1 - IF2 アービトレーション 1 レジスタ下位
IF2ARB1L1
000849H
CAN1 - IF2 アービトレーション 1 レジスタ上位
IF2ARB1H1
00084AH
CAN1 - IF2 アービトレーション 2 レジスタ下位
IF2ARB2L1
50
略称 16 ビット
アクセス
アクセス
R/W
IF1CMSK1
R/W
R
IF1MSK11
R/W
R/W
IF1MSK21
R/W
R/W
IF1ARB11
R/W
R/W
IF1ARB21
R/W
R/W
IF1MCTR1
R/W
R/W
IF1DTA11
R/W
R/W
IF1DTA21
R/W
R/W
IF1DTB11
R/W
R/W
IF1DTB21
R/W
R/W
-
IF2CREQ1
R/W
R/W
IF2CMSK1
R/W
R
IF2MSK11
R/W
R/W
IF2MSK21
R/W
R/W
IF2ARB11
R/W
R/W
IF2ARB21
R/W
DS07-13802-4
MB96340 シリーズ
MB96(F)34x の I/O マップ (26 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
00084BH
CAN1 - IF2 アービトレーション 2 レジスタ上位
IF2ARB2H1
00084CH
CAN1 - IF2 メッセージ制御レジスタ下位
IF2MCTRL1
00084DH
CAN1 - IF2 メッセージ制御レジスタ上位
IF2MCTRH1
00084EH
CAN1 - IF2 データ A1 下位
IF2DTA1L1
00084FH
CAN1 - IF2 データ A1 上位
IF2DTA1H1
000850H
CAN1 - IF2 データ A2 下位
IF2DTA2L1
000851H
CAN1 - IF2 データ A2 上位
IF2DTA2H1
000852H
CAN1 - IF2 データ B1 下位
IF2DTB1L1
000853H
CAN1 - IF2 データ B1 上位
IF2DTB1H1
000854H
CAN1 - IF2 データ B2 下位
IF2DTB2L1
000855H
CAN1 - IF2 データ B2 上位
IF2DTB2H1
000856H00087FH
予約
000880H
CAN1 - 送信リクエスト 1 レジスタ下位
TREQR1L1
000881H
CAN1 - 送信リクエスト 1 レジスタ上位
TREQR1H1
000882H
CAN1 - 送信リクエスト 2 レジスタ下位
TREQR2L1
000883H
CAN1 - 送信リクエスト 2 レジスタ上位
TREQR2H1
000884H00088FH
予約
000890H
CAN1 - 新規データ 1 レジスタ下位
NEWDT1L1
000891H
CAN1 - 新規データ 1 レジスタ上位
NEWDT1H1
000892H
CAN1 - 新規データ 2 レジスタ下位
NEWDT2L1
000893H
CAN1 - 新規データ 2 レジスタ上位
NEWDT2H1
000894H00089FH
予約
0008A0H
CAN1 - 割込み保留 1 レジスタ下位
INTPND1L1
0008A1H
CAN1 - 割込み保留 1 レジスタ上位
INTPND1H1
0008A2H
CAN1 - 割込み保留 2 レジスタ下位
INTPND2L1
0008A3H
CAN1 - 割込み保留 2 レジスタ上位
INTPND2H1
0008A4H0008AFH
予約
0008B0H
CAN1 - メッセージ有効 1 レジスタ下位
MSGVAL1L1
0008B1H
CAN1 - メッセージ有効 1 レジスタ上位
MSGVAL1H1
0008B2H
CAN1 - メッセージ有効 2 レジスタ下位
MSGVAL2L1
0008B3H
CAN1 - メッセージ有効 2 レジスタ上位
MSGVAL2H1
DS07-13802-4
略称 16 ビット
アクセス
アクセス
R/W
IF2MCTR1
R/W
R/W
IF2DTA11
R/W
R/W
IF2DTA21
R/W
R/W
IF2DTB11
R/W
R/W
IF2DTB21
R/W
R/W
-
TREQR11
R
R
TREQR21
R
R
-
NEWDT11
R
R
NEWDT21
R
R
-
INTPND11
R
R
INTPND21
R
R
-
MSGVAL11
R
R
MSGVAL21
R
R
51
MB96340 シリーズ
MB96(F)34x の I/O マップ (27 / 27)
アドレス
レジスタ
略称 8 ビット
アクセス
略称 16 ビット
アクセス
アクセス
0008B4H0008CDH
予約
0008CEH
CAN1 - 出力許可レジスタ
0008CFH0009FFH
予約
000A00H
DMA - IO アドレス ブロックレジスタ 0
IOABK0
R/W
000A01H
DMA - IO アドレス ブロックレジスタ 1
IOABK1
R/W
000A02H
DMA - IO アドレス ブロックレジスタ 2
IOABK2
R/W
000A03H
DMA - IO アドレス ブロックレジスタ 3
IOABK3
R/W
000A04H
DMA - IO アドレス ブロックレジスタ 4
IOABK4
R/W
000A05H
DMA - IO アドレス ブロックレジスタ 5
IOABK5
R/W
000A06H000BFFH
予約
COER1
R/W
-
-
(注意事項)I/O マップの予約アドレスへの書込みアクセスは一切できません。予約 アドレスへの読出しアクセスは “X”.
となります。
この表に記載されたリソースのレジスタのうち , 製品によってサポートされないものは “ 予約 ” として扱って
ください。
52
DS07-13802-4
MB96340 シリーズ
■ 割込みベクタテーブル
割込みベクタテーブル MB96(F)34x (1 / 4)
ベクタ
番号
ベクタ
テーブルの
オフセット
ベクタ名
DMA
クリア
プログラムへ
の ICR
インデックス
0
3FCH
CALLV0
×
-
1
3F8H
CALLV1
×
-
2
3F4H
CALLV2
×
-
3
3F0H
CALLV3
×
-
4
3ECH
CALLV4
×
-
5
3E8H
CALLV5
×
-
6
3E4H
CALLV6
×
-
7
3E0H
CALLV7
×
-
8
3DCH
RESET
×
-
9
3D8H
INT9
×
-
10
3D4H
EXCEPTION
×
-
11
3D0H
NMI
×
-
12
3CCH
DLY
×
12
遅延割込み
13
3C8H
RC_TIMER
×
13
RC タイマ
14
3C4H
MC_TIMER
×
14
メインクロックタイマ
15
3C0H
SC_TIMER
×
15
サブクロックタイマ
16
3BCH
予約
×
16
予約
17
3B8H
EXTINT0
○
17
外部割込み 0
18
3B4H
EXTINT1
○
18
外部割込み 1
19
3B0H
EXTINT2
○
19
外部割込み 2
20
3ACH
EXTINT3
○
20
外部割込み 3
21
3A8H
EXTINT4
○
21
外部割込み 4
22
3A4H
EXTINT5
○
22
外部割込み 5
23
3A0H
EXTINT6
○
23
外部割込み 6
24
39CH
EXTINT7
○
24
外部割込み 7
25
398H
EXTINT8
○
25
外部割込み 8
26
394H
EXTINT9
○
26
外部割込み 9
27
390H
EXTINT10
○
27
外部割込み 10
28
38CH
EXTINT11
○
28
外部割込み 11
29
388H
EXTINT12
○
29
外部割込み 12
30
384H
EXTINT13
○
30
外部割込み 13
31
380H
EXTINT14
○
31
外部割込み 14
DS07-13802-4
説明
マスク不可能割込み
53
MB96340 シリーズ
割込みベクタテーブル MB96(F)34x (2 / 4)
54
ベクタ
番号
ベクタ
テーブルの
オフセット
ベクタ名
DMA
クリア
プログラムへ
の ICR
インデックス
32
37CH
EXTINT15
○
32
外部割込み 15
33
378H
CAN0
×
33
CAN コントローラ 0 ( MB96(F)34xAyy
および MB96(F)34xCyy を除く )
34
374H
CAN1
×
34
CAN コントローラ 1 ( MB96(F)34xAyy,
MB96(F)34xCyy, MB96F345Dyy および
MB96F345Fyy を除く )
35
370H
PPG0
○
35
プログラマブルパルスジェネレータ 0
36
36CH
PPG1
○
36
プログラマブルパルスジェネレータ 1
37
368H
PPG2
○
37
プログラマブルパルスジェネレータ 2
38
364H
PPG3
○
38
プログラマブルパルスジェネレータ 3
39
360H
PPG4
○
39
プログラマブルパルスジェネレータ 4
40
35CH
PPG5
○
40
プログラマブルパルスジェネレータ 5
41
358H
PPG6
○
41
プログラマブルパルスジェネレータ 6
42
354H
PPG7
○
42
プログラマブルパルスジェネレータ 7
43
350H
PPG8
○
43
プログラマブルパルスジェネレータ 8
44
34CH
PPG9
○
44
プログラマブルパルスジェネレータ 9
45
348H
PPG10
○
45
プログラマブルパルスジェネレータ 10
46
344H
PPG11
○
46
プログラマブルパルスジェネレータ 11
47
340H
PPG12
○
47
プログラマブルパルスジェネレータ 12
48
33CH
PPG13
○
48
プログラマブルパルスジェネレータ 13
49
338H
PPG14
○
49
プログラマブルパルスジェネレータ 14
50
334H
PPG15
○
50
プログラマブルパルスジェネレータ 15
51
330H
RLT0
○
51
リロードタイマ 0
52
32CH
RLT1
○
52
リロードタイマ 1
53
328H
RLT2
○
53
リロードタイマ 2
54
324H
RLT3
○
54
リロードタイマ 3
55
320H
PPGRLT
○
55
リロードタイマ 6 - PPG 専用
56
31CH
ICU0
○
56
インプットキャプチャユニット 0
57
318H
ICU1
○
57
インプットキャプチャユニット 1
58
314H
ICU2
○
58
インプットキャプチャユニット 2
59
310H
ICU3
○
59
インプットキャプチャユニット 3
60
30CH
ICU4
○
60
インプットキャプチャユニット 4
61
308H
ICU5
○
61
インプットキャプチャユニット 5
62
304H
ICU6
○
62
インプットキャプチャユニット 6
説明
DS07-13802-4
MB96340 シリーズ
割込みベクタテーブル MB96(F)34x (3 / 4)
ベクタ
番号
ベクタ
テーブルの
オフセット
ベクタ名
DMA
クリア
プログラムへ
の ICR
インデックス
63
300H
ICU7
○
63
インプットキャプチャユニット 7
64
2FCH
OCU0
○
64
出力コンペアユニット 0
65
2F8H
OCU1
○
65
出力コンペアユニット 1
66
2F4H
OCU2
○
66
出力コンペアユニット 2
67
2F0H
OCU3
○
67
出力コンペアユニット 3
68
2ECH
OCU4
○
68
出力コンペアユニット 4
69
2E8H
OCU5
○
69
出力コンペアユニット 5
70
2E4H
OCU6
○
70
出力コンペアユニット 6
71
2E0H
OCU7
○
71
出力コンペアユニット 7
72
2DCH
FRT0
○
72
フリーランタイマ 0
73
2D8H
FRT1
○
73
フリーランタイマ 1
74
2D4H
IIC0
○
74
I2C インターフェイス
75
2D0H
IIC1
○
75
I2C インターフェース
76
2CCH
ADC0
○
76
A/D コンバータ
77
2C8H
ALARM0
×
77
アラームコンパレータ 0 ( MB96F345Dyy
および MB96F345Fyy 以外 )
78
2C4H
ALARM1
×
78
アラームコンパレータ 1 (MB96F345Dyy
および MB96F345Fyy 以外 )
79
2C0H
LINR0
○
79
LIN USART 0 RX
80
2BCH
LINT0
○
80
LIN USART 0 TX
81
2B8H
LINR1
○
81
LIN USART 1 RX
82
2B4H
LINT1
○
82
LIN USART 1 TX
83
2B0H
LINR2
○
83
LIN USART 2 RX
84
2ACH
LINT2
○
84
LIN USART 2 TX
85
2A8H
LINR3
○
85
LIN USART 3 RX
86
2A4H
LINT3
○
86
LIN USART 3 TX
87
2A0H
フラッシュ _A
×
87
フラッシュメモリ A( フラッシュデバイ
スのみ )
88
29CH
フラッシュ _B
×
88
フラッシュ メモリ B
(MB96F348T/H/C のみ )
89
298H
LINR7
○
89
LIN USART 7 RX
90
294H
LINT7
○
90
LIN USART 7 TX
91
290H
LINR8
○
91
LIN USART 8 RX
92
28CH
LINT8
○
92
LIN USART 8 TX
93
288H
LINR9
○
93
LIN USART 9 RX
DS07-13802-4
説明
55
MB96340 シリーズ
割込みベクタテーブル MB96(F)34x (4 / 4)
56
ベクタ
番号
ベクタ
テーブルの
オフセット
ベクタ名
DMA
クリア
プログラムへ
の ICR
インデックス
94
284H
LINT9
○
94
LIN USART 9 TX
95
280H
RTC0
×
95
リアルタイムクロック
96
27CH
CAL0
×
96
クロックキャリブレーションユニット
97
278H
D フラッシュ _A
○
97
データ フラッシュ A
(MB96F345Dyy, MB96F345Fyy のみ )
説明
DS07-13802-4
MB96340 シリーズ
■ デバイスの使用上の注意
デバイスを取り扱う際には , 特別な注意が必要です。
・ラッチアップの防止
・未使用端子の処理
・外部クロックの使用
・サブクロックを使用しないときの注意
・PLL クロックモード動作時の注意
・電源端子 (VCC/VSS)
・水晶発振回路
・A/D コンバータおよびアナログ入力への電源投入の手順
・A/D コンバータを使用しない場合の端子の処理
・通電に関する注意事項
・電源電圧の安定化
・データ フラッシュの取り扱い
1. ラッチアップの防止
CMOS IC チップでは , 次の条件下でラッチアップが発生することがあります。
・入力端子または出力端子に VCC より高い電圧や VSS より低い電圧が印加された。
・VCC 端子と VSS 端子の間に定格を超える電圧が印加された。
・VCC 電圧よりも前に AVCC 電源が投入された。
ラッチアップが発生すると , 電源電流が激増し , 素子が熱破壊する恐れがあります。
同じ理由で , アナログ電源電圧 (AVCC, AVRH) がデジタル電源電圧を超えないように注意してください。
2. 未使用端子の処理
入力が禁止されているとき ( ポート入力イネーブルレジスタ PIER の対応するビット= 0) に未使用の入力端子が開放さ
れたままになることがあります。
入力が可能であるときに未使用の入力端子を開放されたままにしておくと , 誤動作およびデバイスの永久破壊の原因に
なることがあります。そのため , 使用していない入力端子は , ラッチアップ防止のため 2 kΩ 以上の抵抗を介してプルアッ
プまたはプルダウン処理をしてください。
使用していない入出力端子は , 出力状態に設定して開放するか , 入力状態に設定して入力を禁止するか , 上記のように
外部プルアップ / プルダウン抵抗を使用してください。
3. 外部クロックの使用
外部クロックの許容周波数範囲は , 発振器のタイプと設定によって決まります。モードと周波数限界の詳細について
は「■ 電気的特性 (4) 交流規格」の項を参照してください。単相と逆相の外部クロックは以下のように接続してくださ
い。
1. 単相外部クロック
・単相外部クロックを使用する際には , X0 端子を駆動して , X1 端子を開放したままにしてください。.
X0
X1
DS07-13802-4
57
MB96340 シリーズ
2. 逆相の外部クロック
・逆位相外部クロックを使用する際には , X1 (X1A) に対し , X0 (X0A) 端子と逆相のクロック信号を供給してください。
X0
X1
4. サブクロック信号を使用しない場合の注意
端子 X0A および X1A を発振器に接続しないとき , X0A 端子にプルダウン抵抗を接続し , X1A 端子を開放したままにし
てください。
5. PLL クロックモード動作時の注意
PLL クロックモードが設定されていて , 外部発振器が動作していない , または外部クロックが供給されていない場合は ,
マイクロコントローラはフリー発振している PLL の使用を試みます。ただし , この動作における性能は保証できません。
6. 電源端子 (VCC/VSS)
すべての VCC レベル電源端子が同じ電位であることを確認してください。また , すべての VSS レベル電源端子につい
ても , 同じことを確認してください。VCC または VSS のレベルが同一ではない場合 , デバイスは動作保証範囲内でも誤
動作を起こすことがあります。
VCC 端子および VSS 端子を可能な限り低インピーダンスの電源からデバイスに接続してください。
電源ノイズを抑制する手段として , VCC 端子と VSS 端子間に , 約 0.1 μF のコンデンサをバイパスコンデンサとして
VCC および VSS 端子にできる限り近い場所に接続します。
0.1V/μs を超えないように電源のパスコン容量を追加してください。
7. 水晶発振器回路とセラミック発振回路
X0, X1 端子または X0A, X1A 端子でのノイズは異常な動作の原因となることがあります。必ずバイパスコンデンサを
X0 端子 , X1 端子 , X0A 端子 , X1A 端子 , 水晶発振器 ( またはセラミック発振子 ), グランド線にできる限り近い場所に設
置し , 発振回路の回線が他の回路の回線と交差しないように細心の注意を払ってください。
動作を安定化させるために , プリント基板のアートワークで , X0, X1 端子および X0A, X1A 端子を取り囲むようにグラ
ンド領域を設けることを強く推奨します。
高周波数で低 Q 発振子を使用する場合は特に , ご使用される水晶発振子メーカに水晶発振子 /MCU システムの評価依
頼をすることを強くお勧めします。
8. A/D コンバータおよびアナログ入力への電源投入の手順
デジタル電源電圧 (VCC) の電源を入れてから , A/D コンバータ電源 (AVCC, AVRH, AVRL) およびアナログ入力 (ANn) の
電源を入れてください。
A/D コンバータ電源およびアナログ入力の電源を切ってからデジタル電源電圧の電源を切ってください。この場合 ,
AVRH, AVCC の電圧を超えていないことを必ず確認してください ( アナログおよびデジタル電源電圧を同時に on/off にし
ても問題ありません ) 。
9. A/D コンバータを使用しない場合の端子の処理
A/D コンバータ未使用時には , 端子を次のように接続してください。AVCC = VCC, AVSS = AVRH = AVRL = VSS.
10.電源投入時の注意
内部電圧レギュレータの誤動作を防止するため , 電源電圧プロフィールは , 電源投入時の 0.2 V から 2.7 V まで変化する
のに 50μs 以上でなければなりません。
58
DS07-13802-4
MB96340 シリーズ
11.電源電圧の安定化
供給電圧は , できるだけ安定化するよう心がけてください。VCC 電源電圧の動作保証範囲内においても , 電源電圧の急
激な変化があると誤動作を生じることがあります。安定化の基準として , 商用周波数 (50 Hz/60 Hz) での VCC リプル変動
(P-P 値 ) は , 標準 VCC 値の 10%以下に , また電源の切換え時などの瞬時変化においては , 過渡変動率が 0.1 V/μs 以下に
なるよう電圧変動を抑えることを推奨します。
12.シリアル通信
シリアル通信上のノイズなどにより間違ったデータを受信する可能性があります。
また , 万が一ノイズなどの影響により誤ったデータを受信した場合を考慮して , データのチェックサムなどを付加して
エラーが発生した場合には再送を行うなどの処理をしてください。
13.データ フラッシュの取り扱い
データ フラッシュはパラレル経由のプログラミングには , 通常とはことなる制御信号が必要です。このインターフェー
スのサポート有無につきましては , ご使用のプログラミング機器のメーカにお問い合わせください。
DS07-13802-4
59
MB96340 シリーズ
■ 電気的特性
1. 絶対最大定格
定格値
項目
記号
単位
備考
最小
最大
VCC
VSS - 0.3
VSS + 6.0
V
AVCC
VSS - 0.3
VSS + 6.0
V
VCC = AVCC *1
AVRH,
AVRL
VSS - 0.3
VSS + 6.0
V
AVCC ≧ AVRH, AVCC ≧ AVRL,
AVRH > AVRL, AVRL ≧ AVSS
入力電圧
VI
VSS - 0.3
VSS + 6.0
V
VI ≦ VCC + 0.3V
出力電圧
VO
VSS - 0.3
VSS + 6.0
V
VO ≦ VCC + 0.3V
ICLAMP
-4.0
+4.0
mA
汎用 I/O 端子に印加可能 *3
|ICLAMP|
-
40
mA
汎用 I/O 端子に印加可能 *3
“L” レベル最大出力電流
IOL1
-
15
mA
駆動強度を 5mA に設定した通常出力
“L” レベル平均出力電流
IOLAV1
-
5
mA
駆動強度を 5mA に設定した通常出力
“L” レベル最大総出力電流
SIOL1
-
100
mA
通常出力
“L” レベル総平均出力電流
IOLAV1
-
50
mA
通常出力
“H” レベル最大出力電流
IOH1
-
-15
mA
駆動強度を 5mA に設定した通常出力
“H” レベル平均出力電流
IOHAV1
-
-5
mA
駆動強度を 5mA に設定した通常出力
“H” レベル最大総出力電流
IOH1
-
-100
mA
通常出力
“H” レベル総平均出力電流
IOHAV1
-
-50
電源電圧
A/D コンバータ基準電圧
最大クランプ電流
最大総クランプ電流
許容消費電力 (QFP パッケージ
のフラッシュ品 ) *4
許容消費電力 (LQFP パッケー
ジの MB96F346/F347/F348) *4
許容消費電力 (LQFP パッケー
ジの MB96F345) *4
許容消費電力
( マスク ROM 品 ) *4
動作周囲温度
保存温度
60
PD
PD
mA
通常出力
-
*5
430
mW
TA=105oC
-
750*5
mW
TA=90oC
-
540*5
mW
TA=125oC,
フラッシュプログラム / 消去なし *6
-
375*5
mW
TA=105oC
-
750*5
mW
TA=85oC
-
470*5
mW
TA=125oC,
フラッシュプログラム / 消去なし *6
-
560*5
mW
TA=120oC,
フラッシュプログラム / 消去なし *6
-
335*5
mW
TA=105oC
-
670*5
mW
TA=85oC
-
840*5
mW
TA=75oC
-
420*5
mW
TA=125oC,
フラッシュプログラム / 消去なし *6
-
590*5
mW
TA=115oC,
フラッシュプログラム / 消去なし *6
-
350
mW
TA=105oC
-
360
mW
TA=125oC *6
0
+70
-40
+105
-40
+125
-55
+150
PD
PD
TA
TSTG
*2
*2
MB96V300B
℃
*6
℃
DS07-13802-4
MB96340 シリーズ
* 1:AVCC と VCC を 同じ電圧に設定し , AVCC が VCC を超えていないこと , およびアナログ入力の電圧が電源投入時に AVCC
を超えていないことを確認してください。
* 2:VI および VO は , VCC + 0.3 V を超えてはいけません。VI は定格電流を超えてはいけません。ただし , 外部部品の使用
により入力からの最大電流あるいは入力への最大電流が制限される場合 , ICLAMP 定格が VI 定格より優先されます。
標準ポートの入出力電圧は VCC によって決まります。
* 3:・すべての汎用 I/O 端子 (Pnn_m) に印加できます。
・推奨動作条件内でご使用ください。
・直流電圧 ( 電流 ) でご使用ください。
・+B 信号とマイクロコントローラの間には , 必ず制限抵抗を接続し +B 信号を印加してください。
・+B 信号印加時のマイクロコントローラ端子への入力電流は , 瞬時または定常を問わず定格値以下になるように制限
抵抗値を設定してください。
・低消費電力モードなどマイクロコントローラの駆動電流が低い動作状態では , +B 入力電位が保護ダイオードを通過
して VCC 端子の電位を上昇させ , 他のデバイスに影響を及ぼす可能性がありますのでご注意ください。
• マイクロコントローラの電源がオフ時 (0V に固定していない場合 ) に , +B 信号入力がある場合は , 端子から電源が
供給されているため , 不完全な動作を行う可能性がありますのでご注意ください。
• 電源投入時に +B 入力がある場合は , 端子から電源が供給されているため , パワーオンリセットが動作しない電源
電圧になる可能性がありますのでご注意ください。( 内部ベクタモードで永続的な低電圧リセットを行うデバイスを
除く )
• 推奨回路例
保護ダイオード
VCC
制限
抵抗
P-ch
+B 入力 (0V ~ 16V)
N-ch
R
* 4:最大許容消費電力は , 使用環境の温度 , 空気の流入量 , そしてパッケージ自体の熱伝導率によって変化します。
実際の消費電力は , お客様の使用環境によって変化し , 以下のように計算することができます。
PD = PIO + PINT
PIO =  (VOL * IOL + VOH * IOH) ( 入出力にかかる電力消費は , すべての入出力端子の合計値です。)
PINT = VCC * (ICC + IA) ( 内部消費電力 )
ICC は , 「直流規格」で説明されるように , VCC への総コア消費電流であり , 選択された動作モード , クロック周波数 ,
フラッシュプログラミングやクロックモジュレータなどの機能の使用によって変化します。
IA は , AVCC へのアナログ消費電流です。
* 5:規定の TA 値で単層プリント基板実装されたパッケージに風を当てなかった場合 , ワースト値になります。
* 6:これらの条件下で使用される場合は , 信頼性上の制限がありますので , 必ず営業部門にお問い合わせください。
<注意事項> 絶対最大定格を超えるストレス ( 電圧 , 電流 , 温度など ) の印加は , 半導体デバイスを破壊する可能性
があります。したがって , 定格を一項目でも超えることのないようご注意ください。
DS07-13802-4
61
MB96340 シリーズ
2. 推奨動作条件
規格値
項目
記号
単位
最小
標準
最大
電源電圧
VCC
3.0
-
5.5
V
C 端子の平滑コンデンサ
CS
3.5
4.7
15
F
備考
低インダクタンスコンデンサ使用。
( 例:X7R セラミックコンデンサ )
<注意事項> 推奨動作条件は , 半導体デバイスの正常な動作を保証する条件です。電気的特性の規格値は , すべてこの
条件の範囲内で保証されます。常に推奨動作条件下で使用してください。この条件を超えて使用すると ,
信頼性に悪影響を及ぼすことがあります。
データシートに記載されていない項目 , 使用条件 , 論理の組合せでの使用は , 保証していません。
記載されている以外の条件での使用をお考えの場合は , 必ず事前に営業部門までご相談ください。
62
DS07-13802-4
MB96340 シリーズ
3. 直流規格
(TA = -40 ℃~ +125 ℃ , VCC = AVCC = 3.0 V ~ 5.5 V, VCC3 = 3.0 V ~ 3.6 V, VSS = AVSS = 0 V)
規格値
項目
記号
端子
条件
ポート入力
Pnn_m
“H” レベル
入力電圧
備考
標準
最大
0.8 VCC
-
VCC
+ 0.3
V
0.7 VCC
-
VCC
+ 0.3
V
Vcc ≧ 4.5V
0.74
VCC
-
VCC
+ 0.3
V
Vcc < 4.5V
オートモーティブ
ヒステリシス入力
選択時
0.8 VCC
-
VCC
+ 0.3
V
TTL 入力選択時
2.0
-
VCC
+ 0.3
V
CMOS ヒステリシス 0.8/
0.2 入力選択時
VIH
単位
最小
CMOS ヒステリシス
0.7/0.3 入力選択時
VIHX0F
X0
「高速クロック入力
モード」の
外部クロック
0.8 VCC
-
VCC
+ 0.3
V
VIHX0S
X0, X1,
X0A, X1A
「発振モード」の
外部クロック
2.5
-
VCC
+ 0.3
V
VIHR
RSTX
-
0.8 VCC
-
VCC
+ 0.3
V
VIHM
MD2 ~ MD0
-
VCC
- 0.3
-
VCC
+ 0.3
V
CMOS ヒステリシス
0.8/0.2 入力選択時
VSS
- 0.3
-
0.2
Vcc
V
CMOS ヒステリシス
0.7/0.3 入力選択時
VSS
- 0.3
-
0.3
Vcc
V
VSS
- 0.3
-
0.5
Vcc
V
Vcc ≧ 4.5V
VSS
- 0.3
-
0.46
Vcc
V
Vcc < 4.5V
TTL 入力選択時
VSS
- 0.3
-
0.8
V
VIL
ポート入力
Pnn_m
“L” レベル
オートモーティブ
ヒステリシス入力
選択時
入力電圧
VILX0F
X0
「高速クロック入力
モード」の
外部クロック
VSS
- 0.3
-
0.2 VCC
V
VILX0S
X0, X1,
X0A, X1A
「発振モード」の
外部クロック
VSS
- 0.3
-
0.4
V
VILR
RSTX
-
VSS
- 0.3
-
0.2 VCC
V
VILM
MD2 ~ MD0
-
VSS
- 0.3
-
VSS
+ 0.3
V
MB96F34xY/R/AxA
では使用不可
CMOS ヒステリシ
ス入力
MB96F34xY/R/AxA
では使用不可
CMOS ヒステリシ
ス入力
(続く)
DS07-13802-4
63
MB96340 シリーズ
(TA = -40 ℃~ +125 ℃ , VCC = AVCC = 3.0 V ~ 5.5 V, VCC3 = 3.0 V ~ 3.6 V, VSS = AVSS = 0 V)
規格値
項目
記号
端子
条件
単位
最小
VOH2
“H” レベル
出力電圧
VOH5
VOH3
VOL2
通常出力
通常出力
3 mA 出力
通常出力
“L” レベル
出力電圧
4.5V ≦ VCC ≦ 5.5V
IOH = -2mA
3.0V ≦ VCC < 4.5V
IOH = -1.6mA
4.5V ≦ VCC ≦ 5.5V
IOH = -5mA
3.0 V ≦ VCC < 4.5 V
IOH = -3 mA
4.5V ≦ VCC ≦ 5.5V
IOH = -3mA
3.0V ≦ VCC < 4.5V
IOH = -2mA
最大
-
-
V
駆動力を 2 mA に
設定
-
-
V
駆動力を 5 mA に
設定
VCC
- 0.5
-
-
V
-
-
0.4
V
駆動力を 2 mA に
設定
-
-
0.4
V
駆動力を 5 mA に
設定
Vcc 0.5
Vcc 0.5
4.5V ≦ VCC ≦ 5.5V
IOL = +2mA
3.0V ≦ VCC < 4.5V
IOL = +1.6mA
4.5V ≦ VCC ≦ 5.5V
IOL = +5mA
VOL5
通常出力
VOL3
3 mA 出力
3.0V ≦ VCC ≦ 5.5V
IOL = +3mA
-
-
0.4
V
入力リーク
電流
IIL
Pnn_m
VSS < VI < VCC
AVSS, AVRL < VI <
AVCC, AVRH
-1
-
+1
A
プルアップ
抵抗値
VCC  3.3 V  10
40
100
160
k
RUP
Pnn_m, RSTX
VCC  5.0 V  10
25
50
100
k
64
3.0V ≦ VCC < 4.5V
IOL = +3mA
備考
標準
単一ポート端子
DS07-13802-4
MB96340 シリーズ
(TA = - 40°C ~ + 125°C, VCC = AVCC = 3.0V ~ 5.5V, VSS = AVSS = 0V)
規格値
項目
記号
条件(TA 時)
備考
+25 ℃
CLKS1/2 = 48MHz での PLL
ランモード,
CLKB = CLKP1/2 = 24MHz
(CLKRC および CLKSC 停止
コア電圧 1.9V)
通常
最大
35
44
+125 ℃
36
47
+25 ℃
17
23
+125 ℃
18
25
+25 ℃
44
57
CLKS1/2 = CLKB = CLKP1=
ICCPLL
56MHz での PLL ランモード,
CLKP2 = 28MHz
+125 ℃
45
60
(CLKRC および CLKSC 停止
コア電圧 1.9V)
+25 ℃
25
35
CLKS1/2 = 72MHz での PLL
ランモード,
CLKB = CLKP1 = 36MHz,
CLKP2 = 18MHz
(CLKRC および CLKSC 停止
コア電圧 1.9V)
ランモードでの
電源電流 *
CLKS1/2 = 80MHz での PLL
ランモード,
CLKB = CLKP1 = 40MHz,
CLKP2 = 20MHz
(CLKRC および CLKSC 停止
コア電圧 1.9V)
CLKS1/2 = 96MHz での PLL
ランモード,
CLKB = CLKP1 = 48MHz,
CLKP2 = 24MHz
(CLKRC および CLKSC 停止
コア電圧 1.9V)
CLKS1/2 = CLKB = CLKP1/2 =
ICCMAIN
4MHz でのメインランモード
(CLKPLL, CLKSC および
CLKRC 停止 )
+125 ℃
26
37
+25 ℃
38
50
+125 ℃
39
53
+25 ℃
38
51
+125 ℃
40
54
+25 ℃
49
62
+125 ℃
50
65
+25 ℃
26
36
+125 ℃
27
38
+25 ℃
4.5
5.5
+125 ℃
5.1
8.5
+25 ℃
2.5
3.5
+125 ℃
DS07-13802-4
3.1
5.5
単位
mA
フラッシュ品
0 フラッシュウェイト状態
mA
MB96345/346
0 ROM ウェイト状態
mA
MB96F346/F347/F348
2 フラッシュウェイト状態
mA
MB96345/346
2 ROM ウェイト状態
mA
MB96F346/F347/F348Y/R/Ayy
1 フラッシュウェイト状態
mA
MB96F345
1 フラッシュウェイト状態
mA
MB96F348T/H/CyB/C
1 フラッシュウェイト状態
mA
MB96345/346
1 ROM ウェイト状態
mA
フラッシュ 品
1 フラッシュウェイト状態
mA
MB96345/346
1 ROM ウェイト状態
65
MB96340 シリーズ
(TA = - 40°C ~ + 125°C, VCC = AVCC = 3.0V ~ 5.5V, VSS = AVSS = 0V)
規格値
項目
記号
条件(TA 時)
備考
+25 ℃
CLKS1/2 = CLKB = CLKP1/2=
ICCRCH
電源電流
(ランモード)*
2MHz での RC ランモード
(CLKMC, CLKPLL および
CLKSC 停止 )
通常
最大
2.9
4
+125 ℃
3.5
6.5
+25 ℃
1.7
2.7
+125 ℃
2.3
4.7
+25 ℃
0.4
0.6
CLKS1/2 = CLKB = CLKP1/2=
+125 ℃
0.9
3.5
100kHz での RC ランモード,
SMCR:LPMS = 0
+25 ℃
0.18
0.3
(CLKMC, CLKPLL および
CLKSC 停止
電圧レギュレータは高パワー
モード )
+125 ℃
0.68
3.3
+25 ℃
0.4
0.6
ICCRCL
CLKS1/2 = CLKB = CLKP1/2=
100kHz での RC ランモード,
SMCR:LPMS = 1
(CLKMC, CLKPLL および
CLKSC 停止
電圧レギュレータは低パワー
モード , フラッシュ プログラミ
ング / 消去なし )
+125 ℃
0.9
2.4
+25 ℃
0.15
0.25
+125 ℃
0.65
3.2
+25 ℃
0.15
0.25
+125 ℃
0.65
2.1
+25 ℃
0.1
0.2
CLKS1/2 = CLKB = CLKP1/2 =
ICCSUB
32kHz でのサブランモード
(CLKMC, CLKPLL および
CLKRC 停止 , フラッシュ プロ
グラミング / 消去なし )
+125 ℃
0.6
3
+25 ℃
0.1
0.2
+125 ℃
66
0.6
2
単位
mA
フラッシュ 品
1 フラッシュウェイト状態
mA
MB96345/346
1 ROM ウェイト状態
mA
MB96F346/F347/F348
1 フラッシュウェイト状態
mA
MB96F345
1 フラッシュウェイト状態
mA
MB96345/346
1 ROM ウェイト状態
mA
フラッシュ 品
1 フラッシュウェイト状態
mA
MB96345/346
1 ROM ウェイト状態
mA
フラッシュ 品
1 フラッシュウェイト状態
mA
MB96345/346
1 ROM ウェイト状態
DS07-13802-4
MB96340 シリーズ
(TA = - 40°C ~ + 125°C, VCC = AVCC = 3.0V ~ 5.5V, VSS = AVSS = 0V)
規格値
項目
記号
条件(TA 時)
最大
+25 ℃
9
10.5
+125 ℃
9.7
13
+25 ℃
8
9.5
+125 ℃
8.7
11.5
+25 ℃
14
15.5
+125 ℃
14.8
18
+25 ℃
13.5
15
+125 ℃
14.3
17
+25 ℃
10.5
12
+125 ℃
11.3
14.5
+25 ℃
11
13.5
+125 ℃
11.7
16
+25 ℃
15
16.5
+125 ℃
15.8
19
+25 ℃
14
15.5
+125 ℃
14.8
17.5
+25 ℃
1.5
1.8
メインスリープモード
CLKS1/2 = CLKP1/2 = 4MHz
+125 ℃
2
4.5
(CLKPLL, CLKSC および
CLKRC 停止 )
+25 ℃
1.5
1.8
+125 ℃
2
3.8
PLL スリープモード
CLKS1/2 = 48MHz,CLKP1/2 =
24MHz
(CLKRC および CLKSC 停止
コア電圧 1.9V)
PLL スリープモード
CLKS1/2 = CLKP1= 56MHz,
CLKP2 = 28MHz
(CLKRC および CLKSC 停止
コア電圧 1.9V)
ICCSPLL
PLL スリープモード
CLKS1/2 = 72MHz, CLKP1 =
36MHz,
CLKP2 = 18MHz
(CLKRC および CLKSC 停止
コア電圧 1.9V)
電源電流
(スリープモー
ド)*
PLL スリープモード
CLKS1/2 = 80MHz, CLKP1 =
40MHz,
CLKP2 = 20MHz
(CLKRC および CLKSC 停止
コア電圧 1.9V)
PLL スリープモード
CLKS1/2 = 96MHz, CLKP1=
48MHz,
CLKP2 = 24MHz
(CLKRC および CLKSC 停止
コア電圧 1.9V)
ICCSMAIN
DS07-13802-4
備考
通常
単位
mA
フラッシュ 品
mA
MB96345/346
mA
MB96F346/F347/F348
mA
MB96345/346
mA
MB96F346/F347/F348Y/R/Ayy
mA
MB96F345
mA
MB96F348T/H/CyB/C
mA
MB96345/346
mA
フラッシュ 品
mA
MB96345/346
67
MB96340 シリーズ
(TA = - 40°C ~ + 125°C, VCC = AVCC = 3.0V ~ 5.5V, VSS = AVSS = 0V)
規格値
項目
記号
ICCSRCH
条件(TA 時)
最大
+25 ℃
0.9
1.4
RC スリープモード
CLKS1/2 = CLKP1/2 = 2MHz
+125 ℃
1.5
4.1
(CLKMC, CLKPLL および
CLKSC 停止 )
+25 ℃
0.9
1.4
+125 ℃
1.5
3.1
+25 ℃
0.3
0.5
+125 ℃
0.8
3.4
+25 ℃
0.09
0.2
+125 ℃
0.59
3.1
+25 ℃
0.3
0.5
+125 ℃
0.8
2.3
+25 ℃
0.06
0.15
+125 ℃
0.56
3
+25 ℃
0.06
0.15
+125 ℃
0.56
1.9
+25 ℃
0.04
0.12
サブスリープモード
CLKS1/2 = CLKP1/2 = 32kHz
+125 ℃
0.54
2.9
(CLKMC,CLKPLL および
CLKRC 停止 )
+25 ℃
0.04
0.12
+125 ℃
0.54
1.85
RC スリープモード
CLKS1/2 = CLKP1/2 = 100kHz
SMCR:LPMSS = 0
電源電流
(スリープモー
ド)*
(CLKMC, CLKPLL および
CLKSC 停止
電圧レギュレータは高パワー
モード )
ICCSRCL
RC スリープモード
CLKS1/2 = CLKP1/2 = 100kHz
SMCR:LPMSS = 1
(CLKMC, CLKPLL および
CLKSC 停止 低電力モードでの
電圧レギュレータ)
ICCSSUB
68
備考
通常
単位
mA
フラッシュ 品
mA
MB96345/346
mA
MB96F346/F347/F348
mA
MB96F345
mA
MB96345/346
mA
フラッシュ 品
mA
MB96345/346
mA
フラッシュ 品
mA
MB96345/346
DS07-13802-4
MB96340 シリーズ
(TA = - 40°C ~ + 125°C, VCC = AVCC = 3.0V ~ 5.5V, VSS = AVSS = 0V)
規格値
項目
記号
ICCTPLL
条件(TA 時)
PLL タイマモード
CLKMC = 4MHz,CLKPLL =
48MHz
(CLKRC および CLKSC 停止
コア電圧 1.9V)
メインタイマモード
CLKMC = 4MHzSMCR:LPMSS =
0
(CLKPLL, CLKRC および
CLKSC 停止
電圧レギュレータは高パワー
モード )
備考
通常
最大
+25 ℃
1.6
2
+125 ℃
2.1
5
+25 ℃
1.6
2
+125 ℃
2.1
4
+25 ℃
0.35
0.5
+125 ℃
0.85
3.3
+25 ℃
0.13
0.2
+125 ℃
0.63
3
+25 ℃
0.35
0.5
+125 ℃
0.85
2.3
+25 ℃
0.1
0.15
+125 ℃
0.6
2.9
+25 ℃
0.1
0.15
+125 ℃
0.6
1.9
+25 ℃
0.35
0.5
+125 ℃
0.85
3.3
+25 ℃
0.13
0.2
+125 ℃
0.63
3
+25 ℃
0.35
0.5
+125 ℃
0.85
2.3
+25 ℃
0.1
0.15
+125 ℃
0.6
2.9
+25 ℃
0.1
0.15
+125 ℃
0.6
1.9
ICCTMAIN
メインタイマモード
CLKMC = 4MHz
SMCR:LPMSS = 1
電源電流
(タイマーモー
ド)*
(CLKPLL, CLKRC および
CLKSC 停止
電圧レギュレータは低パワー
モード )
RC タイマモード
CLKRC = 2MHzSMCR:LPMSS =
0
(CLKMC, CLKPLL および
CLKSC 停止
電圧レギュレータは高パワー
モード )
ICCTRCH
RC タイマモード
CLKRC = 2MHz
SMCR:LPMSS = 1
(CLKMC, CLKPLL および
CLKSC 停止
電圧レギュレータは低パワー
モード )
DS07-13802-4
単位
mA
フラッシュ 品
mA
MB96345/346
mA
MB96F346/F347/F348
mA
MB96F345
mA
MB96345/346
mA
フラッシュ 品
mA
MB96345/346
mA
MB96F346/F347/F348
mA
MB96F345
mA
MB96345/346
mA
フラッシュ 品
mA
MB96345/346
69
MB96340 シリーズ
(TA = - 40°C ~ + 125°C, VCC = AVCC = 3.0V ~ 5.5V, VSS = AVSS = 0V)
規格値
項目
記号
条件(TA 時)
備考
通常
最大
+25 ℃
0.3
0.45
+125 ℃
0.8
3.2
+25 ℃
0.08
0.15
+125 ℃
0.58
2.95
+25 ℃
0.3
0.45
+125 ℃
0.8
2.2
+25 ℃
0.05
0.1
+125 ℃
0.55
2.85
+25 ℃
0.05
0.1
+125 ℃
0.55
1.85
+25 ℃
0.03
0.1
サブタイマモード
CLKSC = 32kHz
+125 ℃
0.53
2.85
(CLKMC,CLKPLL および
CLKRC 停止 )
+25 ℃
0.03
0.1
+125 ℃
0.53
1.85
+25 ℃
0.02
0.08
+125 ℃
0.52
2.8
+25 ℃
0.02
0.08
+125 ℃
0.52
1.8
+25 ℃
0.015
0.06
+125 ℃
0.4
2.3
+25 ℃
0.015
0.06
+125 ℃
0.4
1.4
-
5
10
+25 ℃
90
140
RC タイマモード
CLKRC = 100kHzSMCR:LPMSS
=0
(CLKMC, CLKPLL および
CLKSC 停止
電圧レギュレータは高パワー
モード )
ICCTRCL
RC タイマモード
CLKRC = 100kHz
SMCR:LPMSS = 1
電源電流
(タイマモード)
*
(CLKMC, CLKPLL および
CLKSC 停止
電圧レギュレータは低パワー
モード )
ICCTSUB
VRCR:LPMB[2:0] = 110B
(コア電圧 1.8V)
電源電流
(ストップモー
ド)*
(コア電圧 1.2V)
クロックモジュ
レータ用
電源電流
70
mA
MB96F346/F347/F348
mA
MB96F345
mA
MB96345/346
mA
フラッシュ 品
mA
MB96345/346
mA
フラッシュ 品
mA
MB96345/346
mA
フラッシュ 品
mA
MB96345/346
mA
フラッシュ 品
mA
MB96345/346
A
MB96F345
上記すべての電流に
印加
A
その他の製品
上記すべての電流に
印加
ICCH
VRCR:LPMB[2:0] = 000B
低電圧検出用電
源電流
単位
ICCLVD
ICCCLO
MO
低電圧検出有効
(RCR:LVDE = 1)
クロックモジュレータ有効
(CMCR:PDX = 1)
+125 ℃
100
150
-
3
4.5
mA
上記すべての電流に
印加
DS07-13802-4
MB96340 シリーズ
(TA = - 40°C ~ + 125°C, VCC = AVCC = 3.0V ~ 5.5V, VSS = AVSS = 0V)
規格値
項目
フラッシュ書き
込み / 消去電流
入力容量
記号
条件(TA 時)
備考
通常
最大
単位
ICCFLASH 1 フラッシュモジュール用電流
-
15
40
mA
上記すべての電流に
印加
ICCDFLASH
1データ フラッシュモジュール
用電流
-
10
20
mA
上記すべての電流に
印加
CIN
-
-
5
15
pF
C, AVCC, AVSS, AVRH, AVRL,
VCC, VSS 以外
* 電源電流はメイン発振端子に 4 MHz の外部クロックを接続し , サブ発振端子に 32 kHz の外部クロックを接続して
測定されます。電圧レギュレータ制御についてはハードウェアマニュアルの「スタンバイモードと電圧レギュレータ
制御回路」の項を参照してください。
DS07-13802-4
71
MB96340 シリーズ
4. 交流規格
(1) ソースクロックタイミング
(TA = -40 ℃~ +125 ℃ , VCC = AVCC = 3.0V ~ 5.5V, VSS = AVSS = 0V)
規格値
項目
クロック
周波数
クロック
周波数
クロック
周波数
クロック
周波数
記号
fC
fFCI
fCL
fCR
端子
単位
備考
最小
標準
最大
3
-
16
MHz 水晶発振器使用時 , PLL オフ。
0
-
16
MHz 逆位相外部クロック使用時 , PLL オフ。
3.5
-
16
MHz 水晶発振器または逆位相外部クロック
使用時 , PLL オン。
0
-
56
「高速クロック入力モード」での単一
MHz 位相外部クロック使用時 , PLL オフ
(MB96F34xY/R/AxA では使用不可 )
3.5
-
56
「高速クロック入力モード」での単一
MHz 位相外部クロック使用時 , PLL オン
(MB96F34xY/R/AxA では使用不可 )
X0A,
X1A
32
32.768
100
kHz 発振回路使用時
0
-
100
kHz 逆位相外部クロック使用時
X0A
0
-
50
kHz 単一位相外部クロック使用時
50
100
200
kHz RC 発振器の低速周波数使用時
1
2
4
MHz RC 発振器の高速周波数使用時
X0, X1
X0
-
RC クロック
安定時間
tRCSTAB
-
64 または 256 RC クロック
サイクル
PLL クロック
周波数
fCLKVCO
-
64
-
200
リセット解除後 , RC 発振器が起動した
とき。
MB96F345 : 256 サイクル
上記以外 : 64 サイクル
MHz PLL の許容 VCO 出力周波数
(CLKVCO)
TPSKEW
-
-
-
5
ns
CLKMC(PLL 入力クロック ) ≧ 4MHz
の場合 , 外部の発振器 , 水晶または共
振器からくるジッタは , カバーしてい
ません。
入力クロック
パルス幅
PWH, PWL
X0, X1
8
-
-
ns
デューティ比は約 30 ~ 70%。
入力クロック
パルス幅
PWHL,
PWLL
X0A,
X1A
5
-
-
s
PLL 位相
ジッタ
72
DS07-13802-4
MB96340 シリーズ
tCYL
VIH
X0
VIL
PWH
PWL
tCYLL
VIH
X0A
VIL
PWHL
PWLL
Ⓨ᣺ᅇ㊰౑⏝᫬
tCYL
᣺ᖜ࡟ࡘ࠸࡚㸸
እ㒊࡟᥋⥆ࡍࡿⓎ᣺Ꮚࠊ᢬ᢠࠊ
X0, X1
ᐜ㔞࡟ࡼࡾኚືࡋࡲࡍࠋ
ཧ⪃್㸸1 V 㹼 2.5 V
Ⓨ᣺ᅇ㊰౑⏝᫬
tCYL
᣺ᖜ࡟ࡘ࠸࡚㸸
X0A, X1A
እ㒊࡟᥋⥆ࡍࡿⓎ᣺Ꮚࠊ᢬ᢠࠊ
ᐜ㔞࡟ࡼࡾኚືࡋࡲࡍࠋ
ཧ⪃್㸸1 V 㹼 2.5 V
DS07-13802-4
73
MB96340 シリーズ
(2) 内部クロックタイミング
(TA = -40 ℃~ +125 ℃ , VCC = AVCC = 3.0V ~ 5.5V, VSS = AVSS = 0V)
コア電圧設定
項目
内部システムクロック周波数
(CLKS1 と CLKS2)
内部 CPU クロック周波数 (CLKB),
内部周辺クロック周波数 (CLKP1)
内部周辺クロック周波数 (CLKP2)
74
記号
fCLKS1, fCLKS2
fCLKB, fCLKP1
fCLKP2
1.8V
1.9V
単位
備考
最小
最大
最小
最大
0
92
0
96
MHz
下記以外
0
86
0
96
MHz
MB96F348
T/H/CxB/C
0
72
0
80
MHz MB96F345
0
68
0
74
MHz
MB96F34x
Y/R/Axx
0
52
0
56
MHz
下記以外
0
36
0
40
MHz MB96F345
0
28
0
32
MHz
下記以外
0
26
0
28
MHz
MB96F34x
Y/R/Axx
DS07-13802-4
MB96340 シリーズ
(3) 外部リセットタイミング
(TA = -40 ℃~ +125 ℃ , VCC = AVCC = 3.0V ~ 5.5V, VSS = AVSS = 0V)
規格値
項目
リセット入力時間
記号
tRSTL
端子
RSTX
単位
最小
標準
最大
500
-
-
備考
ns
tRSTL
RSTX
0.2 VCC
DS07-13802-4
0.2 VCC
75
MB96340 シリーズ
(4) パワーオンリセットタイミング
(TA = -40 ℃~ +125 ℃ , VCC = AVCC = 3.0V ~ 5.5V, VSS = AVSS = 0V)
規格値
項目
記号
パワーオン立上り時間
パワーオフ時間
端子
単位
最小
標準
最大
tR
Vcc
0.05
-
30
ms
tOFF
Vcc
1
-
-
ms
備考
tR
2.7V
VCC
0.2 V
0.2 V
0.2 V
tOFF
電源を急激に変更した場合 , パワーオンリセットが発生します。
稼働中に電源電圧を変更する場合は , 下図に示すように , 電圧変化を抑えてスムー
ズに起動することを推奨します。
VCC
最大 50 mV/ms の立上り
3V
76
エッジまで許可されます。
DS07-13802-4
MB96340 シリーズ
(5) 外部入力タイミング
(TA = -40 ℃~ +125 ℃ , VCC = AVCC = 3.0 V ~ 5.5 V, VSS = AVSS = 0 V)
規格値
項目
記号
端子
条件
単位
最小
最大
200
-
INTn(_R)
NMI(_R)
ns
入力パルス幅
外部割込み
NMI
汎用入出力
Pnn_m
tINH
tINL
使用端子入力機能
リロードタイマ
TINn(_R)
-
TTGn(_R)
ADTG(_R)
2*tCLKP1 + 200
(tCLKP1=1/
fCLKP1)
PPG トリガ入力
-
ns
A/D コンバータトリガ
フリーランタイマ
外部クロック
FRCKn(_R)
インプットキャプチャ
INn(_R)
(注意事項)再割り当てされたリソース入力の特性は同じです。
外部端子入力
VIH
VIH
VIL
VIL
tINH
DS07-13802-4
tINL
77
MB96340 シリーズ
(6) 外部バスタイミング
(注意事項)以下の値は , I/O 駆動強度 IOdrive = 5mA のものです。IOdrive が 2mA の場合 , 別表に示されているすべての出力
タイミングの最大値を 10 ns 増やす必要があります。
基本タイミング
(TA  -40 ℃~ +125 ℃ , VCC  5.0 V  10, VSS  0.0 V, IOdrive = 5 mA, CL = 50 pF)
規格値
項目
記号
端子
条件
最大
25
-
tCYC/2-5
tCYC/2+5
tCLCH
tCYC/2-5
tCYC/2+5
tCHCBH
-20
+20
-20
+20
-20
+20
tCLCBL
-20
+20
tCHLH
-10
+10
-10
+10
-10
+10
tCLLL
-10
+10
tCHAV
-15
+15
-15
+15
-15
+15
tCHADV
-15
+15
tCHRWH
-10
+10
-10
+10
-10
+10
-10
+10
tCYC
ECLK
ECLK 
UBX/ LBX / CSn 時間
ECLK  ALE 時間
tCHCL
tCHCBL
tCLCBH
ECLK
CSn, UBX, LBX,
ECLK
tCHLL
ALE, ECLK
tCLLH
A[23:16], ECLK
ECLK  アドレス有効時間
tCLADV
tCHRWL
tCLRWH
tCLRWL
78
-
-
-
-
tCLAV
AD[15:0], ECLK
ECLK  RDX /WRX 時間
単位
最小
RDX, WRX, WRLX,
WRHX, ECLK
-
-
備考
ns
ns
ns
ns
ns
ns
DS07-13802-4
MB96340 シリーズ
(TA  -40 ℃~ +125 ℃ , VCC  3.0 V ~ 4.5 V, VSS  0.0 V, IOdrive = 5 mA, CL = 50 pF)
規格値
項目
記号
端子
条件
最大
30
-
tCYC/2-8
tCYC/2+8
tCLCH
tCYC/2-8
tCYC/2+8
tCHCBH
-25
+25
-25
+25
-25
+25
tCYC
ECLK
ECLK 
UBX/ LBX / CSn 時間
ECLK  ALE 時間
tCHCL
tCHCBL
tCLCBH
ECLK
CSn, UBX, LBX,
ECLK
-25
+25
+15
-15
+15
-15
+15
tCLLL
-15
+15
tCHAV
-20
+20
-20
+20
-20
+20
tCHADV
-20
+20
tCHRWH
-15
+15
-15
+15
-15
+15
-15
+15
tCHLL
ALE, ECLK
tCLLH
-
-
tCLAV
tCLADV
tCHRWL
tCLRWH
RDX, WRX, WRLX,
WRHX, ECLK
-
-
備考
ns
ns
-15
tCLRWL
DS07-13802-4
-
tCHLH
AD[15:0], ECLK
ECLK  RDX /WRX 時間
-
tCLCBL
A[23:16], ECLK
ECLK  アドレス有効時間
単位
最小
ns
ns
ns
ns
79
MB96340 シリーズ
tCYC
tCHCL
ECLK
tCLCH
0.8*Vcc
0.2*Vcc
tCLAV
tCHAV
A[23:16]
tCHCBL
tCLCBH
tCLCBL
tCHCBH
tCHRWL
tCLRWH
tCLRWL
tCHRWH
CSn
LBX
UBX
RDX
WRX (WRLX, WRHX)
tCLLH
tCHLL
tCHLH
tCLLL
ALE
tCHADV
tCLADV
AD[15:0]
アドレス
詳細なタイミングチャートについては ,「ハードウェアマニュアル」
を参照してください。
80
DS07-13802-4
MB96340 シリーズ
・バスリードタイミング
(TA  -40 ℃~ +125 ℃ , VCC  5.0 V  10, VSS  0.0 V, IOdrive = 5 mA, CL = 50 pF)
規格値
項目
ALE パルス幅
記号
tLHLL
tAVLL
端子
ALE
ALE, A[23:16]
有効アドレス
⇒ ALE  時間
tADVLL
ALE 
⇒ アドレス有効時間
tLLAX
tAVRL
ALE,AD[15:0]
DS07-13802-4
最小
最大
EACL:STS=0 と
EACL:ACE=0
tCYC/2-5
-
EACL:STS=1
tCYC-5
-
EACL:STS=0 と
EACL:ACE=1
3tCYC/2-5
-
EACL:STS=0 と
EACL:ACE=0
tCYC-15
-
EACL:STS=1 と
EACL:ACE=0
3tCYC/2-15
-
EACL:STS=0 と
EACL:ACE=1
2tCYC-15
-
EACL:STS=1 と
EACL:ACE=1
5tCYC/2-15
-
EACL:STS=0 と
EACL:ACE=0
tCYC/2-15
-
EACL:STS=1 と
EACL:ACE=0
tCYC -15
-
EACL:STS=0 と
EACL:ACE=1
3tCYC/2-15
-
EACL:STS=1 と
EACL:ACE=1
2tCYC-15
-
EACL:STS=0
tCYC/2-15
-
EACL:STS=1
-15
-
EACL:ACE=0
3tCYC/2-15
-
EACL:ACE=1
5tCYC/2-15
-
EACL:ACE=0
tCYC-15
-
EACL:ACE=1
2tCYC-15
-
ALE, AD[15:0]
RDX, A[23:16]
有効アドレス
⇒ RDX  時間
tADVRL
条件
RDX, AD[15:0]
単位
備考
ns
ns
ns
ns
ns
ns
81
MB96340 シリーズ
(TA  -40 ℃~ +125 ℃ , VCC  5.0 V  10, VSS  0.0 V, IOdrive = 5 mA, CL = 50 pF)
規格値
項目
記号
tAVDV
有効アドレス
⇒ 有効データ入力
tADVDV
端子
A[23:16],
AD[15:0]
条件
単位
最小
最大
EACL:ACE=0
-
3tCYC-55
EACL:ACE=1
-
4tCYC-55
EACL:ACE=0
-
5tCYC/2-55
EACL:ACE=1
-
7tCYC/2-55
AD[15:0]
備考
ns
サイクル
拡張なし
ns
サイクル
拡張なし
RDX パルス幅
tRLRH
RDX
-
3 tCYC/2-5
-
ns
サイクル
拡張なし
RDX  ⇒ 有効データ入力
tRLDV
RDX, AD[15:0]
-
-
3 tCYC/2-50
ns
サイクル
拡張なし
RDX  ⇒ データ保持時間
tRHDX
RDX, AD[15:0]
-
0
-
ns
有効アドレス ⇒
データ保持時間
tAXDX
A[23:16], AD[15:0]
-
0
-
ns
EACL:STS=1 と
EACL:ACE=1
3tCYC/2-10
-
その他の ECL:STS,
EACL:ACE 設定
tCYC/2-10
-
RDX  ⇒ ALE  時間
tRHLH
RDX, ALE
tAVCH
A[23:16], ECLK
tADVCH
AD[15:0], ECLK
RDX  ⇒ ECLK  時間
tRLCH
RDX, ECLK
ALE  ⇒ RDX  時間
tLLRL
ALE, RDX
ECLK  ⇒ 有効データ
入力
tCHDV
有効アドレス
⇒ ECLK  時間
82
AD[15:0], ECLK
ns
tCYC-15
-
tCYC/2-15
-
-
tCYC/2-10
-
EACL:STS=0
tCYC/2-10
-
EACL:STS=1
-10
-
-
-
tCYC-50
-
ns
ns
ns
ns
DS07-13802-4
MB96340 シリーズ
(TA  -40 C ~ +125 C, VCC  3.0 V ~ 4.5 V, VSS  0.0 V, IOdrive = 5 mA, CL = 50pF)
規格値
項目
ALE パルス幅
記号
tLHLL
tAVLL
端子
ALE
ALE, A[23:16]
有効アドレス
⇒ ALE  時間
tADVLL
ALE 
⇒ アドレス有効時間
tLLAX
ALE, AD[15:0]
条件
最大
EACL:STS=0 と
EACL:ACE=0
tCYC/2-8
-
EACL:STS=1
tCYC-8
-
EACL:STS=0 と
EACL:ACE=1
3tCYC/2-8
-
EACL:STS=0 と
EACL:ACE=0
tCYC-20
-
EACL:STS=1 と
EACL:ACE=0
3tCYC/2-20
-
EACL:STS=0 と
EACL:ACE=1
2tCYC-20
-
EACL:STS=1 と
EACL:ACE=1
5tCYC/2-20
-
EACL:STS=0 と
EACL:ACE=0
tCYC/2-20
-
EACL:STS=1 と
EACL:ACE=0
tCYC -20
-
EACL:STS=0 と
EACL:ACE=1
3tCYC/2-20
-
EACL:STS=1 と
EACL:ACE=1
2tCYC-20
-
EACL:STS=0
tCYC/2-20
-
EACL:STS=1
-20
-
3tCYC/2-20
-
ALE, AD[15:0]
EACL:ACE=0
tAVRL
RDX, A[23:16]
EBM:NMS=0
EACL:ACE=1
EBM:NMS=0
有効アドレス
⇒ RDX  時間
EACL:ACE=0
tADVRL
RDX, AD[15:0]
EBM:NMS=0
EACL:ACE=1
EBM:NMS=0
DS07-13802-4
単位
最小
備考
ns
ns
ns
ns
ns
5tCYC/2-20
-
tCYC-20
ns
2tCYC -20
-
83
MB96340 シリーズ
(TA  -40 C ~ +125 C, VCC  3.0 V ~ 4.5 V, VSS  0.0 V, IOdrive = 5 mA, CL = 50pF)
規格値
項目
記号
端子
条件
EACL:ACE=0
tAVDV
A[23:16],
AD[15:0]
EBM:NMS=0
EACL:ACE=1
EBM:NMS=0
有効アドレス
 有効データ入力
EACL:ACE=0
tADVDV
AD[15:0]
EBM:NMS=0
EACL:ACE=1
EBM:NMS=0
単位
最小
最大
-
3tCYC-60
-
4tCYC-60
-
5tCYC/2-60
-
7tCYC/2-60
備考
ns
サイクル
拡張なし
ns
サイクル
拡張なし
RDX パルス幅
tRLRH
RDX
-
3tCYC/2-8
-
ns
サイクル
拡張なし
RDX   有効データ入力
tRLDV
RDX, AD[15:0]
-
-
3tCYC/2-55
ns
サイクル
拡張なし
RDX  データ保持時間
tRHDX
RDX, AD[15:0]
-
0
-
ns
有効アドレス  データ
保持時間
tAXDX
A[23:16]
-
0
-
ns
EACL:STS=1 と
EACL:ACE=1
3tCYC/2-15
-
その他の ECL:STS
と EACL:ACE 設定
tCYC/2-15
-
tCYC-20
-
tCYC/2-20
-
RDX  ALE  時間
有効アドレス
 ECLK  時間
RDX   ECLK  時間
tRHLH
tAVCH
A[23:16], ECLK
tADVCH
AD[15:0], ECLK
tRLCH
RDX, ECLK
ALE   RDX  時間
tLLRL
ECLK  有効データ入力
tCHDV
84
RDX, ALE
-
tCYC/2-15
-
EACL:STS=0
tCYC/2-15
-
EACL:STS=1
-15
-
-
-
tCYC-55
ALE, RDX
AD[15:0], ECLK
ns
ns
ns
ns
ns
DS07-13802-4
MB96340 シリーズ
tAVCH
tRLCH
tADVCH
ECLK
tCHDV
0.8*Vcc
tAVLL
tLLAX
tADVLL
ALE
tRHLH
0.2*VCC
tLHLL
tAVRL
tADVRL
tRLRH
RDX
tLLRL
A[23:16]
tRLDV
tAXDX
tAVDV
tRHDX
tADVDV
AD[15:0]
アドレス
VIH
VIL
VIH
読み取りデータ
VIL
詳細なタイミングチャートについては「ハードウェアマニュアル」
,
を参照してください。
DS07-13802-4
85
MB96340 シリーズ
バスタイミング ( 書込み )
(TA  -40 C ~ +125 C, VCC  5.0 V  10, VSS  0.0 V, IOdrive = 5mA, CL = 50 pF)
規格値
項目
記号
端子
条件
EACL:ACE=0
tAVWL
WRX, WRLX,
WRHX, A[23:16]
EBM:NMS=0
EACL:ACE=0
tADVWL
WRX, WRLX,
WRHX, AD[15:0]
最大
3tCYC/2-15
-
備考
ns
EACL:ACE=1
EBM:NMS=0
有効アドレス
 WRX  時間
単位
最小
EBM:NMS=0
5tCYC/2-15
-
tCYC-15
ns
EACL:ACE=1
EBM:NMS=0
2tCYC-15
-
WRX パルス幅
tWLWH
WRX, WRLX,
WRHX
-
tCYC-5
-
ns
サイクル
拡張なし
有効データ出力
 WRX  時間
tDVWH
WRX, WRLX,
WRHX, AD[15:0]
-
tCYC-20
-
ns
サイクル
拡張なし
WRX 
 データ保持時間
tWHDX
WRX, WRLX,
WRHX, AD[15:0]
-
tCYC/2-15
-
ns
WRX 
 アドレス有効時間
tWHAX
WRX, WRLX,
WRHX, A[23:16]
EBM:NMS=0
tCYC/2-15
-
ns
EBM:ACE=1 と
EACL:STS=1
2tCYC-10
-
tWHLH
WRX, WRLX,
WRHX, ALE
WRX  ALE  時間
WRX   ECLK 
時間
tWLCH
WRX, WRLX,
WRHX, ECLK
tCSLWL
WRX, WRLX,
WRHX, CSn
その他の EBM:ACE
と EACL:STS の設定
tCYC-10
-
-
tCYC/2-10
-
-
3tCYC/2-15
EACL:ACE=0
CSn  WRX 時間
EBM:NMS=0
86
tWHCSH
WRX, WRLX,
WRHX, CSn
EBM:NM
S=0
ns
ns
EACL:ACE=1
EBM:NMS=0
WRX  CSn 時間
ns
EBM:NMS=0
-
5tCYC/2-15
tCYC/2-15
-
ns
DS07-13802-4
MB96340 シリーズ
(TA  -40 C ~ +125 C, VCC  3.0 V ~ 4.5 V, VSS  0.0 V, IOdrive = 5mA, CL = 50 pF)
規格値
項目
記号
端子
条件
EACL:ACE=0
tAVWL
WRX, WRLX,
WRHX, A[23:16]
EBM:NMS=0
EACL:ACE=0
tADVWL
WRX, WRLX,
WRHX, AD[15:0]
最大
3tCYC/2-20
-
5tCYC/2-20
-
tCYC-20
-
備考
ns
EACL:ACE=1
EBM:NMS=0
有効アドレス
 WRX  時間
単位
最小
EBM:NMS=0
ns
EACL:ACE=1
EBM:NMS=0
2tCYC-20
-
WRX パルス幅
tWLWH
WRX, WRLX,
WRHX
-
tCYC-8
-
ns
サイクル
拡張なし
有効データ出力
 WRX  時間
tDVWH
WRX, WRLX,
WRHX, AD[15:0]
-
tCYC-25
-
ns
サイクル
拡張なし
WRX 
 データ保持時間
tWHDX
WRX, WRLX,
WRHX, AD[15:0]
-
tCYC/2-20
-
ns
WRX 
 アドレス有効時間
tWHAX
WRX, WRLX,
WRHX, A[23:16]
EBM:NMS=0
tCYC/2-20
-
ns
EBM:ACE=1 と
EACL:STS=1
2tCYC-15
-
WRX   ALE 
時間
WRX   ECLK 
時間
tWHLH
tWLCH
WRX, WRLX,
WRHX, ALE
WRX, WRLX,
WRHX, ECLK
tCYC-15
-
-
tCYC/2-15
-
-
3tCYC/2-20
-
5tCYC/2-20
tCYC/2-20
-
EACL:ACE=0
CSn  WRX 時間
tCSLWL
WRX, WRLX,
WRHX, CSn
EBM:NMS=0
DS07-13802-4
tWHCSH
WRX, WRLX,
WRHX, CSn
EBM:NMS=
0
ns
ns
EACL:ACE=1
EBM:NMS=0
WRX  CSn 時間
ns
その他の EBM:ACE
と EACL:STS の設
定
EBM:NMS=0
ns
87
MB96340 シリーズ
tWLCH
0.8*VCC
ECLK
tWHLH
ALE
tAVWL
tADVWL
WRX (WRLX, WRHX)
tWLWH
0.2*VCC
tCSLWL
tWHCSH
CSn
tWHAX
A[23:16]
tDVWH
AD[15:0]
アドレス
tWHDX
書込みデータ
詳細なタイミングチャートについては ,「ハードウェアマニュアル」
を参照してください。
.
88
DS07-13802-4
MB96340 シリーズ
・レディ入力タイミング
(TA  -40 C ~ +125 C, VCC  5.0 V  10, VSS  0.0 V, IOdrive = 5mA, CL = 50 pF)
定格値
項目
記号
端子
RDY セットアップ時間
tRYHS
RDY
RDY 保持時間
tRYHH
RDY
テスト条件
単位
最小
最大
35
-
ns
0
-
ns
-
備考
(TA  -40 C ~ +125 C, VCC  3.0 V ~ 4.5 V, VSS  0.0 V, IOdrive = 5 mA, CL = 50 pF)
定格値
項目
記号
端子
テスト条件
単位
最小
最大
45
-
ns
(注意事項)RDY セットアップ時間が不十分な場合は , 自動準備機能を使用してください。
ns
RDY セットアップ時間
RDY 保持時間
ECLK
RDY
tRYHS
tRYHH
RDY
RDY
-
0
備考
0.8*VCC
tRYHS
tRYHH
VIH
VIH
WAIT 未使用時
RDY
WAIT 使用時
VIL
詳細なタイミングチャートについては ,「ハードウェアマニュアル」
を参照してください。
DS07-13802-4
89
MB96340 シリーズ
・ホールドタイミング
(TA  -40 C ~ +125 C, VCC  5.0 V  10, VSS  0.0 V, IOdrive = 5 mA, CL = 50 pF)
規格値
項目
記号
端子
端子フローティング  HAKX 
時間
tXHAL
HAKX
HAKX  時間  端子有効時間
tHAHV
HAKX
条件
-
単位
最小
最大
tCYC-20
tCYC + 20
ns
tCYC-20
tCYC + 20
ns
備考
(TA  40 C ~ 125 C, VCC  3.0 V ~ 4.5V, VSS  0.0 V, IOdrive = 5mA, CL = 50pF)
規格値
項目
記号
端子
端子フローティング  HAKX 
時間
tXHAL
HAKX
HAKX  時間  端子有効時間
tHAHV
HAKX
条件
-
単位
最小
最大
tCYC-25
tCYC + 25
ns
tCYC-25
tCYC + 25
ns
備考
0.8*VCC
HAKX
0.2*VCC
tHAHV
tXHAL
各端子
0.8*VCC
High-Z
0.2*VCC
詳細なタイミングチャートについては ,「ハードウェアマニュアル」を参照してください。
90
DS07-13802-4
MB96340 シリーズ
(7)USART のタイミング規格
(注意事項)以下の値は , I/O 駆動強度 IOdrive  5 mA のものです。IOdrive が 2 mA の場合 , 別表に示されているすべての最大
出力タイミングを 10 ns 増やす必要があります。
(TA = -40 ℃~ +125 ℃ , VCC = 3.0 V ~ 5.5 V, VSS = AVSS = 0 V, IOdrive = 5 mA, CL = 50 pF)
項目
記号
端子
シリアルクロックサイクルタイム
tSCYCI
SCKn
SCK  SOT 遅延時間
tSLOVI
SCKn, SOTn
VCC = AVCC=
4.5 V ~ 5.5 V
VCC = AVCC=
3.0 V ~ 4.5 V
最小
最大
最小
最大
4 tCLKP1

4 tCLKP1

ns
-20
条件
内部シフト
クロック
モード
単位
+20
-30
+30
ns
N*tCLKP1
- 20 *1

N*tCLKP1
- 30 *1

ns
SOT  SCK  遅延時間
tOVSHI
SCKn, SOTn
有効 SIN  SCK 
tIVSHI
SCKn, SINn
tCLKP1
+ 45

tCLKP1
+ 55

ns
SCK  有効 SIN 保持時間
tSHIXI
SCKn, SINn
0

0

ns
シリアルクロック“L”パルス幅
tSLSHE
SCKn
tCLKP1
+ 10

tCLKP1
+ 10

ns
シリアルクロック“H”パルス幅
tSHSLE
SCKn
tCLKP1
+ 10

tCLKP1
+ 10

ns
SCK  SOT 遅延時間
tSLOVE
SCKn, SOTn

2 tCLKP1
+ 45

2 tCLKP1
+ 55
ns
有効 SIN  SCK 
tIVSHE
SCKn, SINn
tCLKP1/2
+ 10

tCLKP1/2
+ 10

ns
SCK  有効 SIN 保持時間
tSHIXE
SCKn, SINn
tCLKP1
+ 10

tCLKP1
+ 10

ns
tFE
SCKn

20

20
ns
SCK 立下り時間
外部シフト
クロック
モード
20
20
ns
tRE
SCKn
SCK 立上り時間


(注意事項) CLK 同期モードの直流規格。
 CL は , 試験時の端子の負荷容量値。
使用するマシンのクロック周波数によって , 一部のパラメータによって最大ボーレートを制限することが
できます。これのパラメータは , 「MB96300 Series ハードウェアマニュアル」に示されています。
 tCLKP1 は , 周辺クロック 1 (CLKP1) のサイクルタイムです。単位 : ns
* 1 : パラメータ N は tSCYCI によって決まり , 以下のように算出できます。
・tSCYCI = 2*k*tCLKP1 の場合 , N = k(k は 2 より大きな整数 )。
・tSCYCI = (2*k+1)*tCLKP1 の場合 , N = k+1(k は 1 より大きな整数 )。
例:
tSCYCI
DS07-13802-4
N
4*tCLKP1
2
5*tCLKP1, 6*tCLKP1
3
7*tCLKP1, 8*tCLKP1
4
...
...
91
MB96340 シリーズ
tSCYCI
ESCR:SCES = 0 の
0.8*VCC
場合の SCK
0.2*VCC
ESCR:SCES = 1 の
0.8*VCC
0.2*VCC
0.8*VCC
場合の SCK
0.2*VCC
tSLOVI
tOVSHI
0.8*VCC
SOT
0.2*VCC
tSHIXI
tIVSHI
SIN
VIH
VIH
VIL
VIL
内部シフトクロックモード
tSLSHE
ESCR:SCES = 0 の
tSHSLE
VIH
場合の SCK
VIL
ESCR:SCES = 1 の
VIH
場合の SCK
VIH
VIL
VIL
VIH
VIL
tFE
VIH
VIL
tSLOVE
tRE
SOT
0.8*VCC
0.2*VCC
tIVSHE
SIN
tSHIXE
VIH
VIH
VIL
VIL
外部シフトクロックモード
92
DS07-13802-4
MB96340 シリーズ
(8)I2C タイミング
(TA = -40 ℃~ +125 ℃ , VCC = AVCC = 3.0 V ~ 5.5 V, VSS = AVSS = 0 V)
標準モード
項目
記号
条件
高速モード *4
単位
最小
最大
最小
最大
fSCL
0
100
0
400
kHz
tHDSTA
4.0

0.6

s
SCL クロックの“L”幅
tLOW
4.7

1.3

s
SCL クロックの“H”幅
tHIGH
4.0

0.6

s
繰り返される START 条件のセットアップ時間
SCLSDA
tSUSTA
4.7

0.6

s
データ保持時間
SCLSDA
tHDDAT
0
3.45*2
0
0.9*3
s
データセットアップ時間
SDA SCL
tSUDAT
250

100

ns
STOP 条件のセットアップ時間
SCL SDA
tSUSTO
4.0

0.6

s
tBUS
4.7

1.3

s
SCL クロック周波数
START 条件の ( 繰り返し ) 保持時間
SDA SCL
R  1.7 k,
C  50 pF*1
STOP と START 条件間のバスフリー時間
* 1 : R,C : SCL と SDA ラインのプルアップ抵抗と負荷コンデンサ
* 2 : デバイスによって SCL 信号の“L”幅 (tLOW) が拡大されない場合 , 最大 tHDDAT だけを満たす必要があります。
* 3 : 高速モード I2C バスデバイスを標準モードの I2C バスシステムで使用できますが , tSUDAT ≧ 250 ns という条件を満た
す必要があります。
* 4 : 100 kHz 以上で使用する場合は , 周辺クロック 1 を最低 6 MHz に設定してください。
SDA
tSUDAT
tLOW
tBUS
tHDSTA
SCL
tHDSTA
DS07-13802-4
tHDDAT
tHIGH
tSUSTA
tSUSTO
93
MB96340 シリーズ
5. A/D コンバータ
(TA = -40 ℃~ +125 ℃ , 3.0 V ≦ AVRH - AVRL, VCC = AVCC = 3.0V ~ 5.5V, VSS = AVSS = 0V)
規格値
項目
記号
端子
単位
最小
標準
最大
備考
分解能
-
-
-
-
10
ビット
総合誤差
-
-
-3
-
+3
LSB
非直線性誤差
-
-
-2.5
-
+2.5
LSB
微分非直線性誤差
-
-
-1.9
-
+1.9
LSB
VOT
ANn
AVRL 1.5 LSB
AVRL+
0.5 LSB
AVRL +
2.5 LSB
V
VFST
ANn
AVRH 3.5 LSB
AVRH 1.5 LSB
AVRH +
0.5 LSB
V
1.0
-
16,500
s
4.5V ≦ AVCC ≦ 5.5V
-
2.0
-
-
s
3.0V ≦ AVCC < 4.5V
0.5
-
-
s
4.5V ≦ AVCC ≦ 5.5V
1.2
-
-
s
3.0V ≦ AVCC < 4.5V
-1
-
+1
A
TA ≦ 105 ℃ ,
AVSS, AVRL < VI < AVCC,
AVRH
-1.2
-
+1.2
A
105 ℃ < TA ≦ 125 ℃ ,
AVSS, AVRL < VI < AVCC,
AVRH
ゼロトランジション電圧
フルスケールトランジション
電圧
比較時間
サンプリング時間
アナログポート入力電流
アナログ入力電圧範囲
基準電圧範囲
-
IAIN
-
ANn
VAIN
ANn
AVRL
-
AVRH
V
AVRH
AVRH/
AVRH2
0.75 AVcc
-
AVcc
V
AVRL
AVRL
AVSS
-
0.25 AVCC
V
IA
AVcc
-
2.5
5
mA
A/D コンバータ動作時
IAH
AVcc
-
-
5
A
A/D コンバータ非動作時
IR
AVRH/
AVRL
-
0.7
1
mA
A/D コンバータ動作時
IRH
AVRH/
AVRL
-
-
5
A
A/D コンバータ非動作時
-
ANn
-
-
4
LSB
電源電流
基準電圧電流
入力チャネル間のばらつき
(注意事項)|AVRH - AVRL| が小さくなるほど , 相対的な誤差は大きくなります。
94
DS07-13802-4
MB96340 シリーズ
A/D コンバータの用語の定義
分解能
総合誤差
: A/D コンバータが識別可能なアナログ変化
: 実際の値と理論値の差。総合誤差は , ゼロトランジション誤差 , フルスケールトランジション
誤差 , および非直線性誤差が含まれる
: ゼロトランジション点 (00 0000 0000 00 0000 0001) とフルスケールトランジション点
(11 1111 111011 1111 1111) を結んだ直線と , 実際の変換特性との偏差
: 出力コードを 1 LSB 変化させるために必要な入力電圧の理想値からの偏差
非直線性誤差
微分非直線性誤差
ゼロトランジション
電圧
フルスケール
トランジション電圧
: 最小変換値を生成する入力電圧
: 最大変換値を生成する入力電圧
総合誤差
3FF
3FE
1.5 LSB
実際の変換特性
デジタル出力
3FD
{1 LSB × (N − 1) + 0.5 LSB}
004
VNT
( 実測値 )
003
実際の変換特性
002
理想特性
001
0.5 LSB
AVRL
AVRH
アナログ入力
VNT  {1 LSB  (N  1)  0.5 LSB}
1 LSB
デジタル出力“N”の総合誤差 
1 LSB  ( 理想値 )
AVRH  AVRL
1024
[LSB]
[V]
N: A/D コンバータデジタル出力値
VOT ( 理想値 )  AVRL  0.5 LSB [V]
VFST ( 理想値 )  AVRH  1.5 LSB [V]
VNT : デジタル出力が (N  1) から N に遷移する電圧
DS07-13802-4
95
MB96340 シリーズ
非直線性誤差
微分非直線性誤差
理想特性
3FF
デジタル出力
3FD
実際の変換特性
{1 LSB × (N − 1)
+ VOT }
N+1
VNT
( 実測値 )
004
実際の変換特性
003
実際の変換特性
VFST
( 実測値 )
デジタル出力
3FE
N
V(N + 1)T
( 実測値 )
N−1
VNT
( 実測値 )
実際の変換特性
002
理想特性
N−2
001
VOT ( 実測値 )
AVRL
AVRH
AVRL
AVRH
アナログ入力
アナログ入力
デジタル出力 N の非直線性誤差 
デジタル出力 N の微分非直線性誤差 
1 LSB 
VNT  {1 LSB  (N  1)  VOT}
1 LSB
V (N+1) T  VNT
1 LSB
VFST  VOT
[LSB]
1 LSB [LSB]
[V]
1022
N
: A/D コンバータデジタル出力値
VOT : デジタル出力が“000H”から“001H”に遷移する電圧
VFST : デジタル出力が“3FEH”から“3FFH”に遷移する電圧
96
DS07-13802-4
MB96340 シリーズ
A/D コンバータ部の注意事項
・アナログ入力の外部インピーダンスと A/D コンバータ ( サンプルホールド回路付き ) のサンプリング時間について
外部インピーダンスが高くサンプリング時間を十分に確保できない場合 , 内部サンプルホールド用コンデンサに十分に
アナログ電圧が充電されず , A/D 変換精度に影響を及ぼします。
・アナログ入力等価回路
R
コンパレータ
アナログ入力
C
サンプリングスイッチ
参考値 :
・C = 8.5 pF ( 最大 )
A/D 変換精度規格を満足させるため , 外部インピーダンスと最小サンプリング時間の関係から , サンプリング時間 (Tsamp)
が最小値より長くなるように , 抵抗値や動作周波数を調整するか , 外部インピーダンスを下げて , ご使用ください。通常こ
の値は 7t に設定されます。ここで , t = RC です。アナログ入力に接続されている外部入力抵抗 (Rext) が含まれている場合 ,
サンプリング時間は , 次のように表されます。
Tsamp [min] = 7  (Rext + 2.6k)  C (4.5 ≦ AVcc ≦ 5.5 の場合 )
Tsamp [min] = 7  (Rext + 12.1k)  C (3.0 ≦ AVcc ≦ 4.5 の場合 )
サンプリング時間が十分に確保できない場合 , アナログ入力端子に 0.1 F 程度のコンデンサを接続してください。
・誤差について
|AVRH - AVRL| が小さくなるほど , 相対的な誤差は大きくなります。
DS07-13802-4
97
MB96340 シリーズ
6. アラームコンパレータ
(TA = -40 C ~ +125 C, VCC = AVCC = 3.0 V ~ 5.5 V, VSS = AVSS = 0 V)
規格値
項目
記号
端子
IA5ALMF
電源電流
IA5ALMS
AVCC
IA5ALMH
単位
備考
最小
標準
最大
-
25
45
A
高速モード
(1 チャネル ) で有効な
アラームコンパレータ
-
7
13
A
低速モード
(1 チャネル ) で有効な
アラームコンパレータ
-
-
5
A
無効なアラーム
コンパレータ
-1
-
+1
A
TA = 25 ℃
TA = 125 ℃
ALARM 端子入力電流
IALIN
-3
-
+3
A
ALARM 端子入力電圧範囲
VALIN
0
-
AVCC
V
外部低しきい値
高から低への遷移
VEVTL
(H->L)
0.36 *
AVCC -0.25
0.36 *
AVCC -0.1
-
V
外部低しきい値
低から高への遷移
VEVTL
(L->H)
-
0.36 *
AVCC +0.1
0.36 *
AVCC +0.25
V
外部高しきい値
高から低への遷移
VEVTH
(H->L)
0.78 *
AVCC -0.25
0.78 *
AVCC -0.1
-
V
外部高しきい値
低から高への遷移
VEVTH
(L->H)
0.78 *
AVCC +0.1
0.78 *
AVCC +0.25
V
内部低しきい値
高から低への遷移
VIVTL
(H->L)
0.9
1.1
-
V
内部低しきい値
低から高への遷移
VIVTL
(L->H)
-
1.3
1.55
V
内部高しきい値
高から低への遷移
VIVTH
(H->L)
2.2
2.4
-
V
内部高しきい値
低から高への遷移
VIVTH
(L->H)
-
2.6
2.85
V
スイッチヒステリシス
VHYS
50
-
300
mV
tCOMPF
-
0.1
1
s
CMD = 1 ( 高速 )
tCOMPS
-
1
10
s
CMD = 0 ( 低速 )
tCMD
-
100
500
s
上で指定したしきい値
レベルは , この時間内で
は保証されません。
INTREF = 0
ALARM0,
ALARM1
INTREF = 1
比較時間
低 / 高速モード遷移時間
98
DS07-13802-4
MB96340 シリーズ
コンパレータ
出力
H
L
VxVTx(H->L)
VHYS
VALIN
VxVTx(L->H)
DS07-13802-4
99
MB96340 シリーズ
7. 低電圧検出の特性
(TA = -40 ℃~ +125 ℃ , Vcc = AVcc = 3.0V
規格値 *2
規格値 *1
項目
~ 5.5V, Vss = AVss = 0V)
記号
単位
Remarks
110
s
電源投入後および , 検出レベル変更後
2.65
2.95
V
CILCR:LVL[3:0]=”0000”
3.1
2.85
3.2
V
CILCR:LVL[3:0]=”0001”
3.3
3.05
3.4
V
CILCR:LVL[3:0]=”0010”
3.5
3.75
3.45
3.85
V
CILCR:LVL[3:0]=”0011”
VDL4
3.6
3.85
3.55
3.95
V
CILCR:LVL[3:0]=”0100”
Level 5
VDL5
3.7
3.95
3.65
4.1
V
CILCR:LVL[3:0]=”0101”
Level 6
VDL6
3.8
4.05
3.75
4.2
V
CILCR:LVL[3:0]=”0110”
Level 7
VDL7
3.9
4.15
3.85
4.3
V
CILCR:LVL[3:0]=”0111”
Level 8
VDL8
4.0
4.25
3.95
4.4
V
CILCR:LVL[3:0]=”1000”
Level 9
VDL9
4.1
4.35
4.05
4.5
V
CILCR:LVL[3:0]=”1001”
Level 10
VDL10
使用せず
使用せず
Level 11
VDL11
使用せず
使用せず
Level 12
VDL12
使用せず
使用せず
Level 13
VDL13
使用せず
使用せず
Level 14
VDL14
使用せず
使用せず
Level 15
VDL15
使用せず
使用せず
最小
最大
最小
最大
TLVDSTAB
-
75
-
Level 0
VDL0
2.7
2.9
Level 1
VDL1
2.9
Level 2
VDL2
3.1
Level 3
VDL3
Level 4
安定化時間
*1: "*2" に記載した製品を除く , すべての製品で有効
*2: MB96F345 で有効
CILCR:LVL[3:0] は , CILCR レジスタの低電圧検出レベル選択ビットです。
レベル 10 ~ 15 は , このデバイスでは使用しません。
検出を適切に実行するため , 電圧レベルの傾斜は
dV
V
≤ 0.004 μs を満たす必要があります。
dt
変動が速すぎるとノイズと見なされ , 検出できないことがあります。
MCU の機能動作は , Vcc = 2.7V の最小低電圧検出レベルまで保証されています。
ただし , 電気的特性は指定範囲 ( 通常は 3.0V まで ) でのみ有効です。
電源電圧の傾きを 0.1V/μs 以下でご使用ください。
100
DS07-13802-4
MB96340 シリーズ
低電圧検出の動作
下図に , 低電圧の動作を示します。
リセットや立上り動作の詳細については , ハードウェアマニュアルをご覧ください。
電圧 [V]
VCC
VDLx, Max
VDLx, Min
dV
dt
時間 [s]
通常動作
DS07-13802-4
低電圧リセットアサーション
パワーリセット延長時間
101
MB96340 シリーズ
8. フラッシュメモリプログラム / 消去特性
(TA = -40 ℃~ +105 ℃ , VCC = AVCC = 3.0V ~ 5.5V, VSS = AVSS = 0V)
項目
規格値
単位
備考
最小
標準
最大
プログラム / データフラッ
シュ ( メインフラッシュ )
-
0.9
3.6
s
消去前の書込み時間を除く
セクタ消去時間
-
0.5
2
s
消去前の書込み時間を除く
データフラッシュ
-
0.8
3.6
s
消去前の書込み時間を含む
プログラム / データフラッ
シュ ( メインフラッシュ )
-
n × 0.9
n × 3.6
s
消去前の書込み時間を除く
(n はデバイスのフラッシュセクタ数 )
チップ消去時間
-
2.5
10
s
消去事前プログラミング時間なし
データフラッシュ
-
3.7
16.4
s
消去事前プログラミング時間あり
-
23
370
s
書き込みコマンドを実行するための
オーバヘッド時間なし
-
15
100
s
書き込みコマンドを実行するための
オーバヘッド時間なし
10000
-
-
cycle
20
-
-
year
セクタ消去時間
チップ消去時間
ワード (16 ビット幅 )
プログラミング時間
プログラム / データフラッ
シュ ( メインフラッシュ )
バイト (8 ビット幅 )
プログラミング時間
データフラッシュ
書込み / 消去サイクル
フラッシュデータ保持時間
*1
* 1:表内の数値は , テクノロジの信頼性評価結果を変換したものです ( アレニウスの式で高温測定を+ 85 ℃の正規化数
に変換 )。
102
DS07-13802-4
MB96340 シリーズ
■ 特性例
下記の図は , 標準的な項目値で測定したサンプル特性を示しています。
R un Mode
100.00
PLL clock (56 MHz)
10.00
Icc [mA]
Main osc. (4 MHz)
R C clock (2 MHz)
1.00
R C clock (100 kHz)
0.10
S ub osc.(32 kHz)
0.01
-50.00
0.00
50.00
100.00
150.00
100.00
150.00
T a [ºC ]
S leep mode
100.00
PLL clock (56 MHz)
Icc [mA]
10.00
Main osc. (4 MHz)
1.00
R C clock (2 MHz)
R C clock (100 kHz)
0.10
S ub osc.(32 kHz)
0.01
-50.00
0.00
50.00
T a [ºC ]
DS07-13802-4
103
MB96340 シリーズ
T imer mode
10.00
P LL clock (56 MHz)
Icc [mA]
1.00
Main osc. (4 MHz)
R C clock (2 MHz)
R C clock (100 kHz)
0.10
S ub osc. (32 kHz)
0.01
-50.00
0.00
50.00
100.00
150.00
100.00
150.00
T a [ºC ]
S top mode
1.00
Icc [mA]
0.10
0.01
0.00
-50.00
0.00
50.00
T a [ºC ]
104
DS07-13802-4
MB96340 シリーズ
測定条件
モード
ランモード
スリープ
モード
DS07-13802-4
選択したクロック
ソース
クロック / レギュレータ設定
PLL
CLKS1 = CLKS2 = CLKB = CLKP1 = 56 MHz
CLKP2 = 28 MHz
電圧レギュレータは高パワーモード
コア電圧 = 1.9 V
メイン発振
CLKS1 = CLKS2 = CLKB = CLKP1 = CLKP2 = 4 MHz
電圧レギュレータは高パワーモード
コア電圧 = 1.8 V
RC クロック ( 高速 )
CLKS1 = CLKS2 = CLKB = CLKP1 = CLKP2 = 2 MHz
電圧レギュレータは高パワーモード
コア電圧 = 1.8 V
RC クロック ( 低速 )
CLKS1 = CLKS2 = CLKB = CLKP1 = CLKP2 = 100 kHz
電圧レギュレータは高パワーモード
コア電圧 = 1.8 V
サブ発振
CLKS1 = CLKS2 = CLKB = CLKP1 = CLKP2 = 32 kHz
電圧レギュレータは低パワーモード A
コア電圧 = 1.8 V
PLL
CLKS1 = CLKS2 = CLKP1 = 56 MHz
CLKP2 = 28 MHz
( このモ-ドでは CLKB は停止 )
電圧レギュレータは高パワーモード
コア電圧 = 1.9 V
メイン発振
CLKS1 = CLKS2 = CLKP1 = CLKP2 = 4 MHz
( このモ-ドでは CLKB は停止 )
電圧レギュレータは高パワーモード
コア電圧 = 1.8 V
RC クロック ( 高速 )
CLKS1 = CLKS2 = CLKP1 = CLKP2 = 2 MHz
( このモ-ドでは CLKB は停止 )
電圧レギュレータは高パワーモード
コア電圧 = 1.8 V
RC クロック ( 低速 )
CLKS1 = CLKS2 = CLKP1 = CLKP2 = 100 kHz
( このモ-ドでは CLKB は停止 )
電圧レギュレータは高パワーモード
コア電圧 = 1.8 V
サブ発振
CLKS1 = CLKS2 = CLKP1 = CLKP2 = 32 kHz
( このモ-ドでは CLKB は停止 )
電圧レギュレータは低パワーモード A
コア電圧 = 1.8 V
105
MB96340 シリーズ
測定条件
モード
タイマ
モード
ストップ
モード
106
選択したクロック
ソース
クロック / レギュレータ設定
PLL
CLKMC = 4 MHz, CLKPLL = 56 MHz
( このモ-ドではシステムクロックは停止 )
電圧レギュレータは高パワーモード
コア電圧 = 1.9 V
メイン発振
CLKMC = 4 MHz
( このモ-ドではシステムクロックは停止 )
電圧レギュレータは高パワーモード
コア電圧 = 1.8 V
RC クロック ( 高速 )
CLKRC = 2 MHz
( このモ-ドではシステムクロックは停止 )
電圧レギュレータは高パワーモード
コア電圧 = 1.8 V
RC クロック ( 低速 )
CLKRC = 100 kHz
( このモ-ドではシステムクロックは停止 )
電圧レギュレータは高パワーモード
コア電圧 = 1.8 V
サブ発振
CLKSC = 100 kHz
( このモ-ドではシステムクロックは停止 )
電圧レギュレータは低パワーモード A
コア電圧 = 1.8 V
停止
( このモ-ドでは全クロックが停止 )
電圧レギュレータは低パワーモード B
コア電圧 = 1.8 V
DS07-13802-4
MB96340 シリーズ
■ オーダ型格
CAN コントローラ付き MCU
型格
フラッシュ /ROM
MB96345YSAPQC-GSE2
なし
MB96345RSAPQC-GSE2
MB96345YWAPQC-GSE2
MB96345RWAPQC-GSE2
MB96345YSAPMC-GSE2
あり
ROM (160KB)
なし
MB96345RSAPMC-GSE2
MB96345YWAPMC-GSE2
あり
MB96345RWAPMC-GSE2
MB96346YSAPQC-GSE2
なし
MB96346RSAPQC-GSE2
MB96346YWAPQC-GSE2
MB96346RWAPQC-GSE2
MB96346YSAPMC-GSE2
あり
ROM (288KB)
なし
MB96346RSAPMC-GSE2
MB96346YWAPMC-GSE2
あり
MB96346RWAPMC-GSE2
MB96F345FSBPQC-GSE2
なし
MB96F345DSBPQC-GSE2
MB96F345FWBPQC-GSE2
MB96F345DWBPQC-GSE2
MB96F345FSBPMC-GSE2
あり
フラッシュ A (160KB)
Data フラッシュ A (64KB)
なし
MB96F345DSBPMC-GSE2
MB96F345FWBPMC-GSE2
あり
MB96F345DWBPMC-GSE2
MB96F346YSBPQC-GSE2
なし
MB96F346RSBPQC-GSE2
MB96F346YWBPQC-GSE2
MB96F346RWBPQC-GSE2
MB96F346YSBPMC-GSE2
MB96F346RSBPMC-GSE2
MB96F346YWBPMC-GSE2
MB96F346RWBPMC-GSE2
DS07-13802-4
サブ
クロック
あり
フラッシュ A (288KB)
なし
あり
Persistent
Low
Volt-age
Reset
パッケージ
あり
なし
あり
プラスチック QFP
(FPT-100P-M22)
なし
あり
なし
あり
プラスチック LQFP
100 ピン
(FPT-100P-M20)
なし
あり
なし
あり
プラスチック QFP
(FPT-100P-M22)
なし
あり
なし
あり
プラスチック LQFP
100 ピン
(FPT-100P-M20)
なし
あり
なし
あり
プラスチック QFP
(FPT-100P-M22)
なし
あり
なし
あり
プラスチック LQFP
100 ピン
(FPT-100P-M20)
なし
あり
なし
あり
プラスチック QFP
(FPT-100P-M22)
なし
あり
なし
あり
プラスチック LQFP
100 ピン
(FPT-100P-M20)
なし
107
MB96340 シリーズ
CAN コントローラ付き MCU
型格
フラッシュ /ROM
MB96F346YSCPQC-GSE2
なし
MB96F346RSCPQC-GSE2
MB96F346YWCPQC-GSE2
MB96F346RWCPQC-GSE2
MB96F346YSCPMC-GSE2
あり
フラッシュ A (288KB)
なし
MB96F346RSCPMC-GSE2
MB96F346YWCPMC-GSE2
あり
MB96F346RWCPMC-GSE2
MB96F347YSBPQC-GSE2
なし
MB96F347RSBPQC-GSE2
MB96F347YWBPQC-GSE2
MB96F347RWBPQC-GSE2
MB96F347YSBPMC-GSE2
あり
フラッシュ A (416KB)
なし
MB96F347RSBPMC-GSE2
MB96F347YWBPMC-GSE2
あり
MB96F347RWBPMC-GSE2
MB96F347YSCPQC-GSE2
なし
MB96F347RSCPQC-GSE2
MB96F347YWCPQC-GSE2
MB96F347RWCPQC-GSE2
MB96F347YSCPMC-GSE2
あり
フラッシュ A (416KB)
なし
MB96F347RSCPMC-GSE2
MB96F347YWCPMC-GSE2
あり
MB96F347RWCPMC-GSE2
MB96F348YSBPQC-GSE2
なし
MB96F348RSBPQC-GSE2
MB96F348YWBPQC-GSE2
MB96F348RWBPQC-GSE2
MB96F348YSBPMC-GSE2
MB96F348RSBPMC-GSE2
MB96F348YWBPMC-GSE2
MB96F348RWBPMC-GSE2
108
サブ
クロック
あり
フラッシュ A (544KB)
なし
あり
Persistent
Low
Volt-age
Reset
パッケージ
あり
なし
あり
プラスチック QFP
(FPT-100P-M22)
なし
あり
なし
あり
プラスチック LQFP
100 ピン
(FPT-100P-M20)
なし
あり
なし
あり
プラスチック QFP
(FPT-100P-M22)
なし
あり
なし
あり
プラスチック LQFP
100 ピン
(FPT-100P-M20)
なし
あり
なし
あり
プラスチック QFP
(FPT-100P-M22)
なし
あり
なし
あり
プラスチック LQFP
100 ピン
(FPT-100P-M20)
なし
あり
なし
あり
プラスチック QFP
(FPT-100P-M22)
なし
あり
なし
あり
プラスチック LQFP
100 ピン
(FPT-100P-M20)
なし
DS07-13802-4
MB96340 シリーズ
CAN コントローラ付き MCU
型格
フラッシュ /ROM
MB96F348YSCPQC-GSE2
なし
MB96F348RSCPQC-GSE2
MB96F348YWCPQC-GSE2
MB96F348RWCPQC-GSE2
MB96F348YSCPMC-GSE2
あり
フラッシュ A (544KB)
なし
MB96F348RSCPMC-GSE2
MB96F348YWCPMC-GSE2
あり
MB96F348RWCPMC-GSE2
MB96F348TSCPQC-GSE2
なし
MB96F348HSCPQC-GSE2
MB96F348TWCPQC-GSE2
MB96F348HWCPQC-GSE2
MB96F348TSCPMC-GSE2
あり
フラッシュ A (544KB)
フラッシュ B (32KB)
なし
MB96F348HSCPMC-GSE2
MB96F348TWCPMC-GSE2
あり
MB96F348HWCPMC-GSE2
MB96V300BRB-ES
( 評価用)
DS07-13802-4
サブ
クロック
外部 RAM によるエミュ
レート
あり
Persistent
Low
Volt-age
Reset
パッケージ
あり
なし
あり
プラスチック QFP
(FPT-100P-M22)
なし
あり
なし
あり
プラスチック LQFP
100 ピン
(FPT-100P-M20)
なし
あり
なし
あり
プラスチック QFP
(FPT-100P-M22)
なし
あり
なし
あり
プラスチック LQFP
100 ピン
(FPT-100P-M20)
なし
なし
プラスチック BGA,
416 端子
(BGA-416P-M02)
109
MB96340 シリーズ
CAN コントローラなし MCU
Part number
フラッシュ /ROM
MB96F346ASBPQC-GSE2
MB96F346AWBPQC-GSE2
MB96F346ASBPMC-GSE2
Subclock
Package
なし
プラスチック QFP
100 ピン
(FPT-100P-M22)
あり
フラッシュ A (288KB)
なし
MB96F346AWBPMC-GSE2
あり
MB96F347ASBPQC-GSE2
なし
MB96F347AWBPQC-GSE2
MB96F347ASBPMC-GSE2
あり
フラッシュ A (416KB)
なし
MB96F347AWBPMC-GSE2
あり
MB96F348ASBPQC-GSE2
なし
MB96F348AWBPQC-GSE2
MB96F348ASBPMC-GSE2
あり
フラッシュ A (544KB)
なし
MB96F348AWBPMC-GSE2
あり
MB96F346ASCPQC-GSE2
なし
MB96F346AWCPQC-GSE2
MB96F346ASCPMC-GSE2
あり
フラッシュ A (288KB)
なし
MB96F346AWCPMC-GSE2
あり
MB96F347ASCPQC-GSE2
なし
MB96F347AWCPQC-GSE2
MB96F347ASCPMC-GSE2
あり
フラッシュ A (416KB)
なし
MB96F347AWCPMC-GSE2
あり
MB96F348ASCPQC-GSE2
なし
MB96F348AWCPQC-GSE2
MB96F348ASCPMC-GSE2
あり
フラッシュ A (544KB)
なし
MB96F348AWCPMC-GSE2
あり
MB96F348CSCPQC-GSE2
なし
MB96F348CWCPQC-GSE2
MB96F348CSCPMC-GSE2
MB96F348CWCPMC-GSE2
110
フラッシュ A (544KB)
フラッシュ B (32KB)
あり
なし
あり
プラスチック LQFP
100 ピン
(FPT-100P-M20)
プラスチック QFP
100 ピン
(FPT-100P-M22)
プラスチック LQFP
100 ピン
(FPT-100P-M20)
プラスチック QFP
100 ピン
(FPT-100P-M22)
プラスチック LQFP
100 ピン
(FPT-100P-M20)
プラスチック QFP
100 ピン
(FPT-100P-M22)
プラスチック LQFP
100 ピン
(FPT-100P-M20)
プラスチック QFP
100 ピン
(FPT-100P-M22)
プラスチック LQFP
100 ピン
(FPT-100P-M20)
プラスチック QFP
100 ピン
(FPT-100P-M22)
プラスチック LQFP
100 ピン
(FPT-100P-M20)
プラスチック QFP
100 ピン
(FPT-100P-M22)
プラスチック LQFP
100 ピン
(FPT-100P-M20)
DS07-13802-4
MB96340 シリーズ
このデータシートは、旧式となった次のデバイスにも有効です。
MB96F346YSA, MB96F346RSA, MB96F346YWA, MB96F346RWA,
MB96F347YSA, MB96F347RSA, MB96F347YWA, MB96F347RWA,
MB96F348YSA, MB96F348RSA, MB96F348YWA, MB96F348RWA,
MB96F348TSB, MB96F348HSB, MB96F348TWB, MB96F348HWB,
MB96F346ASA, MB96F346AWA,
MB96F347ASA, MB96F347AWA,
MB96F348ASA, MB96F348AWA,
MB96F348CSB, MB96F348CWB
DS07-13802-4
111
MB96340 シリーズ
■ パッケージ・外形寸法図 MB96(F)34x LQFP 100P
ࡊ࡜ࠬ࠴࠶ࠢ࡮LQFP, 100ࡇࡦ
(FPT-100P-M20)
࡝࡯࠼ࡇ࠶࠴
0.50 mm
ࡄ࠶ࠤ࡯ࠫ᏷×
ࡄ࠶ࠤ࡯ࠫ㐳ߐ
14.0 mm × 14.0 mm
࡝࡯࠼ᒻ⁁
ࠟ࡞࠙ࠖࡦࠣ
ኽᱛᣇᴺ
ࡊ࡜ࠬ࠴࠶ࠢࡕ࡯࡞࠼
ขઃߌ㜞ߐ
1.70 mm Max
⾰㊂
0.65 g
ࠦ࡯࠼㧔ෳ⠨㧕
P-LFQFP100-14×14-0.50
ࡊ࡜ࠬ࠴࠶ࠢ࡮LQFP, 100ࡇࡦ
(FPT-100P-M20)
ᵈ1㧕*ශኸᴺߪ࡟ࠫࡦᱷࠅࠍ฽߹ߕ‫ޕ‬
ᵈ2㧕┵ሶ᏷߅ࠃ߮┵ሶෘߐߪࡔ࠶ࠠෘࠍ฽߻‫ޕ‬
ᵈ3㧕┵ሶ᏷ߪ࠲ࠗࡃಾᢿᱷࠅࠍ฽߹ߕ‫ޕ‬
16.00 ±0.20(.630 ±.008)SQ
*14.00 ±0.10(.551 ±.004)SQ
75
51
76
50
0.08(.003)
Details of "A" part
+0.20
26
100
1
25
C
0.20 ±0.05
(.008 ±.002)
0.08(.003)
M
0.10 ±0.10
(.004 ±.004)
(Stand off)
0°~8°
"A"
0.50(.020)
+.008
1.50 –0.10 .059 –.004
(Mounting height)
INDEX
0.145 ±0.055
(.006 ±.002)
2005 -2010 FUJITSU SEMICONDUCTOR LIMITED F100031S-c-3-5
0.50 ±0.20
(.020 ±.008 )
0.60 ±0.15
(.024 ±.006)
0.25(.010)
න૏㧦mm㧔inches㧕
ᵈᗧ㧦᜝ᒐౝߩ୯ߪෳ⠨୯ߢߔ‫ޕ‬
最新の外形寸法図については , 下記 URL にてご確認ください。
http://edevice.fujitsu.com/package/jp-search/
112
DS07-13802-4
MB96340 シリーズ
■ パッケージ・外形寸法図 MB96(F)34x QFP 100P
プラスチック・QFP, 100 ピン
リードピッチ
0.65 mm
パッケージ幅×
パッケージ長さ
14.00 mm × 20.00 mm
リード形状
ガルウィング
封止方法
プラスチックモールド
取付け高さ
3.35 mm MAX
コード(参考)
P-QFP100-14×20-0.65
(FPT-100P-M22)
プラスチック・QFP, 100 ピン
(FPT-100P-M22)
注 1)* 印寸法はレジン残りを含まず。
注 2)端子幅および端子厚さはメッキ厚を含む。
注 3)端子幅はタイバ切断残りを含まず。
23.90±0.40(.941±.016)
* 20.00±0.20(.787±.008)
80
51
50
81
0.10(.004)
17.90±0.40
(.705±.016)
*14.00±0.20
(.551±.008)
INDEX
Details of "A" part
0.25(.010)
+0.35
3.00 –0.20
+.014
.118 –.008
(Mounting height)
0~8°
31
100
1
30
0.65(.026)
0.32±0.05
(.013±.002)
0.13(.005)
M
0.17±0.06
(.007±.002)
"A"
C
2006-2010 FUJITSU SEMICONDUCTOR LIMITED F100033S-c-1-3
0.80±0.20
(.031±.008)
0.88±0.15
(.035±.006)
0.25±0.20
(.010±.008)
(Stand off)
単位:mm (inches)
注意:括弧内の値は参考値です。
最新の外形寸法図については , 下記 URL にてご確認ください。
http://edevice.fujitsu.com/package/jp-search/
DS07-13802-4
113
MB96340 シリーズ
■ 本版における主な変更点
ページ
3
章
変更結果
■特徴
I2C
・以下の記述を修正。
8 ビット → 7 ビット
■特徴
プログラマブルパルス
ジェネレータ
・以下の記述を修正。
オーバフロー → アンダフロー
外部バスインタフェース
・以下の記述を削除。
非多重化アドレス / データライン
■ブロックダイヤグラム
・以下の記述を修正。
RX0, TX1*3 → RX0, RX1*3
4
*4: A/D コンバータ基準電圧スイッチは MB96F345Dyy
および MB96F345Fyy では無効
→
*5: A/D コンバータ基準電圧スイッチは MB96F345Dyy
および MB96F345Fyy では無効
9
16
40
・回路形式 B の備考欄の値を、以下の様に修正。
約 2*5MΩ → 20MΩ(X1A:19.5MΩ, X0A:0.5MΩ)
■ I/O マップ
MB96(F)34x の I/O マップ
(15/27)
・アドレス 00049CH, 00049DH, 00049EH を予約に修正。
58
■デバイスの取り扱い上の注意 ・以下の記述を追加。
6. 電源端子 (VCC/VSS)
0.1V/μs を超えないように電源のパスコン容量を追加してください。
62
■電気的特性
2. 推奨動作条件
・C 端子の平滑コンデンサの規格値を以下の値に修正。
最少:3.5, 標準:4.7, 最大:15
■電気的特性
4. 交流規格
(1) ソースクロックタイミング
・RC クロック安定時間の項目を新規追加。
■電気的特性
4. 交流規格
(1) ソースクロックタイミング
・発振振幅の図を追加。
■電気的特性
(6) 外部バスタイミング
基本タイミング
・図中の以下の記述を修正。
A[23:160] → A[23:16]
72
73
80
114
■入出力回路形式
入出力回路形式 B
備考
・PLL 位相ジッタ備考に以下の記述を追加。
外部の発振器 , 水晶または共振器からくるジッタは ,
カバーしていません。
DS07-13802-4
MB96340 シリーズ
ページ
83
84
85
章
■電気的特性
バスリードタイミング
・以下の項目に該当する行を削除。
有効アドレス ⇒ RDX ↓ 時間 ( 非多重化 )
有効アドレス ⇒ 有効データ入力 ( 非多重化 )
■電気的特性
バスリードタイミング
・以下の記述を修正。
記号 tAXDX A[23:160] → 記号 tAXDX A[23:16]
記号 tAVCH A[23:160] → 記号 tAVCH A[23:16]
■電気的特性
バスリードタイミング
・図中の以下の記述を修正。
A[23:160] → A[23:16]
■電気的特性
4. 交流規格
バスタイミング ( 書込み )
・WRX パルス幅の端子情報誤記を修正。
WRXL → WRLX
86
・以下の項目に該当する行を削除。
有効アドレス ⇒ WRX ↓ 時間 ( 非多重化 )
WRX ↑ ⇒ アドレス有効時間 ( 非多重化 )
■電気的特性
4. 交流規格
バスタイミング ( 書込み )
91
・WRX パルス幅の端子情報誤記を修正。
WRXL → WRLX
・以下の項目に該当する行を削除。
WRX ↑ ⇒ アドレス有効時間 ( 非多重化 )
CSn ⇒ WRX 時間 ( 非多重化 )
WRX ⇒ CSn 時間 ( 非多重化 )
87
88
変更結果
■電気的特性
4. 交流規格
バスタイミング ( 書込み )
・図中の以下の記述を修正。
A[23:160] → A[23:16]
■電気的特性
4. 交流規格
・表の幅を広げて、隠れていた内容が表示される様に修正。
(7)USART のタイミング規格
■電気的特性
5. A/D コンバータ
・以下の項目名を修正。
ゼロリーディング電圧 → ゼロトランジション電圧
フルスケールリーディング電圧 → フルスケールトランジション電圧
94
・アナログポート入力電流 (IAIN) の規格値 ( 最小 / 最大 ) を、
適正値に訂正。
95
■電気的特性
6. A/D コンバータ
A/D コンバータの用語の定義
DS07-13802-4
・以下の用語を修正。
ゼロリーディング電圧 → ゼロトランジション電圧
フルスケールリーディング電圧 → フルスケールトランジション電圧
115
MB96340 シリーズ
ページ
章
■電気的特性
7. 低電圧検出の特性
変更結果
・以下の記述を修正。
規格値 1 → 規格値 *1
規格値 2 → 規格値 *2
100
・以下の記述を追加。
電源電圧の傾きを 0.1V/μs 以下でご使用ください。
102
・以下の誤記を修正。
■電気的特性
8. フラッシュメモリプログラム
消去前の書込み時間を除く → 消去前の書込み時間を含む
/ 消去特性
■オーダ型格
CAN コントローラ付き MCU
・オーダー型格の一覧に、以下の C 版型格を追加。
MB96F346YSCPQC-GSE2 MB96F346RSCPQC-GSE2
MB96F346YWCPQC-GSE2 MB96F346RWCPQC-GSE2
MB96F346YSCPMC-GSE2 MB96F346RSCPMC-GSE2
MB96F346YWCPMC-GSE2 MB96F346RWCPMC-GSE2
MB96F347YSCPQC-GSE2 MB96F347RSCPQC-GSE2
MB96F347YWCPQC-GSE2 MB96F347RWCPQC-GSE2
MB96F347YSCPMC-GSE2 MB96F347RSCPMC-GSE2
MB96F347YWCPMC-GSE2 MB96F347RWCPMC-GSE2
■オーダ型格
CAN コントローラ付き MCU
・オーダー型格の一覧に、以下の C 版型格を追加。
MB96F348YSCPQC-GSE2 MB96F348RSCPQC-GSE2
MB96F348YWCPQC-GSE2 MB96F348RWCPQC-GSE2
MB96F348YSCPMC-GSE2 MB96F348RSCPMC-GSE2
MB96F348YWCPMC-GSE2 MB96F348RWCPMC-GSE2
■オーダ型格
CAN コントローラなし MCU
・オーダー型格の一覧に、以下の C 版型格を追加。
MB96F346ASCPQC-GSE2 MB96F346AWCPQC-GSE2
MB96F346ASCPMC-GSE2 MB96F346AWCPMC-GSE2
MB96F347ASCPQC-GSE2 MB96F347AWCPQC-GSE2
MB96F347ASCPMC-GSE2 MB96F347AWCPMC-GSE2
MB96F348ASCPQC-GSE2 MB96F348AWCPQC-GSE2
MB96F348ASCPMC-GSE2 MB96F348AWCPMC-GSE2
108
109
110
116
DS07-13802-4
MB96340 シリーズ
MEMO
DS07-13802-4
117
MB96340 シリーズ
MEMO
118
DS07-13802-4
MB96340 シリーズ
MEMO
DS07-13802-4
119
MB96340 シリーズ
本資料の記載内容は , 予告なしに変更することがありますので , 製品のご購入やご使用などのご用命の際は , 当社営業窓口にご確認ください。
本資料に記載された動作概要や応用回路例などの情報は , 半導体デバイスの標準的な動作や使い方を示したもので , 実際に使用する機器での動作を
保証するものではありません。したがって , お客様の機器の設計においてこれらを使用する場合は , お客様の責任において行ってください。これらの
使用に起因する損害などについては , 当社はその責任を負いません。
本資料は , 本資料に記載された製品および動作概要  回路図を含む技術情報について , 当社もしくは第三者の特許権 , 著作権等の知的財産権やその
他の権利の使用権または実施権を許諾するものではありません。また , これらの使用について , 第三者の知的財産権やその他の権利の実施ができるこ
との保証を行うものではありません。したがって , これらの使用に起因する第三者の知的財産権やその他の権利の侵害などについて , 当社はその責任
を負いません。
本資料に記載された製品は , 通常の産業用 , 一般事務用 , パーソナル用 , 家庭用などの一般的用途に使用されることを意図して設計  製造されてい
ます。極めて高度な安全性が要求され , 仮に当該安全性が確保されない場合 , 直接生命  身体に対する重大な危険性を伴う用途(原子力施設における
核反応制御 , 航空機自動飛行制御 , 航空交通管制 , 大量輸送システムにおける運行制御 , 生命維持のための医療機器 , 兵器システムにおけるミサイル発
射制御など), または極めて高い信頼性が要求される用途(海底中継器 , 宇宙衛星など)に使用されるよう設計  製造されたものではありません。し
たがって , これらの用途へのご使用をお考えのお客様は , 必ず事前に当社営業窓口までご相談ください。ご相談なく使用されたことにより発生した損
害などについては , 当社は責任を負いません。
半導体デバイスには , ある確率で故障や誤動作が発生します。本資料に記載の製品を含め当社半導体デバイスをご使用いただく場合は , 当社半導体
デバイスに故障や誤動作が発生した場合も , 結果的に人身事故 , 火災事故 , 社会的な損害などを生じさせないよう , お客様の責任において , 装置の冗長
設計 , 延焼対策設計 , 過電流防止対策設計 , 誤動作防止設計などの安全設計をお願いします。
本資料に記載された製品および技術情報を輸出または非居住者に提供する場合は , 外国為替及び外国貿易法および米国輸出管理関連法規などの規制
をご確認の上 , 必要な手続きをおとりください。
本資料に記載されている社名および製品名などの固有名詞は , 各社の商標または登録商標です。
Fly UP